DSpace
   大阪大学附属図書館      大阪大学
  詳細検索
English   |  日本語  

大阪大学リポジトリ >

ブラウズ : 著者 1000080324820

移動: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
あるいは、最初の数文字を入力してください:   
ソート項目: ソート順: 表示件数 表示著者数:
検索結果表示: 1 - 10 / 83
 次ページ >
刊行年月タイトル著者
2010-090.5 Vボディ入力コンパレータの特性補償に関する検討王, 軍; 松岡, 俊匡; 谷口, 研二; Wang, Jun; Matsuoka, Toshimasa; Taniguchi, Kenji
2009-04A 0.5 V Area-Efficient Transformer Folded-Cascode CMOS Low-Noise AmplifierKihara, Takao; Park, Hae-Ju; Takobe, Isao; Yamashita, Fumiaki; Matsuoka, Toshimasa; Taniguchi, Kenji
2005-04A 1-V 120-MHz FD-SOI CMOS Linear-in-dB Variable Gain AmplifierCha, Sungwoo; Shimizu, Yoshiyuki; Kim, Guechol; Matsuoka, Toshimasa; Taniguchi, Kenji
-A CAPACITOR-LESS TRANSIENT-RESPONSE-IMPROVED CMOS LOW-DROPOUT REGULATORWang, Benchuan; Matsuoka, Toshimasa; Wang, Honglai; Dai, Yujie; Wang, Jun; Jo, Ikkyun
2005-02A CMOS IF Variable Gain Amplifier with Exponential Gain ControlCha, Sungwoo; Hirose, Tetsuya; Haruoka, Masaki; Matsuoka, Toshimasa; Taniguchi, Kenji
2012-04A CMOS LOW-DROPOUT REGULATOR WITH A DYNAMIC-BIASED GAIN STAGEWang, Honglai; Dai, Yujie; Zhang, Xiaoxing; Lv, Yingjie; Matsuoka, Toshimasa; Wang, Jun; Taniguchi, Kenji
2015-08A Delta-Sigma ADC with Stochastic QuantizationHirai, Yusaku; Yano, Shinya; Matsuoka, Toshimasa
2010A DESIGN FOR ULTRA-LOW-VOLTAGE CMOS DIGITAL CIRCUITS WITH PERFORMANCE CHARACTERISTICS COMPENSATIONWang, Jun; Yasue, Kazuhiro; Matsuoka, Toshimasa; Taniguchi, Kenji
2016-04-01A Design of 0.7-V 400-MHz All-Digital Phase-Locked Loop for Implantable Biomedical DevicesBae, Jungnam; Radhapuram, Saichandrateja; Jo, Ikkyun; Wang, Weimin; Kihara, Takao; Matsuoka, Toshimasa
2015-12-01A Design of 0.7-V 400-MHz Digitally-Controlled OscillatorBae, Jungnam; Radhapuram, Saichandrateja; Jo, Ikkyun; Kihara, Takao; Matsuoka, Toshimasa
検索結果表示: 1 - 10 / 83
 次ページ >

 

Valid XHTML 1.0! Powered by DSpace Software Copyright © 2002-2007 MIT and Hewlett-Packard - ご意見をお寄せください