



|              |                                                                                                                 |
|--------------|-----------------------------------------------------------------------------------------------------------------|
| Title        | Ultimate Scaling of High- $\kappa$ Gate Dielectrics and Impact on Carrier Transport of Field-Effect Transistors |
| Author(s)    | Ando, Takashi                                                                                                   |
| Citation     | 大阪大学, 2010, 博士論文                                                                                                |
| Version Type | VoR                                                                                                             |
| URL          | <a href="https://hdl.handle.net/11094/2223">https://hdl.handle.net/11094/2223</a>                               |
| rights       |                                                                                                                 |
| Note         |                                                                                                                 |

*The University of Osaka Institutional Knowledge Archive : OUKA*

<https://ir.library.osaka-u.ac.jp/>

The University of Osaka

| 【11】          |                                                                                                                                                           |
|---------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 氏 名           | あん どう たか し<br>安 藤 崇 志                                                                                                                                     |
| 博士の専攻分野の名称    | 博 士 (工 学)                                                                                                                                                 |
| 学 位 記 番 号     | 第 2 4 1 8 1 号                                                                                                                                             |
| 学 位 授 与 年 月 日 | 平成 22 年 9 月 22 日                                                                                                                                          |
| 学 位 授 与 の 要 件 | 学位規則第 4 条第 1 項該当<br>工学研究科生命先端工学専攻                                                                                                                         |
| 学 位 論 文 名     | Ultimate Scaling of High- $\kappa$ Gate Dielectrics and Impact on Carrier Transport of Field-Effect Transistors<br>(高誘電率ゲート絶縁膜の薄膜化と電界効果トランジスタのキャリア輸送への影響) |
| 論 文 審 査 委 員   | (主査)<br>教 授 渡部 平司<br>(副査)<br>教 授 金谷 茂則 教 授 宮田 幹二 教 授 菊地 和也<br>教 授 伊東 忍 教 授 高井 義造 教 授 伊東 一良<br>教 授 兼松 泰男                                                   |

#### 論 文 内 容 の 要 旨

近年の情報化社会の基礎を担うシリコンLSIの高集積化と高性能化は、金属-酸化膜-半導体電界効果型トランジスタ(MOSFET)の微細化により達成されてきた。今後も微細化を続けていくためには、ゲート絶縁膜を高誘電率

(High- $\kappa$ ) 材料に置き換えることが必須となっている。本研究の目的は、High- $\kappa$ ・メタルゲートMOSFETにおける閾値電圧調整技術および酸化膜等価膜厚 (EOT) 薄膜化技術を確立し、22nm世代以降のCMOSデバイスの性能向上の指針を得る事である。第1章においては、研究背景について述べた後、High- $\kappa$ ・メタルゲートの形成と高温の活性化アニールの順序に基づいたGate-FirstプロセスとGate-Lastプロセスの分類とその長所・短所を紹介した。第2章においては、Atomic Layer Deposition (ALD)法によるHfSiO<sub>x</sub>の成膜技術を確立した。これにより、アスペクト比50を超える45nm世代のディープトレンチ構造にHfSiO<sub>x</sub>を均一に埋め込む事に世界で初めて成功した。第3章においては、Gate-Lastプロセス向けにHfO<sub>2</sub>/Hf-Siスタック構造の提案を行った。Hf-Siという新材料を用いる事で、電極起因の電子移動度劣化を回避し、世界で初めて1nmを下回るEOT領域でSiO<sub>2</sub>/poly-Siと同等の高電界移動度を実現した。第4章においては、Gate-FirstプロセスによるEOTの薄膜化技術の検討を行った。本章では、メタル電極の酸化を駆動力としたRemote Scavengingという新現象を利用して、SiとHigh- $\kappa$ の界面に形成されるSiO<sub>2</sub>層の薄膜化を行う事でEOTの薄膜化を実現した。こうして得られたEOT 0.42nmという値はHf系High- $\kappa$ 材料による最小の値である。第5章においては、電子移動度とEOTの関係に直目し、Gate-LastプロセスとGate-Firstプロセスの統一的理解を進めた。放射光解析により両者の違いがHfO<sub>2</sub>の結晶性の違いに帰着する事を示した。HfO<sub>2</sub>の結晶化に伴う固定電荷による散乱が起こるため、HfO<sub>2</sub>をアモルファスに保つ事ができるGate-Lastプロセスを用いてより高い移動度が得られる。他方、Gate-Firstプロセスにおいては、Remote Scavengingにより界面層を薄膜化する事でEOTスケーリングを推し進めることができる。この時、HfO<sub>2</sub>の光学フォノンと固定電荷の寄与により、電子移動度-EOTプロット上である傾きに沿った劣化が起こることを示した。準バリストイック領域でのデバイス動作では、この本質的な傾きに沿ったEOTの薄膜化によりデバイス性能の向上が可能である事を実証した。以上の知見により、CMOSロードマップの終点に向けた微細化戦略として、ゲート絶縁膜にHfO<sub>2</sub>を用い、外因的な移動度劣化を伴わない手法で界面層膜厚を薄膜化するというアプローチを提唱し、本研究の結言とした。

### 論文審査の結果の要旨

近年の情報化社会の基礎を担うシリコン LSI の高集積化と高性能化は、金属-酸化膜-半導体電界効果型トランジスタ (MOSFET) の微細化により達成されてきた。今後も微細化を続けていくためには、ゲート絶縁膜を高誘電率 (High- $\kappa$ ) 材料に置き換えることが必須となっている。本論文では、High- $\kappa$ ・メタルゲート MOSFET における閾値電圧調整技術および酸化膜等価膜厚 (EOT) 薄膜化技術を確立すると共に、22nm 世代以降の CMOS デバイスの性能向上の指針が示されており、学術的にも優れた研究成果をあげている。

第1章では、研究背景について述べた後、High- $\kappa$ ・メタルゲートの形成と高温の活性化アニールの順序に基づいたGate-FirstプロセスとGate-Lastプロセスの分類とその長所・短所を紹介している。第2章においては、Atomic Layer Deposition (ALD)法によるHfSiO<sub>x</sub>の成膜技術を確立している。これにより、アスペクト比50を超える45nm世代のディープトレンチ構造にHfSiO<sub>x</sub>を均一に埋め込む事に世界で初めて成功している。第3章においては、Gate-Lastプロセス向けにHfO<sub>2</sub>/Hf-Siスタック構造の提案を行っている。Hf-Siという新材料を用いる事で、電極起因の電子移動度劣化を回避し、世界で初めて1nmを下回るEOT領域でSiO<sub>2</sub>/poly-Siと同等の高電界移動度を実現している。第4章においては、Gate-FirstプロセスによるEOTの薄膜化技術を検討している。本章で示しているEOT 0.42nmという値はHf系High- $\kappa$ 材料による世界最小の値である。第5章においては、電子移動度とEOTの関係に直目し、Gate-LastプロセスとGate-Firstプロセスの統一的理解を進めている。放射光解析により両者の違いがHfO<sub>2</sub>の結晶性の違いに帰着する事を示している。また、基板との界面層の薄膜化により、EOT薄膜化を進めると、HfO<sub>2</sub>の光学フォノンと固定電荷の寄与により、電子移動度-EOTプロット上である傾きに沿った劣化が起こることを示している。準バリストイック領域でのデバイス動作では、この本質的な傾きに沿ったEOTの薄膜化によりデバイス性能の向上が可能である事を実証している。これらの知見から、CMOSロードマップの終点に向けた微細化戦略として、ゲート絶縁膜にHfO<sub>2</sub>を用い、外因的な移動度劣化を伴わない手法で界面層膜厚を薄膜化するというアプローチを提唱している。

以上のように、本論文に示された研究成果は、High- $\kappa$ ・メタルゲート MOSFET による世界最高性能に相当し、その物理的起源もよく議論されている。これらの成果に基づき、本論文はシリコン LSI の更なる微細化に向けた極めて重要な指針を与えている。よって本論文は博士論文として価値あるものと認める。