

| Title        | 大容量半導体メモリの高性能化に関する基礎的研究           |
|--------------|-----------------------------------|
| Author(s)    | 山田, 通裕                            |
| Citation     | 大阪大学, 1984, 博士論文                  |
| Version Type | VoR                               |
| URL          | https://hdl.handle.net/11094/2380 |
| rights       |                                   |
| Note         |                                   |

The University of Osaka Institutional Knowledge Archive : OUKA

https://ir.library.osaka-u.ac.jp/

The University of Osaka

# 大容量半導体メモリの高性能化 に関する基礎的研究

# 1983年

山田通裕

# 大容量半導体メモリの高性能化 に関する基礎的研究

# 1983年

山田通裕

## 内 容 梗 概

本論文は,電荷結合素子型メモリ(CCDメモリ)と絶縁ゲート型電界効果トランジスタによる ダイナミック・ランダムアクセスメモリ(ダイナミック MOS RAM)の2種類を用いて,半導 体メモリの大容量化と高性能化に関して行った研究成果をまとめたもので,本文は8章から構成さ れている。

第1章は序論であり、本研究に関する関連分野のこれまでの研究経緯と技術開発動向について述 べ、本研究を始めた動機及び目的と意義を明らかにし、本論文の構成について説明したものである。

第2章は低速・大容量半導体メモリ(CCDメモリ)の高性能化への方策について述べたもので、 CCDメモリにおいて単位面積当りのメモリの充填密度を格段と高める目的で、メモリセルの構造 及び駆動方式に独特の改良を加えて電極当りのビット数を増加させる2つの方式を提案した。すな わち、①CCDメモリが本質的にはアナログ素子であることを巧妙に利用した多値蓄積方式(MLS -Multilevel Storage)、②駆動方式としては単位ビット電極方式(E/B-Electrode per Bit)の検討を行い、その設計上の最適化について検討した。

第3章では、大容量64KビットCCDメモリの設計とその試作について論述した。すなわち、 第2章で得た最適化設計の概念を大容量64KビットCCDメモリに適用し、これを試作すると共 に、その性能、動作機能を計測し、実用技術として耐え得る新デバイスであることを確認した。

第4章はダイナミック MOS RAM (中速・大容量半導体メモリ)の高性能化に関する研究成 果をまとめた章であり、ダイナミック MOS RAM の実使用における使い易さ及び応用面の拡大 を計る目的で行った2つの設計上の試みについて論じた。すなわち、①ダイナミック MOS RAM の特性向上のために半導体基板に印加される、基板電圧をメモリチップ上で発生することによる単 一電源化、②ダイナミック MOS RAM を従来使いにくいものにしていたリフレッシュ操作を極 めて容易にするリフレッシュ機能の内蔵化の検討を行い、その設計上の問題点と解決策について論 述した。

第5章では、大容量64KビットダイナミックMOS RAMの設計とその特性について論述した。すなわち、第4章で提案したチップ内での基板電圧発生回路の内蔵化とリフレッシュ機能の内蔵の概念を大容量64KビットダイナミックMOS RAMに適用し、その実用性を確認した。さらに、この素子の動作特性を測定、解析しその性能指数のcharacterization を行うと共に、従来の素子と比べていかに優れているかを明らかにした。

第6章では、CCDメモリとダイナミック MOS RAMの性能比較について論述した。すなわち、CCDメモリとダイナミック MOS RAMのいずれが大容量化に適しているかということを、

İ

大容量化に対する最大の制限要因であるソフトエラーの観点から比較検討を行った。その結果,ソ フトエラーに対する強さを表わす臨界電荷量において,ダイナミック MOS RAM が大容量化に 適していることを明らかにした。

第7章は、ダイナミック MOS RAM の大容量化に対する技術的打開策について検討した章で ある。すなわち、第6章の結論に基づき、ダイナミック MOS RAM の大容量化を更に計るため に必要な①ソフトエラー、②ホットエレクトロン効果という2つの物理的制約に対する技術的打開 策の検討を行い、新しく改善策を提案し、今後の問題点を明確にした。

第8章は、本論文の結論であり、CCDメモリとダイナミック MOS RAM の高性能化に関する第2章から第7章までの研究成果を総括した。

### 用語表

- ALM …… 交互マルチプレクス (<u>A</u>lternate <u>M</u>ultiplex)
- A-D ..... <u>A</u>nalog to <u>D</u>igital
- CAS …… 列アドレスストローブ (Column Address Strobe)
- C<sub>B</sub> …… ビット線の容量
- CCD …… 電荷結合素子 (Charge Coupled Device)
- CE …… チップ活性信号 (Chip Enable)
- CS …… メモリセル容量
- D-A ..... Digital to Analog
- D<sub>IN</sub> …… データ入力 (<u>Data-in</u>)
- DIP ..... Dual in-line package
- DOUT …… データ出力 (Data-out)
- EB …… 電子線 (Electron Beam)
- E/B …… 単位ビット電極 (Electrode per Bit)
- εox …… ゲート酸化膜の誘電率
- ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・・
   ・・・・
   ・・・・
   ・・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・・
   ・・・
   ・・・・
   ・・・・
   ・・・
   ・・・
   ・・・
   ・・・
   ・・・
   ・・・
   ・・・
   ・・・
   ・・・
   ・・
   ・・
   ・・
   ・・
   ・・
   ・・
   ・・
   ・・
   ・・
   ・・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・
   ・</l
- FET …… 電界効果トランジスタ (Field Effect Transistor)
- Hi-C ..... High Capacitance
- I<sub>DD</sub>, I<sub>CC</sub>… 電源電流
- L …… MOS トランジスタのチャネル長
- Leff …… MOS トランジスタの実効チャネル長
- MLS …… 多值蓄積 (<u>M</u>ulti<u>l</u>evel <u>S</u>torage)
- MOS …… 絶縁ゲート型 (Metal Oxide Semiconductor)
- Qcrit …… 臨界電荷量
- q …… 素電荷
- RAM …… ランダムアクセスメモリ (Random Access Memory)
- RAS …… 行アドレスストローブ (Row Address Strobe)
- REF …… リフレッシュ機能制御信号 (Refresh Control Signal)
- SE …… センス活性信号 (Sense Enable)
- SYNC …… 同期信号 (Synchronize)
- T,Ta …… 周囲温度

- t<sub>c</sub> …… サイクル時間
- t<sub>ox</sub> …… ゲート酸化膜厚
- tref …… リフレッシュ時間
- TTL ..... Transistor Transistor Logic
- V<sub>BB</sub> …… 基板電圧
- VBI …… p-n接合の built-in ポテンシャル
- V<sub>CC</sub>,V<sub>DD</sub>… 供給電源
- VDS …… ドレイン電圧
- V<sub>GG</sub> …… メモリセルプレート電圧
- V<sub>GS</sub> …… ゲート電圧
- V<sub>SS</sub> …… 接地電源(=0V)
- V<sub>TH</sub> …… MOSトランジスタの閾値電圧
- **V<sub>WL</sub> …… ワード線の電圧**
- W … MOSトランジスタのチャネル幅
- WE …… 書き込み活性信号(<u>Write Enable</u>)
- $\Delta V_S$  …… センスアンプ感度
- η …… 転送効率

## 大容量半導体メモリの高性能化

# に関する基礎的研究

# 目 次

| 第1章 序                                           | 1  |
|-------------------------------------------------|----|
| 1.1 関連分野の歴史的背景                                  | 1  |
| 1.2 本研究の目的                                      | 5  |
| 1.3 本研究の内容                                      | 7  |
|                                                 |    |
| 第2章 低速・大容量半導体メモリ(CCDメモリ)の高性能化への方策               | 13 |
| 2.1 序                                           | 13 |
| 2.2 多値蓄積方式(Multilevel Storage-MLS)によるCCDメモリ     | 16 |
| 2.2.1 MLS方式の基本動作                                | 16 |
| 2.2.2 テストデバイス                                   | 22 |
| 2.2.3 MLS方式の問題点                                 | 25 |
| 2.3 単位ビット電極方式(Electrode per Bit-E/B)によるCCDメモリ … | 27 |
| 2.3.1 転送方法                                      | 27 |
| 2.3.2 転送クロックの内蔵                                 | 28 |
| 2.4 結 言                                         | 36 |
|                                                 |    |
| 第3章 大容量64KビットCCDメモリの設計とその試作                     | 42 |
| 3.1 序                                           | 42 |
| 8.2 メモリの基本構成                                    | 42 |
| 3.2.1 チップ構成                                     | 42 |
| 3.2.2 256ビットループの構成                              | 44 |
| 3.2.3 センスアンプ回路                                  | 46 |
| 8.3 入出力マルチプレクス                                  | 47 |
| <b>3.3.1</b> 電荷分離入力法                            | 47 |
| 3.3.2 交互マルチプレクス構造(Alternate Multiplex-ALM)      | 49 |
| 3.3.3 4 チャネルマルチプレクス                             | 50 |

| 3.4 × 4 | ミリチップの特性     | 52 |
|---------|--------------|----|
| 3.4.1   | 周波数特性        | 52 |
| 3.4.2   | 消費電力         | 53 |
| 3.4.3   | 電源マージン ・・・・・ | 55 |
| 3.4.4   | 特性のまとめ       | 55 |
| 3.5 結   | 言            | 56 |

| 第4章 ダイナミック MOS RAM( 中速・大容量半導体メモリ)の高性能化 | 59 |
|----------------------------------------|----|
| 4.1 序                                  | 59 |
| 4.2 基板電圧の発生回路                          | 62 |
| 4.2.1 微視的時間の基板電圧の変動とオンチップ平滑コンデンサ       | 62 |
| 4.2.2 巨視的時間の基板電圧の変動とVBB リークパス回路        | 70 |
| 4.3 リフレッシュ機能の設計                        | 78 |
| 4.8.1 リフレッシュ機能の概要                      | 78 |
| 4.3.2 リフレッシュ回路設計上の問題点                  | 82 |
| 4.4 結 言                                | 88 |

| 第5章 | 大容   | 量64Kビットダイナミック MOS RAM の設計とその特性 | 94  |
|-----|------|--------------------------------|-----|
| 5.1 | 序    |                                | 94  |
| 5.2 | メモ   | リの基本構成                         | 94  |
| 5.2 | 2.1  | チップ構成                          | 94  |
| 5.2 | 2. 2 | メモリセル構造                        | 95  |
| 5.2 | 2. 3 | オンチップ平滑コンデンサの配置                | 100 |
| 5.3 | 高性   | 能昇圧回路                          | 102 |
| 5.8 | 3.1  | 完全昇圧型センスアンプ回路                  | 102 |
| 5.8 | 3.2  | スイッチド昇圧回路 ・・・・・                | 103 |
| 5.4 | メモ   | リチップの特性                        | 106 |
| 5.4 | 4.1  | リフレッシュ機能の特性                    | 106 |
| 5.4 | 4.2  | 電気的特性                          | 107 |
| 5.5 | 結    | 言                              | 109 |

| 第6章 | СС | こDメモリとダイナミック MOS RAMの性能比較      | 111 |
|-----|----|--------------------------------|-----|
| 6.1 | ソラ | ′トエラ−の概念                       | 111 |
| 6.2 | ソラ | ットエラーからみたCCDメモリとダイナミック MOS RAM | 112 |
| 6.2 | 1  | 臨界電荷量の算出                       | 112 |
| 6.2 | 2  | 臨界電荷量の計算例                      | 115 |
| 6.2 | 3  | 臨界電荷量を増加させる手段                  | 117 |

| 研究業績目録  |                             | 151 |
|---------|-----------------------------|-----|
| 謝 辞     | ······                      | 150 |
| 第8章 結   | 論                           | 146 |
| 7.4 結   | 言                           | 141 |
| 7. 3. 3 | 実用的セデル                      | 137 |
| 7.3.2   | テストデバイスによる長時間ストレス           | 134 |
| 7. 3. 1 | 64 K(D)RAMによる長時間ストレス        | 132 |
| 7.3 ホッ  | トエレクトロン効果とその抑制策             | 132 |
| 7. 2. 3 | ソフトエラー改善のまとめ                | 131 |
| 7. 2. 2 | ソフトエラーを考慮した回路設計             | 127 |
| 7. 2. 1 | ソフトエラーを考慮したメモリセル構造          | 122 |
| 7.2 ソフ  | トエラーとその要因分析                 | 122 |
| 7.1 序   |                             | 120 |
| 第7章 ダイ  | ナミック MOS RAMの大容量化に対する技術的打開策 | 120 |

## 第1章 序 論

## 1.1 関連分野の歴史的背景

半導体集積回路(IC,LSI)の技術開発は情報化社会の進展,各種電子機器のエレクトロニ クス化の進展と共にその発展を支えるキーデバイスとして,その重要性をますます増大させてきて いる。昭和58年日本のIC産業の規模は1兆円を越えると予測されており,ICの原型が世の中 に出現してから約30年でかくも急成長してきたのは,IC,LSIが電子機器を小型軽量化,高 性能化,高信頼性化する上で著しい成果をあげてきただけでなく,その優れた量産性に伴う低価格 化をも同時に実現してきたためであり,コスト/チップの低下による経済性の向上が新しい応用分 野の拡大を促してきたといっても過言ではない。すなわち,コスト/チップの低下を求める市場要 求に,量産性の向上機能の付加を果たしてきた生産側の努力が今日の大発展の礎となった。

このようなIC, LSIの発展の経緯は, ダイナミック MOS RAM を代表格とする半導体メ モリの高集積化においては一層顕著である。半導体メモリは1970年に1Kダイナミック MOS RAM が発表されて以来,その優れた性能及び量産性をもって急速に進展し,1970年半ばには 計算機の主メモリとして従来使われていたコア(磁心)メモリはダイナミック MOS RAM に完 全に取って代わられた。半導体メモリと他メモリの使用用途を,メモリの主応用分野である計算機 システムで考えてみると,半導体メモリは図1.1に示す階層記憶構成の頂点に位置しており,半導 体メモリの性能が計算機の性能を左右するといっても過言ではない。

| システム        | 性能        | $\wedge$     |                |                   | 使用素子           |
|-------------|-----------|--------------|----------------|-------------------|----------------|
| 容量(B)*      | アクセスタイム   |              |                | メモリの種類            | アクセス時間         |
| 16K~64K     | 30~100ns  | キャッシュ<br>メモリ | バイポーラ<br>スタチック | の高速RAM<br>MOS RAM | 半 20~80ns<br>遵 |
| 256KB~16M   | 200~500ns | 主メモリ         | ダイナミック         | MOS RAM           | 体 100~300ns    |
| 10M~100M    | 1~1 0ms   | スワップ・メモリ     |                | CCDメモリ<br>磁気バブル   | モ<br>リ 0.5~5ms |
| 0.1~1G      | 50~100ms  | 外部メモリ        |                | 磁気ディスク            | 40~100ms       |
| 10G~100G 0. | 5~50秒 マ   | スストレー        | Ÿ              | 磁気テープ<br>MSS      | 50秒<br>10秒     |
| *B:バイト=8t   | ビット       |              |                |                   |                |
|             |           |              |                |                   |                |

#### 図1-1 計算機の階層記憶構成

- 1 -

一時記憶,過渡記憶用途には(キャッシュメモリ,スクラッチパッド),バイポーラの高速RA Mが全面的に採用され,一部には経済性の理由により高速のスタチック MOS RAM が使用され ている。

計算機本体の主メモリとしては、ダイナミック MOS RAM が全面的に使用されており、ダイ ナミック MOS RAM の大容量化,高性能化は計算機の性能に直接関係する。このため、計算機 システムの半導体メモリの大容量化,高速化に対する要求は強く、これに答えるべく半導体技術革 新の全てをダイナミック MOS RAM にそそぎ、この要求に答えてきた。すなわち、最先端の半 導体集積回路技術は常にダイナミック MOS RAM の大容量化、高性能化という具体的なターゲ ットをもちながら進展してきたといっても良い。従って、ダイナミック MOS RAMの大容量化、 高性能化についての研究は、IC、LSIの高集積化そのものと考えられ、製造プロセス、デバイス、 回路上の検討は極めて重要である。

スワップメモリは、主メモリのアクセス時間 1  $\mu$ s 以下と外部メモリとしての磁気ディスクのア クセス時間数 1 0 ms の間(これをアクセスギャップと呼ぶ)を埋めるものとして、早くからその 必要性が強調されていたものである。CCD(Charge Coupled Device)メモリがこの 必要性に応えるものとして注目され、技術的にはダイナミック MOS RAM とほとんど同一の製 造プロセスを使用して製作できるという最大の利点を有していたため、急速にCCDメモリの大容 量化が進んだ。

外部メモリ,マスストレージは現時点では,磁気ディスク,磁気テープが使用されているが,超 LSIの進展と共にかなりの部分は半導体メモリで置き換えられるであろう。

図1.2 にダイナミック MOS RAM とCCDメモリの開発の技術推移を示す。

ダイナミック MOS RAMのチップ当りのビット数の増加はほぼ3年で4倍,すなわち1.6倍 /年の割合で大容量化がなされており,現在もその傾向は続いている。CCDメモリもほぼ同じ割 合で大容量化が進展した。但し,CCDそのものは1970年にW.S.Boyle等によって発表さ れた新しい半導体デバイスであり,1974年から1976年にかけての初期には急激な立ち上り をみせている。

図 1.2 より明らかなように,集積度の点では,同一年代つまり同一レベルの製造プロセス技術で あれば,CCDメモリの方が,ダイナミック MOS RAM よりも2~4倍高集積化可能である。

これは、①CCDメモリはメモリ部にコンタクト孔,拡散領域がないために高集積化に向いた 構造であること、②ダイナミック MOS RAM は図 1.3 (a)、(b)に示すようにランダムアクセスが 可能であり、必要データを入出力するのに高速アクセス時間であるのに対し、CCDメモリは図 1.3 (c)、(d)に示すようにシリアルアクセスであり、低速アクセス時間になるという欠点をもつ。こ の欠点を補うにはビット当りのコストを下げるしかなく、このために高集積化を計るメモリセルの



図1.2 ダイナミック MOS RAM とCCDメモリの開発の技術推移



(1904) 構造,駆動方式に工夫がなされたこと,の理由によっている。

以上のようなダイナミック MOS RAM とCCDメモリの大容量化を可能にしたのは,両者の メモリが本質的に MOS (Metal Oxide Semiconductor)デバイスであり,従って MOSトランジスタそのものの微細加工技術の進展によるといえる。表 1.1はMOSトランジスタ の微細化に対する,ダイナミック MOS RAM とCCDメモリの大容量化の関係を示し,MOS トランジスタのチャネル長が2/8になる毎に,チップ当りのビット数は4倍になっていることが 分かる。 MOSトランジスタは構造,製造工程が簡単であるという面でバイポーラ素子に比べて高集積化 に適しているが,ゲートとソース・ドレイン領域が自己整合できるポリシリコンゲートのMOSト ランジスタの出現により,一段と有利性を高めた。さらにイオン注入,選択酸化を用いた分離法な どの製造プロセス技術の進歩により,移動度の大きなNチャネルMOSトランジスタの製作が容易 となり,今日の高速でしかも高集積なMOS集積回路の原形ができ上った。

| MOSトランジスタ<br>のチャネル長 | ダイナミックMOS RAM | CCDメモリ | 使用電源電圧 |
|---------------------|---------------|--------|--------|
| 7.5μm               | 4 Kビット        | 16Kビット | 1 2 V  |
| 5 µm                | 16 Kビット       | 64Kビット | 1 2 V  |
| 3 μm                | 64Kビット        |        | 5 V    |
| 2 µm                | 256 Kビット      |        | 5 V    |

表1.1 MOSトランジスタの微細化と半導体メモリの容量

ポリシリコンゲートのMOSトランジスタは、ダイナミック MOS RAM, CCDメモリの高 集積化にとって画期的なものであり、自己整合できることでMOSデバイスの動作速度を制限して いた一つの要因である、ゲート重なり容量の低減が達成された。さらに、従来金属アルミニウムと 拡散層だけが配線材料として用いられていたが、ポリシリコンをもう一つの配線材料として用いる ことができ、パターンレイアウト上の自由度が増したことも高集積化に拍車をかけた。

一方,回路技術からMOSトランジスタの微細化を考えるとき,物理定数,使用電源電圧を比例 させて縮小する,いわゆるスケーリング則がR.H.Dennard 等によって提案されている。この 原理によって,基本となる特性の概略が把握でき,MOSトランジスタの微細化における指導原理 として有用視されている。すなわち,素子寸法の微細化により,集積度が向上するのみならず,性 能指数の向上も達成されることが導出されている。実際,このスケーリング則に基づいて,ダイナミ ック MOS RAM, CCDメモリの高集積化,高性能化が達成されてきた。

しかしながら、1978年にT.C.May 等によって発表されたα粒子によるソフトエラーは、 従来の概念を大きく変える必要性を提案した。このソフトエラーはパッケージ材料などに含まれる ウランやトリウムなどから放射されるα粒子によってシリコン基板内に生成される電荷による課 動作で、信号電荷量の少い微細化されたメモリセル程、その影響を急激に受け易くなっていること が判明した。従って、ソフトエラーの克服が半導体メモリの大容量化の鍵となり、ソフトエラーに 対する有効な対策手段を見い出せなかったCCDメモリは、これを契機に図1.2に示すように開発 が衰退している。今後更に、大容量半導体メモリとして本命たるダイナミック MOS RAMの大 容量化を計るためには、ソフトエラーを克服しながらメモリセルの微細化を達成する検討が、

- 4 -

(1903) MOSトランジスタ自体の微細化に伴う、ホットエレクトロン効果等の物理的制約の検討と共に重要な研究テーマになっている。

### 1.2 本研究の目的

本研究は、1.1節で述べた大容量半導体メモリとしてのダイナミック MOS RAM とCCDメ モリの開発の経緯を踏まえ、まず両者の半導体メモリの高性能化を制限している要素について、各 各内容を分析し定量化すると共に、その改善策について具体的方策を提案することを目的としてい る。

次に、1.1節で述べたように、両者の大容量半導体メモリの高集積化、高性能化はスケーリング 則に基づいて進展してきたが、メモリセルの微細化に伴いα粒子によるソフトエラーが大きな問題 となってきている。このため、従来のスケーリング則をそのまま適用することが難しくなってきて おり、ソフトエラーの観点からダイナミック MOS RAMとCCDメモリを比較検討する。そし て、更なる大容量化を計るための技術的打開策を検討し、大容量半導体メモリの高性能化への指針 を得ることを本研究の目的とする。

表1.2に本研究の目的及びその構成を示す。

## 表 1.2 本研究の目的及びその構成



1.3 本研究の内容

本研究は、CCDメモリとダイナミック MOS RAM という大容量化に対して圧倒的に有利な 2種類の半導体メモリをとりあげている。両者の大容量半導体メモリは、ほとんど同一の製造プロ セスを使用して製作することができ、共通する回路技術及びデバイス技術は多い。

しかし、CCDメモリはシリアルアクセスであり、ダイナミック MOS RAM はランダムアク セスであるという異質な部分もあり、各々独自の高性能化のための工夫が必要である。本研究では、 回路技術及びデバイス技術の両面から、大容量半導体メモリの大容量化、高性能化を達成すべく以 下の項目について研究を行った。

- 一つのメモリセルに4段階の電荷充填状態を与えて2ビット分を記憶させる Multilevel Storage(MLS)方式によるCCDメモリの研究。
- 2)多相の転送クロックによって空のポテンシャル井戸を移してゆく方法で、メモリの充填密度 を増加させるElectrode per Bit(E/B)方式によるCCDメモリの研究と、多相の 転送クロックを内蔵する上での回路技術に関する研究。
- 3) CCDメモリの入出力部のマルチプレクス動作を容易にする構造の提案と、64KビットC CDメモリによるその工学的応用。
- 4) 内蔵された基板電圧発生回路がダイナミック MOS RAM の電気的特性に与える影響の研究。
- 5) リフレッシュ機能を内蔵したダイナミック MOS RAMの回路技術に関する研究と,64 Kビットダイナミック MOS RAMによるその工学的応用。
- 6) CCDメモリとダイナミック MOS RAM を比較し,その結果,大容量化に適しているダ イナミック MOS RAM に対して,更に大容量化を計るための物理的要因の研究。

第1章 序 論

本章は,本研究に関する関連分野のこれまでの研究経緯と技術開発動向について述べ,本研究の 目的を明らかにする。

第2章 低速・大容量半導体メモリ(CCDメモリ)の高性能化への方策

本論文は、以上の研究成果を8章に分けて構成している。

CCDメモリはメモリセル部にコンタクト孔,拡散領域がない簡単な構造であるため、メモリセル面積をダイナミック MOS RAM より小さくできる可能性があるが、CCDメモリがビット当りのコストにおいて圧倒的な格差を達成するには、メモリの充填密度をさらに増加させる必要がある。

-7-

本章では、この目的のためにCCDメモリが本質的にはアナログ素子である点に注目し、一つの メモリセルに4段階の電荷充填状態を与えて2ビット分を記憶させる Multilevel Storage (MLS)方式を提案する。この動作をテストデバイスによって実証し、MLS方式の問題点は転 送効率と多値化された情報の検出回路にあることを明らかにする。

また,本章では,8相の転送クロックによって空のポテンシャル井戸を移してゆく方法でメモリの充填密度を増加させる新規なElectrode per Bit(E/B)方式を提案すると共に,8 相の転送クロックを内蔵することを検討し,実装上使い易いCCDメモリを実現する一つの方向を示す。

第3章 大容量64KビットCCDメモリの設計とその試作

本章では,第2章の研究成果を大容量64KビットCCDメモリに適用し,その工学的効果を明 らかにする。

CCDメモリを駆動するのに必要な転送クロックの有する数百 pFもの大きな入力容量が,従来C CDメモリを実装上使いにくいものにしていたが,試作した64KビットCCDメモリにおいては, 全ての転送クロックドライバを内蔵すると共に,新規なマルチプレクス方式を採用して効率の良い パターンレイアウトを実現している。

第4章 ダイナミック MOS RAM (中速・大容量半導体メモリ)の高性能化

ダイナミック MOS RAM においては,その大容量化に伴い,スケーリング則に則って電源電 圧を12Vから5Vに下げるだけでなく,使い易さ及び応用面の拡大という点から,多機能化も追 求されてきている。この目的のために,本章では基板電圧発生回路とリフレッシュ機能を内蔵する ことを検討する。

すなわち,内蔵された基板電圧発生回路がダイナミック MOS RAM の電気的特性に与える影響を,特に電源電圧を変動させたとき容量結合で生じる Voltage-Bump に与える影響を解明 する。その結果,基板電圧変動を減少させるためにチップ上に設けた平滑コンデンサ,及び基板電 圧が平衡値よりもより負電圧になったとき,平衡値に戻すための V<sub>BB</sub> リークパス回路が Voltage-Bump に有効であることを定量化して実証する。

また本章では、ダイナミック MOS RAM が有する新しい機能としてのリフレッシュ機能をチ ップ上で実現する上での回路上の問題点を検討し、その結果実用レベルのものが実現できることを 明らかにする。 第5章 大容量64KビットダイナミックMOS RAMの設計とその特性

本章では,第4章の研究成果を大容量64KビットダイナミックMOS RAM に適用し、その工 学的効果を明らかにする。

第4章の研究成果から基板電圧用平滑コンデンサとして,チップ周辺のアルミ配線の下を利用す ることによってチップ面積を増加させることなしに約660 pFの容量を形成した。また,リフレ ッシュ機能を内蔵することによるチップ面積の増分が1.6%,スタンドバイ電流の増分が0.3 mA であり,工学的応用上,問題のないことを実証する。

第6章 CCDメモリとダイナミック MOS RAMの性能比較

CCDメモリとダイナミック MOS RAM のいずれかが大容量化に適しているかということを ソフトエラーの観点から比較検討を行う。その結果,CCDメモリにおいてはソフトエラーが,大 容量化に対して障害となり得るのに対し,ダイナミック MOS RAM ではメモリセル構造の工夫 によりソフトエラーをひき起こす臨界電荷量を増すことが可能であり,結論としてダイナミック MOS RAMが大容量化に適していることを明らかにする。

第7章 ダイナミック MOS RAMの大容量化に対する技術的打開策

本章は,第6章の結論に基づき,ダイナミック MOS RAM の大容量化を更に計るために必要 な,物理的制約に対するいくつかの技術的打開策を検討する。すなわち,物理的制約のうち,技術 的打開策が極めて強く要求される,ソフトエラー,ホットエレクトロン効果に注目して解析を行い, さらにその改善策を提案する。

第8章

本研究で得られた成果を総括する。

## 参考文献

- W.M.Regitz and J.A.Karp, "A three transistor cell, 1024 bit 500ns MOS RAM", ISSCC Dig. Tech. Papers, Feb. 1970, pp. 42-43.
- J.A.Karp, W.M.Regitz and S.Chou, "A 4096 bit dynamic MOS RAM", ISSCC Dig. Tech. Papers, Feb. 1972, pp. 10-11.
- (3) C.N.Ahlquist, J.R.Breivogel, J.T.Koo, J.L.McCollum, W.G.Oldham and A.L. Renninger, "A 16K dynamic RAM", ISSCC Dig.Tech. Papers, Feb. 1976, pp. 128-129.
- (4) H.Yoshimura, M.Hirai, T.Asaoka and H. Toyoda, "A 64K bit MOS RAM", ISSCC Dig. Tech. Papers, Feb. 1978, pp. 148-149.
- (5) M.Taniguchi, T.Yoshihara, M.Yamada, K. Shimotori, T. Nakano and Y. Gamou, "Fully Boosted 64K dynamic RAM with Automatic and Self-Refresh", IEEE J.Solid-State Circuits, vol.SC-16, pp. 492-498, 1981.
- (6) S.Matsue, H. Yamamoto, K. Kobayashi, T. Wada, M. Tameda, T. Okuda and Y. Inagaki, "A 256K dynamic RAM", ISSCC Dig. Tech.Papers, Feb. 1980, pp. 232-233.
- (7) R.H.Krambeck, T.F. Retajczyk, Jr., D.J. Silversmith and R.
  J.Strain, "A 4160-bit C4D serial memory ", IEEE J.
  Solid-State Circuits, vol. SC-9, pp. 436-443, 1974.
- (8) S.Chou, "Design of a 16384-Bit Serial Charge-Coupled Memory Device", IEEE Trans. Electron Devices, vol. ED-23, pp. 78-86, 1976.
- (9) A.M. Mohsen, R.W. Bower, E.M. Wilder and D.M. Erb, "A 64 K-bit Block-Addressed Charge-Coupled Memory Device", ISSCC Dig. Tech. Papers, Feb. 1976, pp. 180-181.

-10 -

- 40 Y.Gamou, M. Yamada, K. Fujishima, T. Tada and S. Takano,
  "All TTL Compatible CCD Memory with CCD Clock Generator", IEEE J. Solid-State Circuits, vol. SC-15, pp. 881-886, 1980.
- M. Yamada, K. Fujishima, K. Nagasawa and Y. Gamou, "A New Multi-Level Storage Structure for High Density CCD Memory", Digest of Tech. Papers of The 9th Conference on Solid State Devices, pp. 77-78 (Tokyo, 1977).
- W.S.Boyle and G.E.Smith, "Charge coupled semiconductor devices", Bell Syst. Tech. J., vol. 49, pp. 587-593, 1970.
- D.R.Collins, J.B.Barton, D.D.Buss, A.R. Kmetz and J.E.
  Schroeder, "CCD memory options", ISSCC Dig. Tech. Papers, Feb. 1973, pp. 136-137.
- (14) M.Yamada, K. Fujishima, K. Nagasawa and Y.Gamou, "A New Multilevel Storage Structure for High Density CCD Memory", IEEE J. Solid-State Circuits, vol. SC-13, pp. 688-693, 1978.
- (15) L.L. Vadasz, A.S.Grove, T.A. Rowe and G.E. Moore, "Silicon-Gate Technology", IEEE Spectrum, vol.6, No.10, pp. 28-35, Oct. 1969.
- (16) R.H.Dennard, F.H.Gaensslen, H.N.Yu, V.L. Rideout, E. Basseous and A.R.Le Blanc, "Design of ion implanted MOS FET's with very small physical dimensions", IEEE J. Solid-State Circuits, vol.SC-9, pp. 256-268, 1974.
- (17) T.C. May and M.H. Woods, "A New Physical Mechanism for Soft Error in Dynamic Memories", in Proc. 1978 Int. Reliability Phys. Symp. Apr. 1978, pp. 33-40.

-11-

- (18) S.A.Abbas and R.C.Dockerty, "N-Channel IGFET Design Limitations due to Hot Electron Trapping", IEEE IEDM Tech.Digest, pp. 35-38.
   (Washington D.C., 1975).
- M. Yamada, H. Matsumoto, T. Kobayashi, M. Kumanoya, M. Taniguchi and T. Nakano, "Hot-Electron Trapping Effects of Short Channel 64K Dynamic MOS RAM", Jpn. J. Appl. Phys., vol. 22 Supplement 22-1, pp. 59-62, 1983.

-12-

## 第2章 低速・大容量半導体メモリ(CCDメモリ)の高性能化 への方策

#### 2.1 序

Charge Coupled Device (CCD,電荷結合素子)は1970年にBoyle等に よって発表された半導体デバイスであり、その基本的な構造はMOS(Metal Oxide Semiconductor)構造と同一であるため、ダイナミックMOS RAMの技術の進展と共に 急激に進展してきた。そして現在、CCDは本質的にアナログデバイスである特徴を活かした撮像 素子の分野で不動の地位を築こうとしている。

一方,ディジタルメモリの分野に適用した場合(以下,これをCCDメモリと呼ぶ),CCDメ モリは電荷の転送に基づくシフトレジスタであり,つまり本質的にシリアルアクセスであるためラ ンダムアクセスメモリ(RAM)のような高速アクセス時間を期待できない。従って,CCDをデ ィジタルメモリに応用する場合には,コストが安いことが必要であり,特にほとんど同一の製造プ ロセスを使用して製作されるダイナミック MOS RAMのコスト低減に対抗していけるか否かが 重要な鍵となる。

表 2.1 に C C D メモリの開発の技術推移を示す。1974年は、C C D メモリの黎明期とでもい うべき年であり、この時点では未だダイナミック MOS RAMの方が高集積であった。その後、 急速に C C D メモリの研究は活発になり、1976年において各種方式による16 K ビット C C D メモリが発表され、集積度の点ではダイナミック MOS RAM と肩を並べた。さらに同年には、 64 K ビット、1977年には92 K ビット、128 K ビットとC C D メモリの高集積化が進み、 集積度の点でダイナミック MOS RAMの2~4倍までに至った。

このように,CCDメモリはダイナミックMOS RAM の技術がそのまま適用できるという大

| 1974年 | 4 Κ ビットCCDメモリ <sup>(2)(3)</sup>  |
|-------|----------------------------------|
| 1976年 | 16KビットCCDメモリ <sup>(4)~(8)</sup>  |
| 1976年 | 64KビットCCDメモリ <sup>(9)~(16)</sup> |
| 1977年 | 92KビットCCDメモリ <sup>(17)</sup>     |
| 同年    | 128KビットCCDメモリ <sup>(18)</sup>    |
|       |                                  |

表 2.1 CCDメモリの開発の技術推移

きな利点を活かして急速に大容量化を進めたが,逆にこの利点が,ダイナミック MOS RAMと の価格競争を必然的に避けられないものとした。図2.1 は各種メモリにおける,アクセス時間に 対するビット当りのコストを示す。図2.1 から明らかな通り,CCDメモリはシリアルメモリであ り、ランダムアクセス可能なダイナミック MOS RAMに比較してほぼ1/3~1/5 程度のコス トを推持することが必要となってくる。図2.1 よる分かるように,CCDメモリは,主メモリとし てのダイナミック MOS RAMのアクセス時間1 $\mu$ s以下と外部メモリとしての磁気ディスクの アクセス時間数10msの間(これをアクセスギャップと呼ぶ)を埋めるものとして,いわゆるス ワップメモリとして、早くからその成長が期待されていた。また、スワップメモリのほかにも、デ



図 2.1 各種メモリのアクセス時間と価格(())は予想)

ィスプレイ用メモリ、伝送用バッファメモリなど幅広い応用分野を有している。実際、上記の応用 分野に対してはダイナミックMOS RAMは過剰性能であり、CCDメモリのコストが下がりさ えすれば、その性能は上記応用分野によく適合するものである。

もともとCCDメモリは、メモリセルサイズがダイナミックMOS RAMの約1/2であること、メモリ部にコンタクト孔、拡散領域がない簡単な構造であることなど、面積的、構造的見地から低コストとなる土台がある。とはいえ、CCDメモリがコスト・パフォーマンス面でダイナミックMOS RAMに対して圧倒的な格差を達成するにはメモリの充填密度をさらに増加させる必要がある。

CCDメモリを高集積化するには, @微細加工を推し進める, Dメモリの構造及び駆動方式に改

良を加える,の2つの方向が考えられる。しかし, ②の方向はCCDの優位性を特に増すものでは ない。むしろ,できるだけ容易なパターン設計基準を使い,製造プロセスはダイナミック MOS RAMより簡単化を計りながら,高集積化をめざす①の方向をとる必要がある。

メモリの構造及び駆動方式に工夫を加えて電極当りのビット数を増加させる有力な手段として、

① 多值蓄積方式(Multilevel Storage-MLS)<sup>(19)</sup>

② 単位ビット電極方式(Electrode per Bit-E/B)<sup>20</sup>

が考えられている。図2.2に従来の4相クロック駆動のメモリセルとE/B方式のメモリセル及び MLS方式のメモリセルの比較を示す。図2.2(c)に示すMLS方式はCCDのアナログシフトレジ スタとしての性質を利用するもので,ポテンシャル井戸下に多数段階の電荷充填状態を与えて,電



図 2.2 各種駆動方式の比較

極当りのビット数を増大させる方式である。図 2.2 (c)は4段階の電荷充填状態を与えて,一つのポ テンシャル井戸下に2ビット分の情報を蓄積する例で,これを4相クロック駆動する場合,電極当 りのビット数は,図2.2 (a)の従来方式に比べて2倍となる。

一方,図2.2(b)に示すE/B方式は(N+1)個のポテンシャル井戸のうち,N個にデータを蓄積し,(N+1)個ごとに設けられた空のポテンシャル井戸を(N+1)相の転送クロックにより データを移してゆく方式である。図2.2(b)の場合の電極当りのビット数は,図2.2(a)の従来方式に 比べて2N/(N+1)倍となる $(N \rightarrow \infty \tilde{c} 2 \tilde{G})$ 。

本章では、まず上記①と関連して、MLS方式によるCCDメモリを構成する上での問題点を検 討する。MLS方式は大容量のCCDメモリを実現する有望な手段として古くから考えられていた が、具体的な実験的検証がなされていなかった。その主な理由は、入力回路および検出回路の複雑 さにあった。本章では、MLS方式による新規な入力回路及び新規な検出回路を提案し、その有 効性をテストデバイスによって実証する。その結果、MLS方式の問題点は、CCDシフトレジス タの転送効率にあることを明らかにする。

次に、本章では、上記②と関連して、E/B方式によるCCDメモリを構成する上での問題点を 検討する。E/B方式は、多数の転送クロックを必要とし、さらに、もし多数の転送クロックを外 部から印加するとすれば、転送クロックの有する数百 pFの入力容量が問題となってくる。数百 pFもの入力容量を有するメモリの使用にあたっては、大きなドライブ能力を有するトランジスタ 回路が必要となり、結果として実装上使いにくいものになるからである。従って、本章ではE/B 方式に最適な転送クロックをCCDメモリのチップ上に内蔵することを検討する。すなわち、4ス トレージセルに3ビットを記憶する新規なE/B方式を検討し、その結果、8相の転送クロックを 発生させるのに必要な信号は、入力容量が5.0 pFのTTL(Transistor Transistor Logic)レベルの2本の信号で済ませることができ、実装上きわめて使い易いCCDメモリを実 現する一つの方向を示す。

## 2.2 多値蓄積方式(Multilevel Storage-MLS)によるCCDメモリ

2.2.1 MLS方式の基本動作

(1) 概 要

MLS方式の基本動作は、入力ディジタル信号の2ビット分をひとまとめにして、4段階の電荷 充填状態に変換する入力回路でのD-A変換の動作、入力された信号電荷をCCDシフトレジスタ によって転送する動作、及びこの信号電荷から再びディジタル信号に変換する検出回路でのA-D 変換動作からなる。

4 段階の電荷充填状態は図 2.2 (c)に示すように 2 ビット分のディジタル信号に対応している。す なわち、ディジタル信号の"1,1"は電荷量の「満タン」状態Qに、"1,0"は電荷量の 2/3 Qに、"0,1"は電荷量の 1/3 Qに、"0,0"は電荷量の空の状態に対応している。これら の対応を表 2.2 にまとめて掲げる。ここで厳密に言えば、"0,0"の場合には、「満タン」Qの 5~15%程度の電荷量がファットゼロとして注入される。

以下に、上記の3つの基本動作を行う構造と駆動方式を提案し、あわせてダミーCCDについて

| The 1st data | The 2nd data | Stored charge level |
|--------------|--------------|---------------------|
| 1            | 1            | 1                   |
| 1            | 0            | 2/3                 |
| 0            | 1            | 1/3                 |
| 0            | 0            | 0                   |

表 2.2 2 ビット分のディジタル信号に対応する4段階の電荷充填状態

(2) 入力回路

入力回路は図 2.3 (a)に示すように  $\phi_{T}$ , I, M, Sの4 電極からなる入力ゲートで構成され,入 力データはソース拡散領域(Input node)に順次印加される。ここで入力ディジタル信号の うち, "1,0"と"0,1"を区別するため,次のような工夫がしてある。入力ゲートSの面積 を入力ゲートIの面積の2倍にして,Sの下に蓄積される電荷量は,Iの下に蓄積される電荷量の 2倍にする。そして,最初にくる論理"1"か"0"かのデータ(以下1stデータと呼ぶ)に対 応する電荷を入力ゲートSの下に蓄積し、2番目にくる論理信号(以下2ndデータと呼ぶ)に対 応する電荷を入力ゲートIの下に蓄積する。この両方の電荷を混ぜると入力ディジタル信号"1, 1"は電荷量Qに, "1,0"は2/3Qに, "0,1"は1/3Qに, "0,0"は電荷量0に 対応する。このように、"1,0"と"0,1"とは区別できる。

各入力ゲートに印加されるパルスのタイミングダイヤグラム(図2.4)にもとづいて、上記の入 力動作を説明する。ただし、入力ゲート I には V<sub>DD</sub> レベルの DC 電圧が印加されている。図 2.3 (b) に各時刻における電荷の蓄積状態を示す。

まず、1 st データはすべての入力ゲートがオンしている1 st I/O サイクルの間に注入され る。論理"1"の時には Input node は  $V_{SS}$  レベルとなるので電荷はSの下まで注入される。 一方、論理"0"の時には  $V_{SS}$  レベルから high レベルになるのでSの下にはMとSの表面ポテ ンシャルの差に対応するファットゼロ電荷だけが残る(t=D)。そして、1 st データのサンプ リングはMがオフすると(t=E)完了し、Sの下に1 st データに対応する電荷量が残る。

再び、2nd I/O サイクルの間に  $\phi_{T}$ をオンして、1st データと同様の方法で2nd データ を注入する(t=H)。そして、2nd データのサンプリングは $\phi_{T}$ がオフすると(t=I)完了 し、Iの下には2nd データに対応する電荷量が残ることになる。以上の動作が完了したらMをオ ンし、1st データに対応する電荷(Sの下の電荷)と2nd データに対応する電荷(Iの下の電 荷)を混合し(t=J)、次にMをオフして再び分離する(t=K)。結果として、t=Kにおい

-17-





-18-

(3) 転送方法

CCDシフトレジスタは表面チャネル,ダブルポリシリコンゲート構造であり,これを4相の転送クロックで駆動する。MLS方式では4段階の電荷充填状態間の差が大きいことが検出回路,動作マージンの点から要求され,したがって転送可能な電荷量を増す必要がある。しかし,このために転送部のゲート面積を増すことは,MLS方式の長所を損うことになる。これを解決するために図2.5に示すような4相の転送クロックを用いた。この駆動方式では,信号電荷はつねに複数の電極にまたがって転送されるので,転送ゲート面積を増すことなしに転送可能な電荷量を増すことができる。



図 2.5 4相の転送クロック

(4) 検出回路

検出回路の原理を図 2.6 に示す。CCDシフトレジスタから転送されてきた信号電荷レベルはQ, 2/3Q,1/3Q,0の4つの値のいずれかである。そのうち,1st データが論理"1"なら ば電荷量はQか2/3Qである。したがって,まず1/2Qの電荷量の基準信号と比較する。この 比較結果から1st データの論理"1"か"0"かが判定される。そして,1st データが論理" "1"なら次は5/6Qの基準信号と再び比較し,論理"0"なら1/6Qの基準信号と比較して 2nd データの論理"1"か"0"かを判定する。

このような検出動作を実現する回路を図 2.7 に示す。Output node と Reference node をリセットする MOSトランジスタ( $T_1$ ,  $T_2$ ),基準信号を発生するダミーCCD,及



図 2.6 検出回路の原理

びフリップフロップ形のセンスアンプから構成されている。センスアンプには,電荷量を電圧に変換するバッファとして,ソースフォロアが用いられている。

まず,Output node とReference node を $\phi_R$ 及び $\phi_{RR}$ のパルスでリセットした 後,Output node には信号電荷が,Reference node には電荷量 1/2Qの基準信号 が移される。次に、トランスファ・トランジスタ(T<sub>3</sub>,T<sub>4</sub>)がオンするとセンスアンプが動作し、 1st データの検出が行われる。その判定結果はCCDシフトレジスタの入力に伝えられて、データ の再生を行うと同時に、ダミーCCDにも簡単なバッファを通じて伝えられ( $\overline{Q}_D, \overline{Q}_D$ '信号),次 に与える新しい基準信号を5/6Qにするか、1/6Qにするかを決定する。次にReference node だけを $\phi_{RR}$ のパルスでリセットして、新しい基準信号5/6Qまたは1/6Qと信号電荷 を再び比較して2nd データの判定を行う。

-20-



図2.7 検出回路

(5)  $\forall i - C C D$ 

基準信号を発生するダミーCCDの構造を図2.8に示す。ダミーCCDは3つの入力チャネルを 有し、入力される電荷量は各々の入力ゲートによって制御される。入力された電荷は Chargesplitting ゲート下で2つの電荷に分離され、一方は Reference node に移されて基準 信号となる。他の一方は、VDD電源に流れこむ。上記の3つのチャネルを経由して入力される電荷 量は、図2.8の上からQ、1/2Q及びQであり、Charge - splitting ゲート下で1:2 の比で電荷が分離される。2つの入力ゲート $\overline{Q}_D$ 、 $\overline{Q}_D'$ は前述のセンスアンプとバッファを通じて 接続されている。

1 st I/Oサイクルが始まる前には2つの入力ゲートが自動的にオンして、3/2Qの電荷量 が注入される。そして注入された電荷はCharge-splitting ゲート下で分離され、1/2 Q(=3/2Q×1/3)の基準信号が発生する。

1 st データの検出が行れると、 $\overline{Q}_{D}$ 及び $\overline{Q}_{D}'$ は1 st データの結果に応じて、highレベルか V<sub>SS</sub>レベルに設定される。1 st データが論理"1"ならば、すべての入力ゲートがオンし、 5/2Qの電荷量が注入され、Charge-splittingゲート下で分離され、5/6Q(=5/2 Q×1/3)の基準信号が発生する。一方、1 st データが論理"0"ならば、ただひとつの入力 ゲートがオンし、1/2Qの電荷量が注入され、同様の動作により1/6Q(1/2Q×1/3)の 基準信号が発生する。

このように、ダミーCCDにおいても注入した電荷を混合・分離する方法を用いて、適切な電荷 量の基準信号を発生させることを可能にしている。

-21-



図 2.8 ダミーCCD(DUMMY S/R)の構造

2.2.2 テストデバイス

以上のMLS方式における入力動作,検出動作を確認するために,図2.9に示すテストデバイス を製作した。テストデバイスには8,64及び128ステージのCCDシフトレジスタが含まれて いる。1ステージは4電極から構成され,ここに2ビットを蓄積できる。さらに,信号電荷量をモ ニタするためにアナログ出力回路を有する64ステージのCCDシフトレジスタを設けてある。こ のアナログ出力回路を図2.10に示すが,初段のソースフォロアは図2.7に示す検出回路のソース フォロアと同一サイズに作成されており,直接Output node での信号レベルを測定できる。



図 2.9 テストデバイスのチップ写真



図 2.10 64 ステージのCCDシフトレジスタにおけるアナログ出力回路

なお、転送部のサイズとして(図2.5参照)、 $\phi_1 \ge \phi_3$ に接続される下層ゲートのチャネル長を 11 $\mu$ m、 $\phi_2 \ge \phi_4$ に接続される上層ゲートのチャネル長を5 $\mu$ m、チャネル幅を8 $\mu$ m、分離幅 を5 $\mu$ mを採用しているので、ビット当りのメモリセルサイズは208 $\mu$ m<sup>2</sup> となる。

製造プロセスは16Kビットダイナミック MOS RAM とほとんど同一のNチャネルのダブル ポリシリコンゲートプロセスでP-Si(100)20Q-cm の基板を使用した。

駆動に必要なパルスはすべて外部から印加し、パルスのhighレベルは  $V_{DD}$  に等しく、low レベルは  $V_{SS}$ に等しい。通常の動作条件は、 $V_{DD}=12$  V、 $V_{BB}=-5$  V、 $V_{SS}=0$  V である。

図2.11に上記64ステージのCCDシフトレジスタからのアナログ出力を示す。1st データ と2nd データの組合せとして、"0,0"のなかに4つの連続した"0,1"、"1,0"及び "1,1"を入力した。図2.11より入力回路は正常に動作しており、64ステージの転送後も4 段階の電荷充填状態を区別できる程に転送効率がよいことが分かる。アナログ出力回路の入出力伝 達特性を考慮して、4段階の電荷充填状態に対応するOutput node での信号レベルを求めた 結果を表2.8に示す。表2.8には、同時に一次元の解析による電荷量の計算を示すが、計算と実測 値はよく一致していることが分かる。

図2.12に図2.11に示す出力データパターンに対する,検出回路からのディジタル出力を示す。 このディジタル出力は図2.11のアナログ出力と一致しており,検出回路が正常に動作しているこ とを示す。なお,ディジタル出力は ØT が high レベルの時有効である。



図 2.11 64 ステージの CCD シフトレジスタにおけるアナログ出力波形



図2.12 64 ステージのCCDシフトレジスタにおけるディジタル出力波形

| K i V i K H V H H H H H H H H H H H H H H H H H | 表 2.3 | 4段階の | )電荷充填状態 | に対応する | ,蓄積電荷量- | -実測と言 | 十算 |
|-------------------------------------------------|-------|------|---------|-------|---------|-------|----|
|-------------------------------------------------|-------|------|---------|-------|---------|-------|----|

|                                                   | Experiment                                          |                                                            | Calculation                       |                                                            |
|---------------------------------------------------|-----------------------------------------------------|------------------------------------------------------------|-----------------------------------|------------------------------------------------------------|
| Combination<br>of the first<br>and second<br>data | signal<br>amplitude on<br>the output<br>node<br>[V] | stored<br>charge level<br>in the unit<br>of full<br>charge | stored<br>charge<br>level<br>[pC] | stored<br>charge level<br>in the unit<br>of full<br>charge |
| "1,1"                                             | 5.2                                                 | 1.00                                                       | 0.41                              | 1.00                                                       |
| "1,0"                                             | 3.4                                                 | 0.65                                                       | 0.28                              | 0.67                                                       |
| " 0 , 1 "                                         | 2.0                                                 | 0.38                                                       | 0.15                              | 0.38                                                       |
| "0,0"                                             | 0.25                                                | 0.05                                                       | 0.02                              | 0.05                                                       |

2.2.3 MLS方式の問題点

(1) 転送効率

入力された信号電荷は、CCDシフトレジスタを転送される間に、時間的に以前に入力された信 号電荷の影響を受ける。とれは、転送効率  $\eta$  が1でない結果によっている。転送効率が1でない 影響を次のように簡単化して考える。つまり、連続した 0 "の後の 1 "は $\alpha = \eta^{n}$  (nはゲー ト電極数)で与えられる割合で信号電荷量が減少し、一方、連続した 1 "の後の 0 "は (1- $\alpha$ )で与えられる割合で,信号電荷量が増加するものと考えられる。表 2.4 に、転送効率に対する  $\alpha$ の値をCCDシフトレジスタのステージ数をパラメータにして示す。

図2.13に示すように,設計ではyの値であるべき信号電荷量のレベルが,前に続くデータによってある幅を持つようになる。最悪の場合として,大きくなる方は"1,1"の連続の後,小さくなる方は"0,0"の連続の後と考えられる。実際的なαの値について,図2.14に信号電荷量のレベルの変化を,ダミーCCDからの電荷量のレベルと共に示す。

| 転 送 効 率<br>7 | $lpha=\eta^n$ (nはゲート電極数) |            |            |  |  |
|--------------|--------------------------|------------|------------|--|--|
|              | 128ステージ                  | 64ステージ     | 32ステージ     |  |  |
|              | (512ゲート電極)               | (256ゲート電極) | (128ゲート電極) |  |  |
| 0.9992       |                          |            | 0.903      |  |  |
| 0.9993       | <b>—</b>                 |            | 0.914      |  |  |
| 0.9994       |                          | 0.858      | 0.926      |  |  |
| 0.9995       | 0.774                    | 0.880      | 0.938      |  |  |
| 0.9996       | 0.815                    | 0.903      | 0.950      |  |  |
| 0.9997       | 0.858                    | 0.926      | 0.962      |  |  |
| 0.9998       | 0.903                    | 0.950      | 0.975      |  |  |
| 0.9999       | 0.950                    | 0.975      | 0.987      |  |  |

表 2.4 転送効率に対するαの値

注) \*1 あるゲート電極下に蓄積されていた信号電荷が100%隣接するゲート電極下に転送される ことは物理的に不可能である。ゲート電極毎に,転送された信号電荷量のもとの信号電荷 量に対する割合を転送効率 η という。この η の値によって信号電荷を何回くらい転送でき るかが決まるため,この η は C C D の特性上もっとも重要なパラメータである。



図 2.13 転送効率の影響

 $\alpha = 0.920$ 場合の最も厳しい判定は2/3Qと1/3Q, すなわち"1,0"か"0,1"か の判定である。この場合にはセンスアンプで350mVの差を判定することになるが、これは容易 である。しかし、 $\alpha = 0.880$ 場合には、センスアンプで120mVの差を判定することになり、 安定にセンスアンプを動作させるためには、この値が限界である。従って、 $\alpha = 0.88$ がMLS方 式におけるCCDシフトレジスタのステージ数を決める目安を与えると考えられる。現状の製造プ ロセス技術では、転送効率が99.95%前後なので表2.4より、現状では64ステージがMLS方 式におけるCCDシフトレジスタの長さということになる。

実際,2.2.2節におけるテストデバイスの測定結果でも,8及び64ステージのCCDシフトレ ジスタは正常に動作をしたが,128ステージの場合しばしば誤動作した。これは128ステージ の転送後に4段階の電荷充填状態を区別できる程には,転送効率がよくないことを意味している。

|       | ≪ = 1<br>99.4 | ≪ =0 <u>.</u> 95 | ¢ =0.92 | ≪=0 <u>.</u> 88 | Dummy<br>Level |       |
|-------|---------------|------------------|---------|-----------------|----------------|-------|
| Q     |               | 94.4             | 91.4    | 87.5            | 84.6           | EIÈ O |
| 2/3.0 | 70.6          | 75.6             | 78.6    | 82.5            |                | 210 Q |
|       | L<br>         |                  | 65.0    | 62.1            | 58.7           | 1/2 0 |
| 1/3 Q | 44.7          | <u>49.7</u>      | 52.7    | 66.6            |                |       |
|       |               | <u> </u>         | 41.1    | 39.3            | 32.7           | 1/6 0 |
| 0     | 15.9          | 20.9             | 23.9    | 27.8            |                |       |

図 2.1 4 信号電荷量のレベルの変化とダミーレベル
 (数値はゲート電極の面積 µm<sup>2</sup>を表わしている)

-26-
(2) 検出回路

図2.7の検出回路の構成,図2.8のダミーCCDの構造から分かるように,回路設計面からみた MLS方式の問題点は検出回路が複雑な点である。従って,検出回路が占める面積はCCDシフト レジスタに比較して大きくなり,64ステージの場合,検出回路が占める面積はCCDシフトレジ スタの38%にもなる。しかし,転送効率がさらに良く99.99%以上になれば,ステージ数を 128~256にとりうるので,検出回路の占める面積の割合は減少してゆき,128ステージで は19%,256ステージでは9%となる。

以上のように、MLS方式によるCCDメモリの構成は、転送効率に大きく依存し、転送効率さ え良ければ自由度が広がり効率の良いCCDシフトレジスタの配置が可能となる。清浄化製造プロ セスがさらに進むと考えられる将来、MLS方式はCCDメモリの大容量化の過程で大きな役割を 演じるといえよう。

## 2.3 単位ビット電極方式(Electrode per Bit-E/B)によるCCDメモリ

2.3.1 転送方法

E/B方式は2.1節で述べたように、(N+1)個のポテンシャル井戸を設け、(N+1)相の 転送クロックにより空のポテンシャル井戸を逆方向に順次移してゆく方式である。そのため、多数 の転送クロックを要すること及び(N+1)個のパルスが加わって始めてデータが1ビット分だけ 移動するため、データの読み出し速度(データレート)が遅くなるという欠点を生じる。さらに、 図 2.2 (b)に示したE/B方式では、上層ゲートと下層ゲートのポテンシャルの差に対応する分しか 転送可能な電荷量として使えないので、信号電荷量を大きくできない欠点がある。従って、E/B 方式の特徴を活かす場合、すなわち電極当りのビット数を増加させる場合、適切な転送クロックの 相数を選ぶと共に、信号電荷量を大きくする工夫を行う必要がある。

上記の要求を満たすべく、本研究では、8相クロック駆動により4ストレージセルで3ビットを 記憶する新規なE/B方式を検討した。この方式による電荷転送の様子を図2.15に示す。1ステ ージは、ストレージセルが4つ( $\phi_1 \sim \phi_4$ )、転送ゲートが4つ( $\phi_{12} \sim \phi_{41}$ )の8電極から成っ ており、3ビットを記憶している。図2.15では、 $\phi_2$ の下に蓄積されていた電荷が $\phi_3$ の下へ転 送される様子を示しており、空のポテンシャル井戸が逆に $\phi_3$ から $\phi_2$ の下へ転送されている。

この転送方式を用いたために、電極当りのビット数は図 2.2(a)の従来方式に比べて 1.5 倍にでき た。さらに、転送可能な電荷量は 0.2 0 p C と十分確保され、後で述べる転送クロックパルスのノ イズや電源変動に対するマージンを考慮した信号電荷量として、0.1 6 p C という値が得られた。 なお、C C D シフトレジスタは表面チャネル、ダブルポリシリコンゲート構造であり、製造プロセ

-27-



図2.15 3ビット/4ストレージセル転送方式

セスは16Kビットダイナミック MOS RAM とほとんど同一で、P-Si(100)20 $\Omega$ -cm の基板を使用している。

この転送部のサイズとして,ストレージセルのチャネル長を7.65 $\mu$ m,転送ゲートのチャネル 長を3.40 $\mu$ m,チャネル幅を5.95 $\mu$ m,分離幅を4.25 $\mu$ mを採用しているので,ビット当り のメモリセルサイズは150 $\mu$ m<sup>2</sup>となる。

2.3.2 転送クロックの内蔵

(1) 転送クロック発生回路

E/B方式では多数の転送クロックが必要であり、これを外部から印加するのは、転送クロック のタイミング調整が複雑なだけでなく、転送クロックの有する数百pFの入力容量が実装上使いに くいものにする欠点を生じる。従って、2.3.1節で述べた新規なE/B方式と関連して、これに必 要な8相の転送クロックをCCDシフトレジスタのチップ上で発生させる方法について検討する。

クロックドライバをオンチップで構成する場合, ③できるだけ低消費電力にすることと, 回転送 電極がダブルポリシリコンの重ね合わせ構造であることからくるクロックパルスの遅延と容量カッ プリングノイズを考慮することが必要である。転送クロック発生回路の構成を図2.16に示す。回 路は次の3つの部分から成っている。

① 外部から入力されるTTL信号SE, SYNCをMOSレベルに変換するバッファ回路。

② 入力信号SEの1/2及び1/4の周波数のパルスを発生するための分周回路。

③ 分周されたパルスを組み合わせて8相の転送クロックを発生するドライブ回路。



図 2.16 転送クロック発生回路の構成

(2) 内部発生の転送クロック波形

図 2.1 5 に示した 3 ビット/4 ストレージセル転送方式を行うには,8 相の転送クロックを必要とする。すなわち,ストレージセルに印加するクロックパルス  $\phi_1$ ,  $\phi_2$ ,  $\phi_3$ ,  $\phi_4$ の4 相と,それらの間に位置する転送ゲートに印加するクロックパルス  $\phi_{12}$ ,  $\phi_{23}$ ,  $\phi_{34}$ ,  $\phi_{41}$ の4 相の計8 相である。2 相のTTL入力信号波形SE,SYNCと共に,オンチップで発生された8 相の転送クロック波形写真を図 2.1 7 に示す。入力信号SEの1/4の周波数の転送クロックが発生されている。立ち上り及び立ち下り時間は 200 ns 程度になるように設計され,入力信号SEの最大周波数を1 MHz に設定している。



図 2.17 8 相の転送クロック波形 (H:500ns/div. V:10V/div.)

## (3) 消費電力

クロックドライバの消費電力は,図2.16の①バッファ回路,②分周回路,③ドライブ回路での 消費電力に分かれる。①の電力は,TTL-MOSインターフェイス回路での消費電力であり,供 給電源 V<sub>DD</sub> から供給される電流 I<sub>DD</sub> は,直流的に流れ周波数によらず数mAである。従って, クロックドライバの低消費電力化は,②と③の回路のダイナミック回路化にかかっている。ここで は新たに考案したダイナミック分周回路を採用して,②と③のダイナミック回路化を実現したので, ②と③の回路自体で消費される電力はほとんど無視できる。そのために,クロックドライバの消費 電力においては,ストレージセルと転送ゲートの転送電極が有する容量負荷を充電するために流れ る充電電流が主な成分となる。この充電電流は,取り去れないものであり,転送回数を少なくした, 従って,充電すべき転送電極の少ないE/B方式の場合は大変有利である。

図 2.1 8 は, 第 3 章で述べる 6 4 KビットCCDメモリに適用した場合の, 8 相の転送クロックの等価回路である。

ストレージセル ( $\phi_1 \sim \phi_4$ )は第1ポリシリコン層で形成されており、基板に対する負荷容量  $C_A$ は1相当り420 pF になる。転送ゲート ( $\phi_{12} \sim \phi_{41}$ )は第2ポリシリコン層で形成されており、 負荷容量  $C_B$ は1 相当り100 pF である。また、転送電極は重ね合わせ構造をしているので、転 送電極間に容量結合がある。この結合容量  $C_C$ は8相共に1相当り隣りの電極に対して90 pF ず つである。





C<sub>A</sub>=420pF C<sub>B</sub>=100pF C<sub>C</sub>=90pF (64KビットCCDメモリの場合)

-31 -

ほとんど同時に立ち上がるクロック間の結合容量は、充電する必要がないことを考慮して、1周期に充電する必要のある負荷容量  $C_{T}$  は8相の合計で2800 pF ( $C_{T} = 4C_{A} + 4C_{B} + 8C_{C}$ ) になる。容量負荷の充電に要する電力  $P_{C}$  は、周波数に比例し次式で与えられる。

$$P_{C} = \frac{1}{2} \cdot C_{T} V_{C}^{2} f_{C}$$
 (2-1)

ここで $V_C$ はクロックパルスの振幅であり、 $f_C$ は転送クロックの周波数である。入力信号SEの 周波数を $f_{SE}$ とすると

$$\mathbf{f}_{\mathbf{C}} = \frac{1}{4} \cdot \mathbf{f}_{\mathbf{S}\mathbf{E}} \tag{2-2}$$

の関係が成り立つ。

今,入力信号SEとして1MHzを考えると、 $f_{C} = 250 \text{ KHz}$  になり、供給電源  $V_{DD}$  は 12Vであり、 $V_{C} = 12V$ を代入して $P_{C} = 1/2 \times (2800 \times 10^{-12}) \times 12^{2} \times (250 \times 10^{3}) = 0.050 \text{ W}(50 \text{ mW})$ となる。

実際のメモリチップでの内蔵クロックドライバの消費電力を求めるために、クロック発生回路へ VDD を供給しているアルミ配線をレーザ光線で切断し、 IDD の大きさを比較した。図2.19(a) はレーザ光線による切断前の IDD 波形を示し、クロックドライバが動作している状態である。一 方、図2.19(b)は、レーザカット後の IDD 波形を示し、クロックドライバが停止している状態で ある。図2.19(a)と(b)を比較すると、入力信号SEが立ち上ってから100 nsから400 nsの間で のみ IDD 波形が変化しており、これは転送クロックの立ち上り、あるいは立ち下り時期と一致し ている(図2.17参照)。

入力信号SEの周波数が1MHzの時の平均電源電流は、クロックドライバが動作している場合 は13.5mA,一方、動作していない場合は9.2mAであった。従って、転送クロック発生回路に よる消費電力は(13.5-9.2)×12=51.6mWとなり、負荷容量の評価から計算した値50 mWとよく一致している。このことから、内蔵されたクロックドライバの低消費電力化は理想的に 行われていると結論される。

-32-





図 2.1 9 (a) クロックドライバ動作時の I<sub>DD</sub> 波形(レーザカット前)
 (b) クロックドライバ停止時の I<sub>DD</sub> 波形(レーザカット後)

(4) パルスの遅延とクロストーク

すでに述べたように、転送電極は重ね合わせ構造のダブルポリシリコンで形成されており、その ために生じる転送クロックパルスの遅延とクロストーク(カップリングノイズ)が電荷転送に悪い 影響を及ぼしうる。問題となるカップリングノイズは、ストレージセルに印加しているクロックの high レベルの凹みと転送ゲートに印加しているクロックの low レベルの持ち上がりである。 前者は、ストレージセルの蓄積能力を低下させ、後者は、転送ゲートのバリアを下げるので、はな はだしい場合は信号の間に混信が生じる。遅延の問題は、クロックパルスの適当な立ち上り時間及 び立ち下り時間の設定と適当な電極の分割によって避けることができる。

カップリングノイズの大きさは、1 層目と2 層目のポリシリコン間の酸化膜厚と、電極の重なり の面積で決まる結合容量、ポリシリコンゲートの抵抗値、クロック発生回路のインピーダンス、そ して原因となるクロックパルスの立ち上り時間及び立ち下り時間によって決定される。

クロストークを減少させるには、クロックドライバのインピーダンスは低い方が良く、一方、立ち上り時間及び立ち下り時間は長い方が良いので、図2.20に示すように、ドライブ回路(図2.16参照)におけるパルスの立ち上げ、立ち下げは適当なサイズのMOSトランジスタにより行ない、問題となるカップリングを受けるタイミングにはインピーダンスが十分低いようにカップリング吸収用の MOSトランジスタをオンするという方法を用いた。



ELIMINATOR



COUPLING NOISE ELIMINATOR

図 2.20 ドライブ回路

すなわち、ストレージセル ( $\phi_1 \sim \phi_4$ )に対しては、立ち上り時間及び立ち下り時間をMOSト ランジスタ $Q_1 \ge Q_2$ で決定し、high レベルの期間にMOSトランジスタ $Q_3$ をオンさせて highレベルのインピーダンスを低くしている。一方、転送ゲート ( $\phi_{12} \sim \phi_{41}$ )に対しては、立 ち上り時間及び立ち下り時間をMOSトランジスタ $Q_4 \ge Q_5$ で決定し、 low レベルの期間にMO Sトランジスタ $Q_6$ をオンさせて low レベルのインピーダンスを低くしている。

クロックドライバ回路にRC負荷を接続して行なった計算機シュミレーションの結果を図 2.21 に示す。回路は  $\phi_2$  発生回路に相当しており、容量結合するクロックは $\phi_{12}$ である。シュミレーショ ン波形に相当する  $\phi_2 \ge \phi_{12}$  のチップ上の実際の波形を図 2.22に示す。カップリングノイズは 2 Vまでは容認するという設計方針で設計しており、実際、以上述べた回路的工夫により 1.5 V以下 にカップリングノイズはおさえられていることが分かる。

以上のように、低消費電力でカップリングノイズの小さい転送クロックをオンチップで発生させることを検討し、その結果、8相の転送クロックを発生させるのに5pFと低入力容量で、かつ TTLレベルの2本の入力信号で済ませられることが分かり、実装上きわめて使い易いCCDメモ リを実現する一つの方向であることが示された。



図2.21 転送クロックの計算機シュミレーション



図 2.2 2 転送クロックのクロストーク

#### 2.4 結 言

本章では、CCDメモリを高集積化するために、メモリセルの構造及び駆動方式に改良を加えて 電極当りのビット数を増加させる2つの方式,すなわち、①MLS(Multilevel Storage) 方式,②E/B(Electrode per Bit)方式を検討した。

まず,MLS方式については,一つのメモリセルに4段階の電荷充填状態を与えて,2ビット分 を記憶させる方式で,ビット充填密度を従来の2倍にすることを検討した。その結果,MLS方式 に伴う回路的な困難さを克服する,新規な入力回路及び新規な検出回路を提案し,その有効性をテ ストデバイスによって実証した。すなわち,入力方法として,面積比が2:1の2つの入力ゲート 下に,各々1ビット分の信号電荷を蓄積した後,両入力ゲートの電荷を混合,分離することにより, 精度よく4段階の電荷充填状態を得る方式を開発した。検出には,フリップフロップ型のセンスア ンプを使用し,この基準信号(Vref)をまず1/2のレベルにして第1ビットを検出し,その結 果により Vrefを5/6あるいは1/6のレベルにして,第2ビットの検出を行う方式を開発した。

転送効率が99.95%の現状では、64ステージがMLS方式によるCCDシフトレジスタの長 さであり、この場合、検出回路が複雑なため、この回路が占める面積はメモリ部の38%にもなっ ている。従って、MLS方式の問題点は転送効率にあり、転送効率さえ良ければ自由度が広がり、 チップ利用効率の高いCCDメモリを構成できることを示した。

次に, E/B方式については,8相クロック駆動による4ストレージセルで3ビットを記憶する 新規なE/B方式で,ビット充填密度を1.5倍にすることを検討した。このE/B方式では,従来 のE/B方式のもつ少ない信号電荷量という欠点をなくし,信号電荷量を0.16pCと大きくとれ, ビット当りのメモリセルサイズを150µm<sup>2</sup>と小さくできることを示した。

さらに、8相の転送クロックをオンチップで発生させることを検討し、その結果、ダイナミック 回路の全面的採用により51.6mW(周波数250KHz)と低消費電力であり、かつクロックド ライバ出力段の工夫により、1.5V以下の小さなカップリングノイズしかのらない転送クロックの 発生が実現できた。この転送クロックの内蔵により、従来転送クロックの有する数百pFもの入力 容量が、実装上CCDメモリを使いにくいものにしていたという欠点を解決することができた。

## 参考文献

- W.S.Boyle and G.E.Smith, "Charge coupled semiconductor devices", Bell Syst. Tech. J., vol.49, pp. 587-593, 1970.
- (2) R.H.Krambeck, T.F.Retajczyk, Jr., D.J. Silversmith and R.J.Strain, "A 4160-bit C4D serial memory", IEEE J. Solid-State Circuits, vol. SC-9, pp. 436-443, 1974.
- (3) W.E.Tchon, B.R.Elmer, A. J. Denboer, S.Negishi, K.Hirabayashi, I.Nojima and S.Kohyama, "4096-Bit Serial Decoded Multiphase Serial-Parallel-Serial CCD Memory", IEEE Trans. Electron Devices, vol. ED-23, pp. 93-101, 1976.
- (4) S.Chou, "Design of a 16 384-Bit Serial Charge-Coupled Memory Device", IEEE Trans. Electron Devices, vol. ED-23, pp. 78-86, 1976.
- (5) M.R.Guidry, G.F.Amelio and J.M.Early, "A Sense Amplifier for a Low Clock Capacitance 16 K CCD Memory ", ISSCC Dig. Tech. Papers, Feb. 1976, pp. 190-191.
- (6) S.D.Rosenbaum, C.H.Chan, J.T.Caves, S.C. Poon and R.W.Wallace, "A 16 384-Bit High-Density CCD Memory ", IEEE Trans. Electron Devices, vol. ED-23, pp.101-108, 1976.
- (7) A.M.Mohsen, M.F.Tompsett, E.N.Fuls and E.J.Zimany, Jr.,
  "A 16-kbit Block Addressed Charge-Coupled Memory Device", IEEE Trans. Electron Devices, vol. ED-23, pp. 108-116, 1976.

-38--

- (8) 長沢,山田,藤島,蒲生 "CCDメモリの試作",電子通信学会技報(電子計算機研究会)
   EC76-55, 1976.
- (9) A.M. Mohsen, R.W. Bower, E.M. Wilder and D.M. Erb, "A 64 K-Bit Block-Addressed Charge-Coupled Memory Device", ISSCC Dig. Tech. Papers, Feb. 1976, pp. 180-181.
- (0) A.M.Mohsen, R.W.Bower, E.M.Wilder and D.M.Erb, "A 64-k bit Block Addressed Charge-Coupled Memory", IEEE Trans. Electron Devices, vol. ED-23, pp. 117-126, 1976.
- S.Kohyama, H.Hatano, T.Tanaka and N.Kubota, "A New Multiplexed Electrode-per-Bit Structure for CCD Memory", IEEE IEDM Tech. Digest, pp. 11-14 (Washington D.C., 1976).
- Q2 S.Kohyama, H.Hatano, T.Tanaka and N. Kubota, "A New Multiplexed Electrode-Per-Bit Structure for a 64-kbit Charge-Coupled-Device Memory", IEEE J. Solid-State Circuits, vol. SC-12, pp. 335-343, 1977.
- J.B.Barton, A.F.Tasch and T.E.Hasty, "A Cost-Effective
  64 K CCD Memory ", IEEE International Convention
  (Electro '77), 19-1, pp. 1-3, Apr. 1977.
- (14) 石本,和田,幸田,菊池,酒井,稲垣 "64 K ビットCCDの試作 ", 昭52年度
   電子通信学会半導体部門全国大会講演論文集, S1-10.
- (5) 藤島,山田,多田,高野,米田 "クロックドライバ内蔵CCDメモリの構成と性能", 電子通信学会技報(半導体トランジスタ研究会資料) SSD79-3, 1979.

- (16) Y.Gamou, M.Yamada, K.Fujishima, T.Tada and S.Takano, "All TTL Compatible CCD Memory with CCD Clock Generator" IEEE J. Solid-State Circuits, vol. SC-15, pp. 881-886, 1980.
- Ø) B.R.Elmer, W.E.Tchon, A.J.Denboer, R.Frommer, S.Kohyama, K.Hirabayashi and I.Nojima, "Fault Tolerant 92160 Bit Multiphase CCD Memory ", ISSCC Dig. Tech. Papers, Feb. 1977, pp. 116-117.
- (8) M. Yamada, K. Fujishima, K. Nagasawa and Y. Gamou, "A New Multi-Level Storage Structure for High Density CCD Memory", Digest of Tech. Papers of The 9 th Conference on Solid State Devices, pp. 77-78 (Tokyo, 1977).
- (19) L.M. Terman and L.G. Heller, "Overview of CCD Memory ", IEEE Trans. Electron Devices, vol. ED-23, pp.72-78, 1976.
- (20) D.R. Collins, J.B. Barton, D.D. Buss, A.R. Kmetz and J.E. Schroeder, "CCD Memory Options", ISSCC Dig. Tech. Papers, Feb. 1973, pp. 136-137.
- (21) M.Yamada, K.Fujishima, K.Nagasawa and Y.Gamou, "A New Multilevel Storage Structure for High Density CCD Memory", Jpn. J. Appl. Phys., vol. 17 Supplement 17-1, pp. 263-268, 1978.
- M.Yamada, K.Fujishima, K.Nagasawa and Y.Gamou, "A New Multilevel Storage Structure for High Density CCD Memory", IEEE J. Solid-State Circuits, vol. SC-13, pp. 688-693, 1978.

-40 -

- (3) 山田,藤島,長沢,蒲生 "Multilevel Storage (MLS)方式によるCCD メモリ ", 電子通信学会技報(半導体トランジスタ研究会資料) SSD 78-4, 1978.
- R.C.Varshney and K.Venkataswaran, "A Block Organized
  K-bit CCD Memory ", IEEE J. Solid-State Circuits,
  vol. SC-13, pp. 681-687, 1978.

## 第3章 大容量64KビットCCDメモリの設計とその試作

#### 3.1 序

低速・大容量半導体メモリとして有望視されているCCDメモリの高性能化を計る具体的な項目 として,Multilevel Storage(MLS)方式によるCCDメモリと,Electrode per Bit(E/B)方式によるCCDメモリの検討を行った。すなわち,第2章では,MLS 方式の基本構成要素である入力回路及び検出回路に新規な回路を提案し,その有効性をテストデバ イスによって実証した。その結果,MLS方式の問題点は,CCDシフトレジスタの転送効率にあ ることを解明した。また,E/B方式に必要な多数の転送クロックを,チップ上に内蔵することを 検討し,その結果,5pFと低入力容量でTTLレベルの2本の入力信号により,8相の転送クロ ックを低消費電力でチップ上に発生させることが可能なことを示し,実装上使い易いCCDメモリ を実現する一つの方向を明らかにした。

本章では,第2章の研究成果を64 KビットCCDメモリに適用し,その工学的応用効果を明ら かにする。すなわち,CCDメモリの基本方式として,転送効率99.95%以上が要求されるML S方式は,製造プロセスに対する制約が多いので,実用的見地から転送効率に対して緩い条件でよ い(99.8%以上)第2章で述べた新規なE/B方式を採用している。また,効率のよいCCDシ フトレジスタの配置を行うために,4本のCCDシフトレジスタに対して1個のセンスアンプを共 用する,交互マルチプレクス構造(Alternate Multiplex-ALM) と名付けた新規な マルチプレクス方式を提案し,その効果を明らかにする。

#### 3.2 メモリの基本構成

#### 3.2.1 チップ構成

図 3.1は,64 KビットCCDメモリの顕微鏡拡大写真であり,図 3.2 はそのチップ構成図を示 す。メモリチップは16 Kビットダイナミック MOS RAM とほとんど同一のNチャネルのダブ ルポリシリコンゲートプロセスにより製作されている。設計寸法として,5.0 μmデザインルール を使用している。



図3.1 64 KビットCCDメモリの顕微鏡写真



図 3.2 64 KビットCCDメモリのチップ構成図

試作したCCDメモリのチップ構成の要点は次のとおりである。

- CCDメモリの基本方式として、図2.15に示した3ビット/4ストレージセルによるE/ B方式を採用しており、ビット当りのメモリセルサイズを150µm<sup>2</sup>と小さくできる。
- ② 図3.2に示すように、64Kワード×1ビット構成で、メモリ部は256個の256ビット ループから構成されている。256個のループは、A0~A7のアドレス信号によりランダムア クセスされ、そして各256ビットループ内では、CCDシフトレジスタであるので、シリア ルアクセスされる。従って、比較的短いアクセス時間(~130µs)が得られる。
- ③ 2.3節で述べた8相の転送クロックを発生させるクロックドライバを内蔵しているので、入力はすべて低入力容量のTTLコンパチブルである。
- ④ 使用電源は  $V_{DD}$  (12 V) と $V_{BB}$  (-5 V) の2 個で,256 個のループを選択するのに 用いるアドレス信号 $A_0 \sim A_7$ ,センスアンプ回路を動作させると共に,転送クロックを発生さ せるための入力信号SE(Sense Enable)とSYNC(Synchronize),データ の入出力を制御する $\overline{CE}$ (Chip Enable),  $\overline{WE}$ (Write Enable),  $D_{IN}$ (Data-in),  $D_{OUT}$ (Data-out),及びグランド端子( $V_{SS}$ )を必要としてい る。
- ⑤ 図3.2に示すように、メモリ部と同じ転送段数を有するダミーCCDを設けて、基準電圧 (Reference Voltage)を発生している。この基準電圧はセンスアンプ回路のフリッ プフロップの一端にダミーセルを通じて基準電荷(図3.3参照)として入力され、電源電圧、 製造プロセス、周囲温度等の変動に対して安定なセンス動作を行わせるのに有効である。
- ⑥ チップサイズは7.1 mx 4.7 mmで、メモリ部はチップ全体の40%、転送クロック発生回路は13%を占めており、標準の(300-mil幅)18ピンDIP(Dual in-line package)に収納されている。

3.2.2 256ビットループの構成

1個の256ビットループの構成図を図3.3に示す。図3.8に示すように、256ビットのルー プは、それぞれ64ビットを有するCCDシフトレジスタ4本から成り、4つのチャネル間を入出 力ステージでマルチプレクスすることで実現されている。これについては次節で詳説する。

64ビットのCCDシフトレジスタは、入出力のマルチプレクスを行うための入力ステージと、 出力ステージの待機セル(Holding Cell)による1ビット分と転送部の68ビットから成っ ている。

4 チャネルのマルチプレクスは、入力ステージにおいては、各チャネルの入力ゲートを順次オン して、入力待機セルにデータを取り込むことで行う。続いて、トランスファクロックにより転送部



図3.3 256ビットループの構成図

にいっせいに転送し、転送部では4チャネル並列で転送される。一方、出力ステージにおいては、 トランスファクロックによって転送部からいっせいに出力待機セルに転送した後、順次出力ゲート をオンしてセンスアンプ回路により、信号電荷の検出が行われる。この4チャネルのマルチプレク スによって、ダイナミック MOS RAM で用いられているフリップフロップ型の高感度なセンス アンプ回路の配置が可能になり、効率のよいCCDシフトレジスタの配置が実現できた。なぜなら、 64ビット1本のCCDシフトレジスタ毎にセンスアンプ回路を設けたのでは、メモリ部に対する センスアンプ回路の面積が大きくなり、集積度が低下するからである。

### 3.2.3 センスアンプ回路

図 3.3 にフリップフロップ型のセンスアンプ回路を示し,その動作タイミングを図 3.4 に示す。 フリップフロップの一端は,クロック Øcで制御される MOSトランジスタを介してOutput node に接続され,他端は同じくダミーセルに接続され,ダミーセルにはオンチップで発生して いる基準電圧が印加されている。

センスアンプ回路の動作は,まず  $\phi_B$  のパルスにより, Output nodeが  $V_{DD} - V_{TH}$ ( $V_{TH}$ ; 閾値電圧) にプリチャージされると共に,ダミーセルには基準電圧が書き込まれて,基準電荷となる(t=A)。 $\phi_B$ がオフすると,クロックI1(4つの出力ゲートに印加されるクロックのうち,第1チャネルに印加されるもの)が立ち上がり,第1チャネルのCCDシフトレジスタを転送されてきた信号電荷が,Output node に移される(t=B)。また, $\phi_A$ のパルスにより,フリップフロップの両端が $V_{EQ}$ (= $V_{DD}$ )にプリチャージされる(t=C)。次に,t=Dで $\phi_C$ がオンすると,Output node の信号電荷がフリップフロップの一端に転送される



図 3.4 センスアンプ回路の動作タイミング図

-46-

と同時に、ダミーセルの基準電荷がフリップフロップの他端に転送される。  $\phi_{C}$ がオフした後に、 S<sub>2</sub>がhighレベルから0Vに降下し、センスアンプ回路が活性化されて信号電荷の検出が行われる(t=E)。このセンス動作時には、 $\phi_{C}$ がオフしているので、フリップフロップの両端の容量 バランスが保たれており、高感度なセンス動作を可能にしている。センスアンプ回路による判定結 果はバッファを通じ、アルミ配線によってCCDシフトレジスタの入力ステージ(この場合は、第 1チャネルの入力ステージ)に伝えられ、CCDシフトレジスタとしてのループが構成されている。

## 3.3 入出力マルチプレクス

3.3.1 電荷分離入力法

入力のマルチプレクス動作における留意点は、①チャネル間で電荷の混信がないこと、②入力ス ージの構造が集積度の低下をまねかないこと、③信号電荷量がチャネル間で均一であること、④信 号電荷量が適切であり、メモリ部の大部分を占める転送部の高集積化の障害とならないこと、⑤フ ァットゼロの入力が可能な構造であること、である。

ここで,新たに採用した電荷分離入力法は,以上の5つの条件を満たすのに適切な構造をしている。まず,電荷分離入力法について説明する。図3.5(a)は電荷分離入力法が適用される入力ステージの断面図を示し,図3.5(b)は各時刻における電荷の蓄積状態を示す。

入力ステージは、①ファットゼロ電荷注入用のバリヤを形成するためのイオン注入領域を有する 入力ゲート(Iゲート)、②入力された電荷を一時待機させる入力待機セル(Hセルあるいは Holding Cell,ゲート電極は V<sub>DD</sub>に接続されている)、③Hセルとの面積の比に分割さ れた信号電荷を蓄積する結合セル(Cセル,ゲート電極は転送クロック Ø<sub>2</sub> に接続されている)、 ④HセルとCセルとの間に位置して電荷の分離動作を行う分離ゲート(Sゲート)から成っている。

まず、t=T<sub>1</sub>において(図 3.5 参照), Input node を 0 VにしてHセルに電荷を注入す る。次に t=T<sub>2</sub>において,入力データが Input node に印加される。"1"を書き込む時は Input node は 0 Vのままに保たれ、一方、"0"を書き込む時は Input node は highレベルになるので、このときHセルとIゲートのポテンシャルの差に対応した電荷がファッ トゼロとしてHセルに残される。次に t=T<sub>3</sub>において、Iゲートがオフされ、入力データの"1"、 "0"に対応した量の電荷がHセルに取り込まれる。続いて、t=T<sub>4</sub>において、Sゲートがオン

注)\*1 ディジタル信号"0"のとき,信号電荷量として完全なゼロではなく,いくらかの電荷 量を転送すると,ゲート酸化膜近傍のトラップを埋めて転送効率が良くなる。この"0" におけるいくらかの電荷をファットゼロという。

-47-



(b) 電荷分離入力法の動作説明

してHセルに待機していた入力電荷がCセルまでに広げられる。しかる後、 $t = T_5$  において、S ゲートがオフすると電荷がHセルとCセルとに面積の比で分離される。ここで、Cセルに蓄積され た電荷のみが信号電荷として転送される。

この電荷分離入力法は,HセルとCセルの面積を適当に設定することで,任意の量の信号電荷を 入力でき,入力ステージのパターンレイアウトに自由度を与えるので,高集積のCCDメモリの入 力マルチプレクスに適用することにより,その特徴を発揮することができる。 3.3.2 交互マルチプレクス構造(Alternate Multiplex - ALM)

図 3.5 に示した電荷分離入力法を用いて,入出力マルチプレクスを行う上で,有効なパターンレ イアウトとしてALM(Alternate Multiplex)構造と名付けた構成法を採用した。

図3.6にALM構造の構成図を示す。ALM構造では,隣り合う2個の256ビットループが互いに交差している配置になっている。すなわち,隣り合う2つのチャネルの入出力N<sup>+</sup> 拡散領域を 共通にし,さらに,アルミ配線によって1ブロックを飛びこして接続し,A,B2個の256ビッ トループを交差して配置した。そのために,隣り合う入出力ゲートをすべて共通にすることが可能 になり,入出力ゲートを互い違いに配列することと共に,有効なパターンレイアウトが実現された。

図3.7 は、ALM構造のパターンレイアウト写真である。出力ステージでは、4つのチャネル間の浮遊容量のアンバランスとクロストークによるノイズに注意を払っている。出力ゲートに印加すべきクロックパルス(I1~I4)は、入力ゲートからのアルミ配線で与えている。このため、センスアンプ回路には、クロックI1~I4のクロストークによるノイズは入らない。

このように、電荷分離入力法を用いると、HセルとCセルとの面積の自由な設定が可能で、AL M構造が採用できることが分かった。



図 **3.6** ALM構造の構成図



図3.7 ALM構造のパターンレイアウト写真

3.3.3 4チャネルマルチプレクス

メモリチップ上で発生された、4 チャネルのマルチプレクス動作を行うためのクロックパルス波 形を図 8.8 に示す。入力ステージでは、各入力ゲートに印加されるクロック I 1 ~ I 4 が順次オン することにより、4 つの入力データは各チャネルのHセルに取り込まれる。次に、クロック S がオ ンすると入力電荷は、HセルとCセルに広がり、そしてクロック S がオフすると分離する。一方、 出力ステージでは、クロック S が h i gh レベルから low レベルになると、いっせいに信号電荷は 出力待機セル(ゲート電極は  $V_{DD}$  に接続されている)に転送される。そして、各出力ゲートに印 加されるクロック I 1 ~ I 4 (入力ゲートに印加されるクロックと同じ)が順次オンすることによ り、信号電荷がセンスアンプ回路によって検出されてゆく。



図 3.8 マルチプレクス動作を行うためのクロック パルス波形

以上のALM構造による入出力マルチプレクス動作を確認するために,アナログ出力回路を有す る,メモリチップと同一のALM構造のCCDシフトレジスタを製作した。

4つのチャネルからのアナログ出力を図 3.9に示す。表 3.1に、入力ステージのHセルとCセルの面積と、計算による信号電荷量、及び図 3.9の実験値を4つのチャネルそれぞれについて示す。 これから、電荷分離入力法を用いたALM構造によるマルチプレクス動作が、チャネル間で電荷の 混信がなく、かつ信号電荷量がチャネル間で均一であり、正常に行われていることが示された。



図 3.9 4 チャネルのマルチプレクス動作 (アナログ出力)

|      | Η cell<br>(μm <sup>2</sup> ) | C cell<br>(μm <sup>2</sup> ) | Calculated<br>signal charge<br>(pC) | Output<br>voltage<br>(V) |
|------|------------------------------|------------------------------|-------------------------------------|--------------------------|
| Ch.1 | 8 4.5                        | 8 2.0                        | 0.16                                | 1.10                     |
| Ch.2 | 1 2 9.0                      | 6 1.5                        | 0.16                                | 1.05                     |
| Ch.3 | 1 2 9.0                      | 6 1.5                        | 0.16                                | 1.05                     |
| Ch.4 | 8 4.5                        | 8 2.0                        | 0.16                                | 1.10                     |

表 3.1 ALM構造における信号電荷量

## 3.4 メモリチップの特性

## 3.4.1 周波数特性

メモリチップの動作周波数は、電源  $V_{DD} = 12V \pm 10\%$ ,  $V_{BB} = -5V \pm 10\%$  の条件で、 20℃のとき、 $f_{SE} = 0.5 \text{ KHz} \sim 1 \text{ MHz}$ ,  $75^{\circ}$ Cのとき、 $f_{SE} = 50 \text{ KHz} \sim 1 \text{ MHz}$  であ る。これはリフレッシュ時間 tref  $(20^{\circ})=500 \text{ ms}$ , tref  $(75^{\circ})=5 \text{ ms}$  に対応する。 図  $3.10 \text{ にx} \pm 19 \pm 97 \text{ からの出力波形を示す}$ 。  $V_{DD} = 12V$ ,  $V_{BB} = -5V$ ,  $T = 20^{\circ}$ C のと き,  $\overline{CE}$ からのアクセス時間は、 $tacc(\overline{CE}) = 125 \text{ ns}$ で,  $V_{DD} = 10.8V$ ,  $V_{BB} = -5.5V$ ,  $T = 75^{\circ}$ C のとき tacc( $\overline{CE}$ ) = 165 ns である。

以上より、動作周囲温度 0 ~7 0 °Cにおいて、データレートは、シリアル・モードで最大 1 Mbit / sec, ページモードで最大 3 Mbit/sec であり、t ref (70°C)=4ms つまり、f<sub>SE</sub>= 50KHz~1MHz を保証する。



図 3.10 データ出力(Dout)波形 (V<sub>DD</sub>=12V, V<sub>BB</sub>=-5V, T=20℃)

図 3.1 1 は  $f_{SE}=1$  MHz における、入力信号SE、SYNC、CEに同期して連続的に読み出 される(シリアル・モード)データ出力( D<sub>OUT</sub> )の例を示している。



図 3.11 64 KビットCCDメモリのデータ出力

## 3.4.2 消費電力

図 3.1 2に、 $V_{DD} = 12V$ 、 $V_{BB} = -5V$ 、T = 20 C の場合における平均電源電流 I<sub>DD</sub> を示 す。各種の動作モードの中で、シリアル・モードの場合が消費電力が最も多く、図より f<sub>SE</sub>= 1 MHz の時 205mW である。リサーキュレート・モードは、入出力動作を行わず、チップ内で データをリフレッシュしているモードで、 $f_{SE} = 50$  KHz の時 40mW である。これがスタンバ イ時の消費電力である。また、2.8 節で述べた方法により、転送クロック発生回路の部分だけで消 費される電力を求めた結果も同図に示している。

転送クロック発生に要する電力は、f<sub>SE</sub>=1MHzの場合,シリアル・モードで全消費電力の 25%を占め、リサーキュレート・モードで31%を占めている。動作周波数が下がるにつれて、 その割合は減少して行く。そして、TTLからMOSレベルに変換するバッファ回路で消費される 電力が主成分になってくる。



図 3.1 2 平均電源電流の周波数依存性

## 3.4.3 電源マージン

シリアルモード( $f_{SE} = 500 \text{ KH}_z$ ) での電源電圧マージンの測定例を図 3.1 3 に示す。電源 電圧動作マージンのデータパターン依存性はほとんどなく,動作周囲温度( $20 \text{ C} \ge 70 \text{ C}$ )によ る差異もほとんどない。テストデバイスによる転送効率の測定結果は、10%以上のファットゼロ で、 $99.90 \sim 99.94\%$ であり、非転送効率による不良はないと言える。また、ダミーCCDを 用いた基準電圧発生が、正常に行われていることと対応している。 $V_{DD} = 12V \pm 10\%$ ,  $V_{BB} = -5V \pm 10\%$ の範囲を十分満たしていることが分かる。

# $f_{SE} = 500 \text{ KHz}$ , $T = 20^{\circ} \text{C}$

|        |     | MT-73001      | )     |      |       |      | SHM)               | O PLO          | T     |         |     |
|--------|-----|---------------|-------|------|-------|------|--------------------|----------------|-------|---------|-----|
| +1 6.0 | v   | 1 F F F F     | F     |      |       |      |                    |                |       |         |     |
| 15.5   | v   | 1 F F F F I   | F     |      |       |      |                    |                |       |         |     |
| +15.0  | ٧   | 16666         | F     |      |       |      |                    |                |       |         |     |
| 14.5   | v   | 1 F F F F I   |       |      |       |      |                    |                |       |         |     |
| +14.0  | v.  | 1FFFFI        |       |      |       |      |                    |                |       |         |     |
| +13.5  | v   | 1 F F F F I   |       |      |       |      |                    |                |       |         |     |
| +13.0  | v   | 1FFFFJ        |       |      |       |      | <b>H</b>           |                |       |         |     |
| +12.5  | v   | 1 F F F F I   |       |      |       |      |                    |                |       |         |     |
| +12.0  | ý.  | 1FFFF         |       |      |       |      |                    |                |       |         |     |
| 11.5   | Ŷ   | 1FFFF.        |       |      |       |      |                    |                |       |         |     |
| +11.0  | v   | 1FFFF.        |       |      |       |      |                    |                |       |         |     |
| +10.5  | v   | 1EFFF.        |       |      |       |      |                    |                |       |         |     |
| 10.0   | · v | 1FFFF.        |       |      |       |      |                    |                |       |         |     |
| 10.5   | ÷   | 15555         |       |      |       |      |                    |                |       | CECEE   |     |
| -00.0  | ÷   | 1555          |       |      |       |      |                    | CCCC           |       | EEEEE   |     |
| 07.00  |     | 10000         |       |      |       |      | •••••<br>• • • • • | errrr<br>Crerr |       | EFFFF - |     |
| -02 D  |     | 10000         |       |      |       | EEEE |                    | CEEEE          |       |         |     |
| -00+0  |     | 10000         |       |      |       | rrrr |                    | CCCCC          |       |         |     |
| 07.07  |     | 1             |       | **** | ***** | **** |                    | *****          |       | *****   |     |
| -07-0  | ¥   | 16666         |       |      |       | FFFF | * * * * *          | *****          | ***** | ****    |     |
| 06.5   | v   | 1 6 6 6 6 6 6 | FFFF  | FFFF | FFFF  | FFFF | FFFFF              | FFFFF          | FFFFF | FFFFF   |     |
| +06+0  | V   | 16666         | FFFFF | FFFF | FFFF  | FFFF | FFFFF              | FFFFF          | FFFFF | FFFFF   |     |
| VDD    |     | +             |       | 4    | +     | +    | +-                 | +              | -+    | ++      |     |
|        |     | 0             | - 2   | ŗ.   | -4    |      | -6                 |                | -8    | -107    | VBB |
|        |     |               |       | 64K  | CCD   | MEMO | RY                 | •              |       |         |     |
|        |     |               |       |      |       |      |                    |                |       |         |     |

図 3.1 3 電源電圧動作マージン

#### 3.4.4 特性のまとめ

表 3.2 に試作した 6 4 K ビット C C D メモリの諸特性のまとめを示す。これらの諸特性は,工学的応用に対し,何等問題なく,非常に良好なものである。

## 表 3.2 64 KビットCCDメモリの電気的特性

| 特性項目     | 特性                                                                      |
|----------|-------------------------------------------------------------------------|
| プロセス     | NチャネルMOS<br>ダブルポリシリコン<br>表面チャネル型                                        |
| 動作周囲温度   | $0 \sim 7  0  ^{\circ}C$                                                |
| メモリ構成    | 64Kワード×1ビット<br>(256ビット×256)                                             |
| 電源       | $V_{DD} = 1 2 V \pm 10\%$<br>$V_{BB} = -5 V \pm 10\%$<br>$V_{SS} = 0 V$ |
| チップサイズ   | 7.~1	imes 4.7 null                                                      |
| パッケージ    | 18ピンセラミック                                                               |
| アクセス時間   | 平均130 µs(1 MHz)                                                         |
| データレート   | 最大3 Mbit/s(ページ)<br>最大1 Mbit/s(シリアル)                                     |
| リフレッシュ時間 | 4 ms (70°C)                                                             |
| 消費電力     | 205 mW(シリアル)<br>40 mW(スタンバイ)                                            |

## 3.5 結 言

本章では, CCDメモリの高性能化のために行った,

① 8相の転送クロックによる新規なE/B方式

② 8相の転送クロックの内蔵

③ 電荷分離入力法を用いたALM(Alternate Multiplex)構造

の研究成果を64KビットCCDメモリに適用した結果について述べた。

その結果,次の特徴を有するCCDメモリを実現することができた。

- 1) 転送クロックを含め、全入力が低入力容量のTTLコンパチブルで使い易い。
- 2) クロックドライバを内蔵しているので信頼性が高い。
- 3) 5.0 µmデザインルールでありながら,ビット当りのメモリセルサイズは150µm<sup>2</sup>と小さ

く, 一方, 信号電荷量は 0.1 6 pCと大きい。

- 4) 平均アクセス時間が130μs(f<sub>SE</sub>=1MHz)と比較的高速である。
- 5) クロックドライバを内蔵しながら、205mW(f<sub>SE</sub>=1 MHz)と低消費電力である。この うち、転送クロック発生に要する電力は、全消費電力の25%である。
- 6) チップサイズは7.1 mx×4.7 mで、メモリ部はチップ全体の40%、転送クロック発生回路は13%を占めており、標準の18ピンDIP(Dual in-line package)に収納されているので高密度実装に適している。

以上の性能は,工学的応用に対し何等問題なく,本研究成果は工学的応用効果の高いことが示さ れた。

## 参考文献

- (1) Y.Gamou, M. Yamada, K. Fujishima, T. Tada and S. Takano,
  "All TTL Compatible CCD Memory with CCD Clock Generator",
  IEEE J. Solid-State Circuits, vol. SC-15, pp. 881-886,
  1980.
- (2) 藤島,山田,多田,高野,米田 "クロックドライバ内蔵CCDメモリの構成と性能",電子
   通信学会技報(半導体トランジスタ研究会資料) SSD79-3,1979.
- (3) K.Fujishima, M.Yamada, T.Tada, S.Takano, M.Yoneda and Y.Gamou, "A New Multiplex Input Technique for High Density CCD Memory", Jpn. J. Appl. Phys., Vol. 19 Supplement 19-1, pp. 259-263, 1980.
- (4) 藤島,山田,長沢 "CCDにおける fat zero 電荷の入力法" 第37回応用物理学会
   1976年秋季(51年),3a-W-9.

# 第4章 ダイナミックMOS RAM(中速・大容量半導体メモリ) の高性能化

#### 4.1 序

ダイナミック MOS RAM (以下(D) RAMと略す)の発展は、半導体メモリの歴史と言っ てよいほど集積度の向上,性能改善において目を見張るものがある。1 チップ当りのビット数の増 加は,ほぼ3年で4倍,すなわち1.6倍/年の割合で大容量化がなされている。表4.1にダイナミ ック MOS RAM の開発の技術推移を示す。表4.2に、各世代のダイナミック MOS RAM に 使用されている基本構成技術を示す。デバイス技術としては、PチャネルMOS電界効果トランジ スタ(以下MOS FETあるいはMOSトランジスタと略す)でスタートし、ソース・ドレイン 領域を自己整合により位置決めするシリコンゲートのMOS FETの採用により高集積化を達成 してきた。さらに、イオン注入技術の進歩により、移動度の大きなNチャネル MOS FET の実 用化が可能になったことも、ダイナミック MOS RAM の高密度化をいっそう進展させた。また、 16Kビットダイナミック MOS RAM(以下16K(D)RAM)で採用したダブルポリシリ コンゲートプロセス<sup>(8)</sup>

|      | -                           |
|------|-----------------------------|
| 1970 | 1Kビット ダイナミック MOS RAM        |
| 1972 | (2)<br>4Kビット ダイナミック MOS RAM |
| 1976 | 16Kビット ダイナミック MOS RAM       |
| 1978 | 64Kビット ダイナミック MOS RAM       |
| 1980 | 5 V単一電源 64 Kビット             |
|      | (9)~(13)<br>ダイナミック MOS RAM  |
| 1980 | 256Kビット ダイナミック MOS RAM      |
|      |                             |

表 4.1 ダイナミック MOS RAMの開発の技術推移

このようなダイナミック MOS RAMの大容量化と共に,使い易さ及び応用面の拡大という点から多機能化もそれ以上に追求されてきている。一例として,図4.1に16K(D)RAMと64 K(D)RAMのピン配置を示し,さらに表4.8に両者の相違点を比較して示す。

表 4.2 各世代のダイナミック MOS RAMの使用技術

| ビット数 | セル面積                            | チップ面積               | 設計                  | プロセス    | 新 技 術          |  |  |
|------|---------------------------------|---------------------|---------------------|---------|----------------|--|--|
|      | (相対比)                           | (相対比)               | 可法值                 |         |                |  |  |
| 1 K  | $51 \times 67 \mu m^2$          | $2.77{	imes}3.5$ mÅ | 10.00               | Pチャネル   | ・3トランジスタセル     |  |  |
|      | (17.0)                          | (0.3)               | ιυμm                | Si—Gate | ・シリコンゲート MOS   |  |  |
| 4 K  | $35 \times 40 \mu \mathrm{m}^2$ | 3.45×4.51 mmÅ       | 7.5μm               | Nチャネル   |                |  |  |
|      | (7.0)                           | (0.4)               |                     | Si-Gate | ・Nチャネル SiーGate |  |  |
|      | $13 \times 27  \mu m^2$         | 3 14×5 19 mm#       |                     | Nダブル    | • 1トランジスタセル    |  |  |
| 16K  | (17)                            | (051)               | 5.0 µm              | Si-Coto | ・ダブル Si-Gate   |  |  |
|      |                                 | (0.01)              |                     | SI-Gate | ・投影型マスクアライナ    |  |  |
|      | $10 \times 20  \mu m^2$         | 131×736mmi          |                     | Nダブル    | ・全拡散工程イオン注入    |  |  |
| 64K  | (10)                            | (10)                | $3.0 \mu\mathrm{m}$ |         | ・DSW型マスクアライナ   |  |  |
|      | (1.0)                           | (1.0)               |                     | SI-Gate | ・EBマスク作製       |  |  |



図4.1 16Kと64K(D)RAMのピン配置

| 比較項目            | 16K(D)RAM       | 64K(D)RAM       |
|-----------------|-----------------|-----------------|
| ワード構成           | 16,384 ワード×1ビット | 65,356 ワード×1ビット |
| 使用電源電圧          | 12V,5V,-5V各土10% | 5 V±10%         |
| RAS<br>アクセス時間   | 最大 150 ns       | 最大 150 ns       |
| CASアクセス時間       | 最大 100 ns       | 最大 75 n s       |
| 動作時消費電力         | 最大 450 mW       | 最大 250 mW       |
| スタンドバイ時消費電力     | 最大 20 mW        | 最大 22 mW        |
| オート/セルフリフレッシュ機能 | なし              | あり              |

表 4.3 16K(D) RAM と 64K(D) RAM の仕様比較

16K(D) RAMから64K(D) RAM へと大容量化が行われたとき,表4.8より分かるように,使い易さ及び多機能化という観点から大きく変ったのは次の3点である。

- 使用電源電圧が12VからTTL(Transistor Transistor Logic) ICと 共通の電源で使用可能な5Vに下がっている。
- ② ダイナミック MOS RAMでは,特性向上のため半導体基板(以下,単に基板と呼ぶ)に 負の基板電圧を印加している。16K(D)RAMでは1ピンを通じて,外部から-5Vを印 加していたが,64K(D)RAMではオンチップで発生しており,すなわち,基板電圧発生 回路を内蔵することにより,外部の負電源を減らしている。
- ③ このため、1ピンが空くので1ピンをリフレッシュ 制御端子として利用できる可能性がでてきた。

本章では、まず上記②と関連して、基板電圧発生回路を内蔵する上で問題となる、基板電圧変動 について検討する。ダイナミック MOS RAM の基板電圧は微視的時間で見れば(数 nsの桁), センスアンプ回路、デコーダ回路等の各節の充放電によって大きな変動を起こし、特性を劣化させ るが、大容量化と共にその変動による特性劣化は無視できないものになっている。

このため、本章では、基板電圧発生回路を内蔵した5V単一電源64K(D)RAMを使用して、

注)\*1 ダイナミック MOS RAM においては、メモリ内容を保持するために定期的にメモリ 内容を読み出し、信号を再生して同一のメモリセルに再書き込みする操作が必要であり、 この操作をリフレッシュ操作(あるいは単にリフレッシュ)と呼んでいる。 特性劣化をセンスアンプ感度の観点から考察し、メモリセルプレートを使用したセンスアンプ感度 測定法により微視的時間の基板電圧変動とセンスアンプ感度の関係を定量化する。一方、ダイナミ ック MOS RAMの基板電圧は巨視的時間で見れば(数百 $\mu$ sの桁)、電源電圧の変動に伴って 変動を起こす。特に電源電圧を故意に変化させて、特性劣化を見るV-バンプテスト(Voltage Bump Test)においては、電源ラインと基板間にできる寄生容量の容量結合によって、基板電 圧は大きな変動を起こす。このため、本章では、巨視的時間の基板電圧変動を制御する役目をもつ、 すなわち、基板電圧が平衡値よりもより負電圧になった時に、平衡値に戻す役目をもつV<sub>BB</sub> リー クパス回路について考察し、本回路がV-バンプ特性に与える効果を定量化する。

次に本章では、上記③と関連して、基板電圧発生回路の内蔵化に伴い、空ピンとなった1ピンを リフレッシュ制御端子に利用することを検討する。特定のピンにリフレッシュ機能をもたせる発想 は古く<sup>(19)</sup>既に16K(D)RAMにおいて、その提案がなされている。これはダイナミックMOS RAMを使用する上で、不可欠なリフレッシュ操作がスタチックRAMに比較して、ダイナミック MOS RAMを使いにくいものにしている欠点を軽減する目的であった。64K(D)RAMに おいても、リフレッシュ機能内蔵の考え方は継承され、この文献のなかでリフレッシュ機能の概念 及びその有用性が示されている。すなわち、後述するオートリフレッシュとセルフリフレッシュの 2種類の1ピンのリフレッシュ機能の概念が示されている。しかし、回路設計の立場から、1ピン のリフレッシュ機能を実現する上での、回路上の注意点及び問題点に触れたものは少い。本章では、 これらの回路上の問題点のうち、特にオンチップでリフレッシュアドレスを提供するカウンタと、 セルフリフレッシュ時に使われるタイマについての検討結果を述べ、より使い易いダイナミック MOS RAMを実現する一つの方向を示す。

## 4.2 基板電圧の発生回路

4.2.1 微視的時間の基板電圧の変動とオンチップ平滑コンデンサ

#### (1) 変動要因の定量化

使用したテストデバイスの64K(D)RAM は,試料Aと試料Bであり,試料Aはチップ上に 平滑コンデンサを含むもので,試料Bはレーザ光線により,平滑コンデンサを切り離したものであ る。

試料Aに使用された基板電圧発生回路と基板容量の等価回路を図4.2に示す。基板電圧( $V_{BB}$ )の変動要因を定量化するため、全基板容量を構成要素別に $C_1 \sim C_6$ に分割した。 $C_1$ は接地電源( $V_{SS}$ )や供給電源( $V_{CC}$ )間にできる寄生容量、 $C_2$ は全ビット線との間の結合容量、 $C_3$ は全行(Row)デコーダ回路との間の結合容量、 $C_4$ は全列(Column)デコーダ回路との間の結合
容量, C<sub>5</sub> はメモリセルプレート及び充放電する他の回路との間の結合容量, C<sub>6</sub> はチップ上に形成された V<sub>BB</sub>用平滑コンデンサである。

図4.8 に使用したセンスアンプ回路と動作タイミング図を示す。メモリセルプレート電源( $V_{GG}$ ) は通常はチップ上で発生した  $V_{CC} + 2 V_{TH}$  ( $V_{TH}$ ; 閾値電圧)の電源を使用するが,外部端子 でも制御が可能なように設計されている。

このセンスアンプ回路のビット線は、プリチャージ期間に V<sub>CC</sub>レベルまで充電され、動作時に半 分のビット線が放電される。従って、ビット線による試料Bの基板電圧の変動 4 V<sub>BB(2)</sub> は次式で 求まる。

$$\Delta V_{BB(2)} = V_{CC} \frac{C_2/2}{C_{TB}}$$
(4.1)



図4.2. 基板電圧発生回路と平滑コンデンサ



図4.3 センスアンプ回路とタイミング図

 $C_{TB} = C_1 + C_2 + C_3 + C_4 + C_5$ 

 $V_{CC} = 5 V \ cod V_{BB(2)}$ の計算値は 0.65 V となる。

デコーダ回路のプリチャージレベルは、 $V_{CC} - V_{TH}$ であり、その大部分が放電するため、 $C_3$  と $C_4$ による $V_{BB}$ の変動  $\Delta V_{BB}$ (3,4) は次式で求まる。

$$\Delta V_{BB(3,4)} = (V_{CC} - V_{TH}) \frac{C_3 + C_4}{C_{TB}}$$
(4.2)

 $V_{CC} = 5 V, V_{TH} = 0.6 V での \Delta V_{BB(3,4)}$ の計算値は 0.2 4 Vとなる。

図 4.4 に V<sub>CC</sub> = 5 V における試料 Bの微視的時間の基板電圧の変動波形を示す。RAS (Row Address Strobe)信号の立ち下りから、70ns後に観測される 0.70 Vのノイズがビッ ト線の放電によるノイズであり、計算値 0.65 Vと良く一致している。また、RAS信号の立ち上 り直前と立り下り直前の基板電圧の変動差  $\Delta V_{BB}$  は約 1.00 Vであり、 $\Delta V_{BB(2)}$  と  $\Delta V_{BB}$  (3,4) の和 0.89 Vは、この値の約90%を占めている。このことは、C5 による変動は立ち上りと立ち 下りによってほとんど相殺され、 $\Delta V_{BB}$  に対して寄与してないことを意味している。すなわち、 供給電源 V<sub>CC</sub>が一定であるとき、基板電圧変動の約90%がビット線及びデコーダ回路の充放電に よって引き起こされることが示された。



図 4.4 試料 Bの基板電圧変動波形(V<sub>CC</sub>=5V)

(2) 特性劣化項目の定量化

201,620 基板電圧の変動によるダイナミック MOS RAMの特性劣化項目は,種々考えられるが, ここではノイズに敏感なセンスアンプ回路の感度への影響に注目して定量化する。

図 4.5 に試料A, Bのメモリセルの断面図とその等価回路を示す。メモリセル構造には接合容量 (C<sub>J</sub>)を増すHi-C(High Capacitance)<sup>24</sup>セルを採用している。メモリセルのトランジ スタ(トランスファゲートとも呼ばれている)(T<sub>1</sub>)を制御するワード線( $\phi_{WL}$ )は動作時に"H" レベルとなり,ビット線がプリチャージされる直前に"L"レベルとなって T<sub>1</sub>をオフする。この ため,動作時に書き込まれたメモリセルの"L"レベルはプリチャージ期間には  $\Delta V_{BB}$ によって 次式のように正方向の変動  $\Delta V_{SLJ}$ を受ける。

$$\Delta V_{SLJ} = \Delta V_{BB} \frac{C_J}{C_G + C_J}$$
(4.3)

一方,ダミーセルは  $\phi_{DS}$  信号によって  $V_{SS}$  レベルに放電されるため,メモリセルの "L"レベルは  $\Delta V_{SLJ}$  分だけ,マージンが減少したことになる。 試料Bのメモリセル容量に占める CJ の割合は 3 2% であるため,  $V_{CC} = 5V$  における  $\Delta V_{SLJ}$  は図 4.4 と(4.3) 式から約 0.3 2 V となる。

図4.5のメモリセルプレート電源  $V_{GG}$  を使用して,メモリセルの"L"レベルのマージンは,次の方法で測定できる。まず, $V_{CC}$  および  $V_{GG1}$ を固定し,メモリセルに"L"レベルを書き込み,次に  $V_{GG}$  のみを正方向の値  $V_{GG2}$  に変化させて,メモリセルの"L"レベルを読み出す。 このとき,メモリセルの"L"レベルは  $V_{GG}$  によって次式のように正方向の変動  $\Delta V_{SLG}$  を受ける。

$$\Delta V_{SLG} = (V_{GG2} - V_{GG1}) \frac{C_G}{C_G + C_J}$$
(4.4)

 $V_{GG2}$ を大きくしていくと、メモリセルの"L" レベルは"H"として読み出される。この ときの( $V_{GG2} - V_{GG1}$ )を $\Delta V_{GG}$ とすると、この $\Delta V_{GG}$ の値によってメモリセルの"L"レ ベルのマージンが測定できる。



図 4.5 メモリセルの断面図と等価回路

さて、基板電圧の変動  $dV_{BB}$  は、外部平滑コンデンサによって小さくすることができ、図 4.6 は試料Bの外部平滑容量値を変化させたときの  $dV_{BB}$  と  $dV_{GG}$  を実験的に求めたものである。 外部平滑容量値が  $C_{D1}$  のときに  $dV_{BB1}$ ,  $dV_{GG1}$  となり、(4.3)式,(4.4)式よりそれ ぞれ  $dV_{SLJ1}$ ,  $dV_{SLG1}$ が求まる。外部平滑容量値を  $C_{D2}$  としたとき、同様に  $dV_{BB2}$ ,  $dV_{GG2}$ ,  $dV_{SLJ2}$ ,  $dV_{SLG2}$  が求まる。このセンスアンプ回路の感度は同一と考えられるの で、次式が成立する。

$$\Delta V_{SLJ1} - \Delta V_{SLJ2} = \Delta V_{SLG2} - \Delta V_{SLG1}$$
(4.5)

(4.5)式に(4.3)式, (4.4)式を代入すると次の関係となる。

$$\frac{\Delta \mathbf{V}_{\mathbf{GG2}} - \Delta \mathbf{V}_{\mathbf{GG1}}}{\Delta \mathbf{V}_{\mathbf{BB1}} - \Delta \mathbf{V}_{\mathbf{BB2}}} = \frac{\mathbf{C}_{\mathbf{J}}}{\mathbf{C}_{\mathbf{G}}}$$
(4.6)



図 4.6 △V<sub>BB</sub>(基板電圧変動)および △V<sub>GG</sub>(V<sub>GG</sub>電圧変動) の外部平滑コンデンサの依存性

図 4.7 に試料Bに対して実験的に求めた  $\Delta V_{BB}$  の改善値 ( $\Delta V_{BB1} - \Delta V_{BB2}$ ) と  $\Delta V_{GG}$  の改善値 ( $\Delta V_{GG2} - \Delta V_{GG1}$ )の関係を示したが,勾配は約 0.4 7 となり,試料BのC<sub>J</sub>/C<sub>G</sub> の計算値 0.4 7 と良く一致している。

 $V_{CC} = 5 V$  における基板電圧変動によるセンスアンプ感度の低下する割合を試料Bについて求める。図 4.6 と図 4.7 より外部平滑コンデンサが無いとき、 $\Delta V_{GG1}$ は 0.9 3 V であり、外部平滑コンデンサにより  $\Delta V_{GG2}$  は約 1.4 0 V である、したがって

$$\frac{\Delta V_{GG2} - \Delta V_{GG1}}{\Delta V_{GG2}} = 0.34$$
 (4.7)

となり,試料Bは基板電圧変動によりセンスアンプ感度が34%劣化していることがわかる。すな わち, 微視的時間の基板電圧の変動を減少させるために,チップ上に平滑コンデンサを設けること

-67-

はセンスアンプ感度の低下を防ぐために有効であることが示された。



図 4.7  $\Delta V_{BB}$ の改善値と  $\Delta V_{GG}$ の改善値の関係

(3) オンチップ平滑コンデンサ

試料Bの基板電圧変動を50%減少させるための平滑コンデンサは、図4.6から約1,800pF となり、このように大きな容量をチップ上で形成するためには、構造および配置について工夫が必 要である。図4.8に示したのは、試料Aに使用された平滑コンデンサ C<sub>6</sub>の断面図であるが、基板 及び第2ポリシリコン層をV<sub>BB</sub>に接続し、第1ポリシリコン層をV<sub>SS</sub>に接続した三層構造として いる。

第1ポリシリコン層下の基板に P<sup>+</sup> 層をイオン注入により形成している点を特徴とする。 試料 Aの平滑コンデンサ C<sub>6</sub> は約660 pF (C<sub>TA</sub> = C<sub>1</sub>+C<sub>2</sub>+C<sub>3</sub>+C<sub>4</sub>+C<sub>5</sub>+C<sub>6</sub> の27%)である。 図4.9 は試料A(試料Bと同一チップで C<sub>6</sub> 切断前のもの)の基板電圧変動波形であり,  $\Delta V_{BB}$ は約0.70 Vである。また、 $\Delta V_{GG}$ を求めたところ、約1.05 Vとなり、これらの数値を図4.6 にあてはめると、ほぼ680 pFの外部平滑コンデンサのところに相当している。したがって、チ ップ上で形成された平滑コンデンサも、外部平滑コンデンサと同等の働きをしていると考えられ、 基板電圧変動を約30%減少させている。



図 4.8 チップ上に形成された平滑コンデンサの断面図



図4.9 試料Aの基板電圧変動波形(V<sub>CC</sub>=5V)

4.2.2 巨視的時間の基板電圧の変動と VBB リークパス回路

(1) V-バンプテストにおける基板電圧変動

4.2.1節では、ビット線やデコーダ回路等の充放電によってひき起こされる微視的時間の基板電 圧の変動に注目したが、本節では、供給電源 V<sub>CC</sub>を故意に変化させる、いわゆる V – バンプテスト に伴う巨視的時間の基板電圧の変動について考察する<sup>(20)</sup>。

Vーバンプテストとは、図 4.10に示すように、 $V_{CC}$  電圧の低い状態で(通常  $V_{CC} = 4.5 V$ ) メモリセルにデータを書き込んだ後、 $V_{CC}$ 電圧を  $4 V_{CC}$ だけ上げてから、メモリセルのデータを 読み出すテスト方法である。Vーバンプによってメモリセルに書き込まれた"L"レベルは、

 $\Delta V_{CC}$ を大きくしていくと"H"として読み出されるようになる。正常な読み出しを行う  $\Delta V_{CC}$ が大きいほど、V-バンプ特性が良いことを意味する。

図 4.1 1 に,使用したテストデバイスの 6 4 K (D) RAM における基板電圧発生回路(図 4.2 と基本的には同一)を示し,図中で  $V_{BB}$  リークパス回路はレーザ光線により容易に切り離すことが可能になっている。

~50 µs → K-V<sub>CC</sub>

k-Write → k- Read →

# 図4.10 V-バンプテスト

 $V - N \sim J$ 時には、供給電源  $V_{CC}$ と基板間にできる寄生容量( $C_1$ の一部)、メモリセルプレートと基板間にできる結合容量( $C_5$ の一部)によって、基板電圧  $V_{BB}$ は図 4.1 2 及び図 4.1 3 に示すような巨視的時間の変動を受ける。図 4.1 2 は  $V_{BB}$  リークパス回路が有る場合の基板電圧変動の波形を示し、図 4.1 3 は  $V_{BB}$  リークパス回路が無い場合(同一チップをレーザ光線により切り離したもの)の基板電圧変動の波形を示している。図 4.1 2 及び図 4.1 3 より、 $V_{CC}$ 電圧が高い状態から低い状態に変化して  $V_{BB}$ の値が平衡値よりもより負電圧になった時、 $V_{BB}$ リークパス回路



図4.11 基板電圧発生回路と VBB リークパス回路



500 µs/div.

図 4.1 2 V-バンプ時における基板電圧変動波形 (V<sub>BB</sub> リークパス回路がある場合,V<sub>CC</sub>=4.5V↔5.5V)



500 µs/div.

図4.13 V-バンプ時における基板電圧変動波形

(V<sub>BB</sub>リークパス回路が無い場合, V<sub>CC</sub>=4.5V↔5.5V)

が無い場合には平衛値になかなか戻らないことが分かる。この様子を簡略化したのが図4.14である。

このように、 $V_{BB}$ リークパス回路は、 $V_{BB}$ の値が平衡値よりもより負電圧になったときに平衡値に戻す役目を有することが分かる。



図4.14 VBB リークパス回路の有無による

基板電圧の変動波形の差

#### (2) V-バンプ特性

図4.15は64K(D)RAMを用いて、縦軸に読み出し時のV<sub>CC</sub>電圧(V<sub>CC</sub> read)をと り、横軸に書き込み時のV<sub>CC</sub>電圧(V<sub>CC</sub> write)をとって、V-バンプ特性を測定した結果で ある。図4.15は同一チップにおける V<sub>BB</sub> リークパス回路のレーザ光線による切り離し前後の、 V-バンプ特性を比較したもので、図中"INITIAL"がV<sub>BB</sub> リークパス回路が有る場合で "AFTER LASER CUTTING"がV<sub>BB</sub> リークパス回路が無い場合である。例えば、書き込み 時の V<sub>CC</sub>電圧を4.5 Vに固定したとき、V<sub>BB</sub> リークパス回路によって0.7 0 V ものV-バンプ 特性の改善がなされていることが分かる。すなわち、V<sub>BB</sub> リークパス回路はV-バンプ特性の改善



図4.15 V<sub>BB</sub>リークパス回路の有無によるV-バンプ特性の比較

## (3) 理論的考察

メモリセルは図 4.5 に示すように Hi - C 構造をしているので、これを理論的に扱うために簡略 化した図 4.1 6 のようなメモリセルの断面を仮定する。図 4.1 7 は、メモリセル部のバンドダイヤ グラム、電荷分布、及び基板を基準にとった(=0とする)時のポテンシャル  $\phi$  である。 N<sup>+</sup> 層の ポテンシャルを  $\phi_N$  として、図 4.1 7 をもとに 1 次元のポアッソン方程式を解くと、 N<sup>+</sup>層に存在 する単位面積当りの電子の数 QN は次式で与えられる。

$$\mathbf{Q}_{\mathbf{N}} = \mathbf{Q}_{\mathbf{S}} + (\mathbf{a} - \mathbf{h}) \mathbf{q} \mathbf{N}_{\mathbf{D}}$$

$$= C_{0X} (V_{GG} - V_{FB} + |V_{BB}| - \phi_N)$$

+ 
$$\left(a - \sqrt{\frac{2\varepsilon_{si}N_A\phi_N}{q(N_A + N_D)N_D}}\right)qN_D$$
 (4.8)



図4.16 Hi-C 構造のメモリセル

但し

- q ; 素電荷
  - a ; N<sup>+</sup>層の厚さ
  - tox; ゲート酸化膜厚
  - $\epsilon_{0X}$ ; ゲート酸化膜の誘電率
  - e<sub>si</sub>; 基板の誘電率
  - $C_{ox}$ ; ゲート容量(= $\varepsilon_{ox}/t_{ox}$ )
  - NA ; P \* 層のアクセプタ不純物濃度
  - N<sub>D</sub> ; N<sup>+</sup> 層のドナー不純物濃度

- V<sub>FB</sub>; フラットバンド電圧
- VGG ; メモリセルプレート電圧
- VBB; 基板電圧



図4.17 メモリセル部のバンドダイヤグラム,電荷分布, 及びポテンシャルØ

(4.8)式は任意の  $\phi_N$ について成立するが、メモリセルに "L"あるいは "H"を書き込んだ 直後では、ビット線及びメモリセルのトランジスタ T<sub>1</sub> (図4.5参照)を通じて  $\phi_N$  は外部より次 式のように一義的に決められる。

 $\phi_N(``L") = |V_{BB}| + V_{BI}$  "L"の書き込み (4.9)

 $\phi_N$ ("H") = V<sub>CC</sub> + |V<sub>BB</sub>| + V<sub>BI</sub> "H"の書き込み (4.10)

但し, V<sub>BI</sub>はP<sup>+</sup> - N<sup>+</sup> 接合の built-in ポテンシャル

このメモリセルに書き込んだ直後におけるポテンシャルの形を図4.18に示す。

次に、 $V - n \sim \tau$ 前後における  $N^+$  層のポテンシャルの変動を考えてみる。メモリセルに "L" を書き込んだ時点における ( $V - n \sim \tau$ 前)各電圧を $V_{CC}$ ,  $V_{GG}$ ,  $V_{BB}$  とすると, (4.9)式

-75-



図4.18 メモリセルに書き込んだ直後における ポテンシャルの形

を(4.8)式に代入して次式が得られる。

$$Q_{N} = C_{OX} (V_{GG} - V_{FB} - V_{BI}) + (a - \sqrt{\frac{2 \varepsilon_{SI} N_{A} (|V_{BB}| + V_{BI})}{q (N_{A} + N_{D}) N_{D}}}) q N_{D}$$
(4.11)

V-バンプにより  $V_{CC}$ 電圧が  $\Delta V_{CC}$  だけ増加した状態における各電圧を  $V_{CC}'$ ,  $V_{GG}'$ ,  $V_{BB}'$ ,  $N^+$  層のポテンシャル  $\phi_N'$ ,  $N^+$  層に存在する単位面積当りの電子の数を  $Q_N'$  とすると次式が成立する。

 $\mathbf{V}_{\mathbf{C}\mathbf{C}}' = \mathbf{V}_{\mathbf{C}\mathbf{C}} + \varDelta \mathbf{V}_{\mathbf{C}\mathbf{C}} \tag{4.12}$ 

$$\mathbf{V}_{\mathbf{G}\mathbf{G}'} = \mathbf{V}_{\mathbf{G}\mathbf{G}} + \Delta \mathbf{V}_{\mathbf{C}\mathbf{C}} \tag{4.13}$$

 $Q_{N}' = C_{OX}(V_{GG}' - V_{FB} + |V_{BB}'| - \phi_{N}'$ 

+ 
$$(a - \sqrt{\frac{2\varepsilon_{si}N_{A}\phi_{N'}}{q(N_{A} + N_{D})N_{D}}})qN_{D}$$
 (4.14)

電荷保存則  $Q_N = Q_N'$ を適用して、 $V - n \nu \gamma$ 後の  $N^+$  層のポテンシャル  $\phi_N'$  を求めると次式 のようになる。

$$\phi_{N'} = \frac{1}{4} \left( \sqrt{B_{K}^{2} + 4 \Delta} - B_{K} \right)^{2}$$
 (4.15)

但し, 
$$\Delta = \Delta V_{CC} + B_K \sqrt{|V_{BB}| + V_{BI}} + |V_{BB'}| + V_{BI}$$
 (4.16)

$$B_{K} = \sqrt{2 q \varepsilon_{si} N_{A}} / C_{OX} \quad (N_{A} \ll N_{D}) \quad (4.17)$$

(4.15)式は、V-バンプによる N<sup>+</sup> 層のポテンシャルの変動は  $\Delta V_{CC}$  のみならず、基板電 圧の変動により大きな影響を受けることを意味している。このV-バンプ前後におけるポテンシャ ルの形の変化を図 4.19に示す。

図 4.19に示すように、Vーバンプによってメモリセルに書き込まれた"L"レベルは、より "H"レベル側に近づこうとする。よって、"L"レベルから"H"レベルに近づく度合いにより Vーバンプに伴う"L"レベルのマージン減少の度合いを表わすことができる。これを  $\Delta \phi_N$  とす ると、  $\Delta \phi_N$  は次式で表わされる。

$$\Delta \phi_{N} = \phi_{N}' - |V_{BB}'| - V_{BI}$$
(4.18)

図4.19の中の  $\Delta \phi_N$  が(4.18)式に対応している。

図 4.20は、 $V_{BB}$  リークパス回路の有無における  $V_{BB}$ ,  $V_{BB}'$ の実測値( $V_{CC}$  write= 4.5 Vに固定)を(4.18)式に代入して  $\Delta \phi_N$ を計算した結果である。  $\Delta \phi_N$ は  $\Delta V_{CC}$  に対して ほぼ直線的に変化し、理論的にはダミーセルレベル("L"レベルと"H"レベルの約  $\frac{1}{2}$ のレベ ル)の変化を示す直線A-Bと  $\Delta \phi_N$  との交点がV-バンプ不良を起こし始める点である。  $V_{BB}$ 



Before V-Bump

After V-Bump

図4.19 V-バンプ前後におけるポテンシャルの形

-77-

リークパス回路が有る場合(図中"INITIAL"で表示)には  $\Delta \phi_N$  の傾斜が無い場合に比べてより緩く,これはV-バンプ不良をより起こしにくいことを意味する。図 4.2 0 より,理論的には $V_{BB}$  リークパス回路によって 1.1 9 VのV -バンプ特性の改善が期待される。すなわち,図 4.20 は $V_{BB}$  リークパス回路によるV -バンプ特性の改善効果を定量的に表わしている。



図 4.2 0 "L"→"H"に近づく度合い Δ Ø<sub>N</sub>の計算結果

# 4.3 リフレッシュ機能の設計

4.3.1 リフレッシュ機能の概要

(1) 1ピンのリフレッシュ回路

従来、ダイナミック MOS RAM に不可欠なリフレッシュ操作は、RAS (Row Address Strobe)クロックに合わせて、外部のリフレッシュアドレスカウンタでロウアドレスを指定して行われてきた(RAS オンリーリフレッシュと呼ばれている)。一方、ダイナミック MOS RAM の多機能化と共に、もしリフレッシュ制御端子が与えられるならば、内蔵化が可能なものとして、オートリフレッシュとセルフリフレッシュがある。オートリフレッシュは従来のRAS オンリーリフレッシュとよく似た使い方ができ、セルフリフレッシュは停電対策用として電池でメモリ内容を保持するのに便利なものである。64 K (D) RAMでは、基板電圧発生回路を内蔵化すれば、1 ピンをリフレッシュ制御端子にすることが可能となる。このため、オートとセルフリフレッシュの2 <sup>(29)(4)(8))</sup>

図 4.21はオートリフレッシュ とセルフリフレッシュ機能を備えた1ピンによるリフレッシュ回路 のブロック図である。図に示すように、1ピンにリフレッシュ機能をもたせるのに必要な付加回路 は、①リフレッシュ制御回路、②リフレッシュアドレスカウンタ、③マルチプレクサ、④タイマで ある。このうち、リフレッシュアドレスカウンタは図4.22に示すように、7個のトグルフリップ フロップから構成され、1ピンによるリフレッシュ時にのみリフレッシュアドレスとして使用され る。外部アドレスA<sub>0</sub>~A<sub>6</sub>とオンチップのリフレッシュアドレスカウンタからの出力Q<sub>0</sub>~Q<sub>6</sub> とを 切り替えるマルチプレクサは、アドレスバッファの入力端に設けられた2個のMOSトランジスタ で構成され、2本の信号(MUX, MUX)で制御される。



図4.21 リフレッシュ回路のブロック図



(2) オートリフレッシュ動作

図4.23にオートリフレッシュ時のタイミング図を示す。

RASが "L"から "H"になってから、RASのプリチャージ時間に等しい時間が経過した後、 1ピンの入力である REFを "H"から "L"にすることが許される。この間の時間はセンスアン プ系のプリチャージに必要な時間である。オートリフレッシュは時間 t<sub>0</sub> において REFを "H" から "L"にすることにより開始され、そのシーケンスは次のようになる。

 $t_1$ ; MUX信号が"H"になり, MUX信号が"L"になってマルチプレクサによりリフレッシュアドレスカウンタからの出力 $Q_0 \sim Q_6$ がアドレスバッファに入力される。リフレッシュ制御回路からRAS制御回路に,立ち下りをMUX信号より数ns遅らせたMUX信号が入力されると,内部のRAS信号(Int. RAS)が"L"から"H"になる。

t<sub>2</sub> ; Int. RAS をトリガにしてアドレスバッファが活性化され,リフレッシュアドレスカウ ンタによって決まるアドレスの組合せがロウデコーダに入力される。そして,次にワード線クロッ クø<sub>x</sub>が"L"から"H"に立ち上る。回路設計上,この時点からリフレッシュアドレスカウンタのカ ウントアップを開始するようにすれば,アドレスバッファへのデータのとり込みは t<sub>1</sub>の時点で完 了しているので,このカウントアップは何の影響もアドレスバッファに与えないようにできる。

t<sub>3</sub>;センスアンプが活性化され,メモリセルの情報がセンスアンプで判定されるとともに,メモリセルへの再書き込み,すなわちリフレッシュが行われる。

t4 ;リフレッシュ終了信号 (REF END) が発生し,これをトリガにして MUX' 信号が"L"か ら"H"に戻る。従って, Int.RAS が"H"から"L"になり,再びセンスアンプ系のプリチャージ が開始され,次のメモリ動作あるいはリフレッシュ動作に備える。ここで,時間 t4までにリフレッ シュアドレスカウンタのカウントアップが完了するように,リフレッシュアドレスカウンタを高速



図 4.2 3 オートリフレッシュ動作のタイミング図

(3) セルフリフレッシュ動作

図4.24にセルフリフレッシュ時のタイミング図を示す。

図 4.2 8のオートリフレッシュの場合と比較してタイミングはよく似ている。異なる点は $\overline{REF}$ の"L"の保持時間にある。 $\overline{REF}$ が"H"から"L"になる時間 s<sub>0</sub>からセルフリフレッシュが 開始され, s<sub>0</sub>から s<sub>1</sub> までは内部的にはオートリフレッシュ時と全く同じ動作が行われる。 s<sub>1</sub>の 時点まではオートとセルフのリフレッシュを区別するものはない。ところが、時間 s<sub>1</sub>からタイマ が動き始め、タイマのセット時間 t<sub>set</sub>(t<sub>set</sub>=12~16 $\mu$ s)を越えて $\overline{REF}$ が"L"に保持され ていると、時間 s<sub>2</sub>にリフレッシュリクエスト信号 REF REQ がタイマより発生される。REF REQ 信号にトリガされてセンスアンプが再び活性化し、 s<sub>0</sub>の時点より1ビットインクリメントさ れたリフレッシュアドレスで選択されるメモリセルがリフレッシュされる。そして時間 s<sub>3</sub>までに さらにリフレッシュアドレスカウンタが1ビットインクリメントされる。以上のシーケンスは、  $\overline{RAS}$ が"H"で $\overline{REF}$ が"L"である限り永久に繰り返され、t<sub>set</sub>×128~2ms毎にリフレッシュさ れる。

回路設計上,セルフリフレッシュ動作はREF入力と非同期で行われるために,セルフリフレッシュから通常のメモリ動作へ移行しようとして,REFを"L"から"H"に戻した瞬間において, 内部のリフレッシュ動作はどこまで進行して中断されたのか,不明な点に注意する必要がある。このため,REF REQ 信号が発生している間はREF入力を禁止するような回路設計上の工夫が必要となる。こうすることにより,時間  $s_3$ から  $s_4$ の間に REF が"L"から"H" に戻れば,その時点でセルフリフレッシュは終了するが,一方,時間  $s_4$ から  $s_5$ の間に REFが"L"から"H" に戻る場合,リフレッシュ動作が終了する時間  $s_6$ までセルフリフレッシュの終了は待機させられる。 また,時間  $s_5$ から  $s_6$ の間に REFが"L"から"H"に戻る場合も,時間  $s_6$ までセルフリフレ ッシュの終了を待機させられる。このように、セルフリフレッシュの非同期性のために、REFが "L"から"H"になってからRASが"H"から"L"になるまでの時間  $t_d$  (REF-RAS) に1サイクル分の時間を確保することが必要となる。



図4.24 セルフリフレッシュ動作のタイミング図

4.3.2 リフレッシュ回路設計上の問題点

(1) リフレッシュアドレスカウンタ

リフレッシュアドレスを提供するカウンタをオンチップに形成するには,次の2つの条件を満た すことが必要である。

(i) 高速動作が可能である。

(II) 低消費電力である。

一般にカウンタには同期式と非同期式の2通りがある。同期式は高速動作に適しているが,非 同期式に比べて回路が複雑なこと,それに伴い低消費電力化が難しくなる理由により,筆者等はリ フレッシュアドレスカウンタとしては7個のトグルフリップフロップから成る非同期式を採用して いる(図4.22参照)。

また、パターンレイアウトはカウンタの高速化にとって重要なポイントである。図 4.2 5 (a)に示 すように、アドレスバッファとフリップフロップを対で配置する方法(ペア型)、図 4.2 5 (b)に示 すようにフリップフロップだけを集めて配置する方法(集中型)とがある。表 4.4 に両者の比較を 示すが、どちらが有利かはカウンタの回路構成自体で決まる要素が大きい。筆者等が採用した前段 のフリップフロップの出力 $Q_{n-1}$ 、 $\overline{Q}_{n-1}$ を直接使用して次段を駆動するトグルフリップフロッ プの場合についていえば、集中型の方が有利である。それは出力 $Q_n$ 、 $\overline{Q}_n$ の負荷容量を最小にで きるためにフリップフロップのMOSトランジスタサイズが小さくなり、低消費電力化が容易だか らである。

(a)



図 4.2 5 カウンタ回路のパターンレイアウト (a) ペア型 (b) 集中型

項 目 ペア型 集中型 カウンタが占める面積 1.5 1.0 カウンタの駆動信号線及び 0.4 1.0 出力線が占める面積 1.0 消費電力 1.0 1.0 1.0 高 速 動作

表 4.4 カウンタのパターンレイアウトによる比較

(集中型を1に規格化して比較)

以上の点を考慮して設計されたトグルフリップフロップの1段当りの遅延時間を電源電圧 Vcc の関数として実験的に得た結果を図 4.2 6 に示す。 Vcc = 4.5 V,  $T_a = 2.5$  C の時, カウントア ップが完了するのに要する時間は 3 4 ns (4.8 ns/段×7段)であり,高速のカウンタが実現 されていることを示す。



図4.26 トグルフリップフロップ1段当りの遅延時間

(2) タイマ

タイマの条件はセット時間が高精度に設定されることにつきる。RCの時定数を利用して16 $\mu$ sのセット時間を決めるのは実用的ではない。C=10 pFとしてもR=1.6 MQの抵抗が必要で、仮にシート抵抗40Q/ $\Box$ の3 $\mu$ m幅のポリシリコン抵抗を使ったとしても120 mmの長さになり、これをオンチップで形成するのは精度的にも占有する面積からも不利である。

これを解決するには,発振器の精度とチャージポンプの原理を利用することが有効である。図 4.27にタイマ回路の原理を示す。発振回路は,基板電圧発生に使用しているのを共用しており, その発振周波数は安定である。ノード N<sub>ST</sub> はあらかじめ V<sub>CC</sub> レベルまで充電してあるとする。 REF入力が"H"から"L"になるとMOSトランジスタ Q<sub>1</sub>(以下 Tr.Q<sub>1</sub>と略す)がオンす る。時間 t<sub>A</sub>に発振回路の出力  $\phi_C$ が"L"から"H"になると, C<sub>T</sub>による容量結合でノード N<sub>T</sub>は"H"に上昇させられる。すると Tr.Q<sub>2</sub>がオンして(Tr.Q<sub>3</sub>はゲートが0 Vなのでオフ したまま),N<sub>T</sub>のレベルを下げ始める。そして,N<sub>T</sub>のレベルが Tr.Q<sub>2</sub>のしきい値電圧 V<sub>TH</sub>に 等しくなったとき,Tr.Q<sub>2</sub>はオフしてN<sub>T</sub>の放電は停止する(時間 t<sub>B</sub>)。次に,時間 t<sub>C</sub>に $\phi_C$ が"H"から"L"になると,C<sub>T</sub>による容量結合で N<sub>T</sub> は負電位に下がる。すると,Tr.Q<sub>3</sub>が オンして(Tr.Q<sub>2</sub>はオフしたまま)容量C<sub>ST</sub>に蓄積されていた正の電荷がノードN<sub>T</sub>に移きれる。 このため $N_T$ のレベルは0 Vに近づこうとするが、 $N_T$ のレベルが- $V_{TH}$ に等しくなったとき(時間 t<sub>D</sub>)Tr. Q<sub>3</sub> はオフして電荷の移動は停止する。

以上の説明より  $\phi_C$ の1サイクル当りに $C_T$ によって  $C_{ST}$  より移される電荷量  $Q_T$ は次式で表わされる。

$$Q_{T} = C_{T} \cdot (V_{CC} - 2V_{TH})$$
 (4.19)

(4.19)式を使ってノードNSTのØc1サイクル当りの電位変化 ΔV は次式で与えられる。

$$\Delta V = Q_{T} / C_{ST} = (C_{T} / C_{ST}) \cdot (V_{CC} - 2V_{TH})$$
 (4.20)

このタイマ回路のすぐれた点は、 $\phi_{C}$  1サイクル当りに移される電荷量  $Q_{T}$  はノード  $N_{ST}$  のレベルに無関係に常に一定であることである。従って、 $N_{ST}$  のレベルは  $V_{CC}$  からほぼ直線的に 0 Vに向って低下してゆき、レベルが  $V_{TH}$  になるとリフレッシュリクエスト信号が発生しリフレッシュが行われる(図4.24参照)。同時にノード  $N_{ST}$  は  $V_{CC}$  レベルに充電され、タイマのリセットが行われる。以上の動作によるノード  $N_{ST}$  のレベルの変化の様子をソースフォロアで観察したのが図 4.28 である。図 4.28 よりノード  $N_{ST}$  のレベルはほぼ直線的に変化することが確認される。よって、タイマのセット時間はノード  $N_{ST}$  が  $V_{CC}$  から  $V_{TH}$  まで下がる時間に等しいので次式で表わされる。

$$t_{set} = \frac{1}{f_c} \cdot \frac{V_{cc} - V_{TH}}{\Delta V} = \frac{1}{f_c} \cdot \frac{C_{ST}}{C_T} \cdot \frac{V_{cc} - V_{TH}}{V_{cc} - 2V_{TH}}$$
(4.21)

但し、fc は $\phi_C$ の周波数である。

(4.21)式から $t_{set}$ はfc,  $C_{ST}/C_T$ の比,  $V_{CC}$ 及び $V_{TH}$ の関数であることがわかる。 実は、fcも $V_{CC}$ と $V_{TH}$ の関数なので、 $t_{set}$ の $V_{CC}$ 依存性はやや複雑である。

図 4.2 9 はタイマセット時間の V<sub>CC</sub> 依存性を測定した結果を示す。 V<sub>CC</sub>=5 V, T<sub>a</sub>=25 Cのとき、 $f_c = 4 \text{ MHz}$ , C<sub>ST</sub> / C<sub>T</sub> = 42, V<sub>TH</sub> = 0.5 V なので、これらの数値を(4.21)式に代入すると、 $t_{set} = 11.9 \mu s$ が得られる。これは実測データ10.8  $\mu s$  とよく一致している。

(4.21)式の( $V_{CC} - V_{TH}$ )/( $V_{CC} - 2V_{TH}$ )の項は $V_{CC}$ が変化してもほぼ一定と考えられるので,(4.21)式を簡略化して次式が得られる。

$$t_{set} \approx const. (1/fc)$$
 (4.22)

-85-



図4.27 タイマ回路の動作原理





図 4.3 0 に、 $V_{CC}$ =5 Vのときの 1/fcの値を1 に規格化して、1/f<sub>c</sub>の V<sub>CC</sub> 依存性を測定 した結果を示す。また、図 4.3 0 に図 4.2 9の結果を基に V<sub>CC</sub>=5 Vにおける t<sub>set</sub>の値を1 に規 格化してプロットした結果も示す。図 4.3 0 は(4.2 1)式を簡略化した(4.2 2)式が良い近似 で成立していることを示している。つまり、図 4.2 9 に示す t<sub>set</sub>の V<sub>CC</sub> 依存性は、周波数 f<sub>c</sub>の V<sub>CC</sub> 依存性によって説明できることが実験的に確認された。従って、筆者等が採用した図 4.2 7 に示すタイマ回路では、セット時間の精度は発振回路の方で規定され、タイマ回路自体は C<sub>ST</sub> / C<sub>T</sub>の比、及び V<sub>TH</sub>を制御すれば安定な動作を行うすぐれた回路ということが示された。製造プロ セス的には C<sub>ST</sub> / C<sub>T</sub> の比、及び V<sub>TH</sub>を精度よく制御することは容易なので、図 4.2 7のタイマ 回路は実用的なものということができる。



図4.29 タイマのセット時間のV<sub>CC</sub>依存性



図 4.3 0 規格化された 1/fc 対 V CC 及び規格化された t set 対 V CC

## 4.4 結 言

本章では,ダイナミック MOS RAMの大容量化と共にクローズアップされてきている,使い 易さ及び多機能化という観点から,①基板電圧発生回路の内蔵,②1ピンによるリフレッシュ機能 の内蔵を検討した。

まず,基板電圧発生回路を内蔵する上で問題となる基板電圧( $V_{BB}$ )の変動について考察した。 その結果,微視的時間の基板電圧の変動の約90%が,ビット線及びデコーダ回路の充放電により 引き起こされることが示された。また,34%のセンスアンプ感度の劣化に相当する,メモリセル の"L"レベルのマージン減少が,微視的時間の基板電圧変動により生じていることを明らかにし、 この変動を減少させるためにチップ上に平滑コンデンサを設けることが有効であることを実証した。 一方,電源電圧の変動に伴う巨視的時間の基板電圧変動に対しては,V<sub>BB</sub>の値が平衡値よりも より負電位になったときに,平衡値に戻す役目を有するV<sub>BB</sub>リークパス回路が有効であることが 示された。すなわち,供給電源 V<sub>CC</sub> を故意に変化させる V-バンプテストの特性において,V<sub>BB</sub> リークパス回路によって 0.70 Vの改善がなされることが実証され,かつ理論的にもその効果が確 認された。

次に、1ピンに、オートリフレッシュとセルフリフレッシュの2種類のリフレッシュ機能をもた せる上での、回路上の問題点を検討した。すなわち、オンチップでリフレッシュアドレスを提供す るカウンタは、低消費電力でかつ高速であることが必要で、これを実現するために7個のトグルフ リップフロップからなる非同期式を採用した。その結果,  $V_{CC} = 4.5 V$ ,  $T_a = 25 ° C$ のときにト グルフリップフロップ1段当りの遅延時間 4.8 n s を実現した。また, セルフリフレッシュ時に使 われるタイマについて, そのセット時間の高精度化を検討し, 発振器の精度とチャージポンプの原 理を利用したタイマの有効性を示した。さらに, このタイマのセット時間の精度は発振回路の方で 規定され, タイマの高精度化のポイントは発振周波数の安定化にあることを明らかにした。以上の 1ピンのリフレッシュ機能は, より使い易いダイナミック MOS RAM を提供する一つの方向と いえよう。

# 参考文献

- (1) W.M.Regitz and J.A.Karp, "A three transistor cell, 1024 bit 500ns MOS RAM", ISSCC Dig. Tech. Papers, Feb. 1970, pp. 42-43.
- J.A.Karp, W.M.Regitz and S.Chou, "A 4096 bit dynamic MOS RAM", ISSCC Dig. Tech. Papers, Feb. 1972, pp. 10-11.
- (3) C.N.Ahlquist, J,R.Breivogel, J.T.Koo, J.L.McCollum, W.G.
   Oldham and A.L.Renninger, "A 16K dynamic RAM", ISSCC
   Dig. Tech. Papers, Feb. 1976, pp. 128-129.
- (4) P.R.Schroeder and R.J.Proebsting, "A  $16K \times 1$  bit dynamic RAM", ISSCC Dig. Tech. Papers, Feb. 1977, pp. 12-13.
- (5) H. Yoshimura, M. Hirai, T. Asaoka and H. Toyoda, "A 64K bit MOS RAM", ISSCC Dig. Tech. Papers, Feb. 1978, pp. 148-149.
- (6) D.V.Essl, R.Losehand and B.Rehn, "A 64Kb VMOS RAM", ISSCC Dig.Tech. Papers, Feb. 1979. pp. 148-149.
- I.Lee, R.T.Yu, F.J.Smith, S.Wong and M.P.Embrathiry, "A 64Kb MOS Dynamic RAM", ISSCC Dig. Tech. Papers, Feb. 1979, pp.146-147.
- (8) R.P.Cenker, D.G.Clemons, W.R.Huber, J.B.Petrizzi, F.J. Procyk and G.M.Trout, "A Fault tolerant 64K dynamic RAM", ISSCC Dig. Tech. Papers, Feb. 1979, pp. 150-151.

-90 -

- (9) K.Itoh, R.Hori, H.Masuda and Y.Kamigaki, "A single 5V
   64K dynamic RAM", ISSCC Dig. Tech. Papers, Feb. 1980, pp. 228-229.
- (10) L.S.White, Jr., Ngai, H.Hong, D.J.Redwine and G.R.Mohan
   Rao, "A 5V only 64K dynamic RAM", ISSCC Dig. Tech. Papers,
   Feb. 1980, pp. 230-231.
- S.S.Eaton, D.Wooten, W. Slemmer and J.Brady, "A 100ns
   64K dynamic RAM using redundancy techniques ", ISSCC Dig. Tech. Papers, Feb. 1981, pp. 84-85.
- M.Taniguchi, T.Yoshihara, M.Yamada, K.Shimotori, T.Nakano and Y.Gamou, "Fully Boosted 64K dynamic RAM with Automatic and Self-Refresh", IEEE J.Solid-State Circuits, vol. SC-16, pp. 492-498, 1981.
- (13) R.T.Smith, J.D.Chlipala, J.F.M. Bindels, R.G.Nelson, F.H. Fisher and T.F.Mantz, "Laser programmable redundancy and yield improvement in a 64K D RAM" IEEE J.Solid-State Circuits, vol. SC-16, pp. 506-514, 1981.
- (14) S.Matsue, H.Yamamoto, K.Kobayashi, T.Wada, M.Tameda, T.Okuda and Y.Inagaki, "A 256K dynamic RAM", ISSCC Dig. Tech. Papers, Feb. 1980, pp. 232-233.
- (15) T.Mano, K.Takeya, T.Watanabe, K.Kiuchi, T.Ogawa and K. Hirata, "A 256K RAM fabricated with Molybdenum poly silicon technology", ISSCC Dig. Tech. Papers, Feb. 1980, pp. 234-235.

-91-

- (16) L.L.Vadasz, A.S.Grove, T.A.Rowe and G.E.Moore, "Silicon-Gate Technology", IEEE Spectrum, vol. 6, no. 10, pp. 28-35, Oct. 1969.
- (1) 岩田,谷口,榎本,河津 "NおよびPチャネルMOS Dynamic RAM ",
   昭48電気学会関西支部支部連合大会 G303 G11-18.
- (18) 谷口,市山,安岡,蒲生 "16ピン形 16,384ビットダイナミック MOS RAMの
   試作 ", 昭52信学総全大, 352.
- (19) S.S.Eaton, "A 5V-Only  $2K \times 8$  Dynamic RAM", ISSCC Dig. Tech. Papers, Feb. 1979, pp. 144-145.
- (20) "64-K dynamic RAM has pin that refresh ", Electronics, 52, pp. 141-147 (Feb. 15, 1979).
- (21) 下酉,藤島,益子,山田,中野 "ダイナミック MOS RAM の内部基板電圧発生回路",
   信学論(C) vol. J64-C, 11, pp.769-776(昭56-11).
- (2) 藤島,下酉,尾崎,山田,中野 " 基板電位発生回路内蔵ダイナミック RAM の問題点 ", 昭56信学総全大,448.
- (23) 谷口,山田,熊野谷,小林,中野 "ダイナミック MOS RAM の基板平滑コンデンサ",
   信学論(C) vol.J65-C,7,pp.530-536(昭57-7).
- A.F.Tasch, Jr., P.K.Chatterjee, H-S Fu and T.C.Holloway,
  "The Hi-C RAM Cell Concept", IEEE Trans. Electron
  Devices, vol. ED-25, pp. 33-42, Jan. 1978.
- (25) 小林,谷口,山田,熊野田,中野 "ダイナミック RAM のメモリセルプレートを用いた センスアンプ動作マージンの測定", 昭57信学総全大,440.

- (26) M.Kumanoya, M. Taniguchi, M. Yamada, T. Kobayashi, Y. Nagayama and T. Nakano, "Diffusion Length Measurement Using Dynamic MOS RAM", Jpn. J. Appl. Phys., vol. 22 Supplement 22-1, pp. 95-98, 1983.
- (2) 谷口,山田,熊野谷,中野 "ダイナミック MOS RAM を用いた電子の拡散長測定", 昭57信学総全大,447.
- (28) 山田,小林,熊野谷,中野 "ダイナミック RAM における V<sub>BB</sub> リークパス回路の V バンプ特性に与える影響", 昭58信学総全大, 555.
- (29) 山田,谷口,小林,熊野谷,中野 "Auto/Self Refresh 機能内蔵 64K bit MOS ダイナミック RAM",信学論(C) vol. J66-C, 1, pp. 62-69 (昭58-1).
- (30) 山田,谷口,小林,熊野谷 "Auto/Self Refresh 機能内蔵 64K MOS ダイナ
   ミック RAM ", 電子通信学会技報(半導体トランジスタ研究会資料)SSD-81-30,
   1981.
- (31) 山田,小林,飛田,熊野谷,谷口,中野 "リフレッシュ機能内蔵 64K MOS ダイナミック RAM のカウンタチェック", 昭57信学総全大,455.

# 第5章 大容量64Kビットダイナミック MOS RAM の設計と その特性

## 5.1 序

中速・大容量半導体メモリとして中核を占めるダイナミック MOS RAM (以下(D) RAM と略すときがある)の高性能化を計る具体的な項目として,基板電圧発生回路の内蔵化及びリフレッシュ機能の内蔵化を行った。すなわち,第4章では、ダイナミック MOS RAM の微視的時間 の基板電圧の変動を減少させることを目的としたオンチップ平滑コンデンサの効果,特にセンスアンプ感度向上に対する効果を解明した。また、ダイナミック MOS RAM の巨視的時間の基板電 圧の変動を制御することを目的とした VBB リークパス回路の効果,特に供給電源 Vcc を変化させる V-バンプ特性に対する改善効果を解明した。さらに、基板電圧発生回路の内蔵化に伴い、空ピンとなった1ピンをリフレッシュ制御端子として利用することを検討した。その結果、リフレッシュ機能の内蔵化に対して、実用レベルのものが可能であることを解明した。

本章では,第4章の研究成果を5V単一電源で動作する大容量64KビットダイナミックMOS RAMに適用し,その工学的応用効果を明らかにする。<sup>(1)(2)(3)</sup> 力化のために新規な昇圧回路を提案し,計算機シュミレーションでその効果を明らかにする。デバ イスとしては,メモリセルサイズを大きくすることなしにメモリセル容量を増すことのできるHi -C(High Capacitance)セルを検討し,その製造プロセス上の注意点を明らかにする。

### 5.2 メモリの基本構成

#### 5.2.1 チップ構成

図 5.1 は 6 4 K (D) R A M の顕微鏡拡大写真であり,図 5.2 はそのチップ構成図を示す。メモ リチップはNチャネルのダブルポリシリコンゲートプロセスにより製作されている。設計寸法値と して, 3.0 µm デザインルールを使用し,そのチップサイズは 4.3 mm × 7.3 mm である。

メモリセルは, 64×256ビット(=16Kビット)単位の細長い4ブロックに分割され, 256個のセンスアンプ回路が2ブロック,メモリセルブロックの中央に配置され,列(Column) デコーダ回路がメモリチップの中央と両端の3ブロックに配置されている。

センスアンプ回路の感度を考慮すると、メモリセルからビット線に読み出される電圧をできるだ け大きくすることが重要である。メモリセルから読み出された電荷量Qは、次式によりビット線の 電圧変動 ΔVとなる。

$$\mathbf{Q} = \mathbf{C}_{\mathbf{S}} \ \mathbf{V}_{\mathbf{S}} \tag{5.1}$$

 $\Delta v \approx Q/C_B \qquad (@U C_B \gg C_S) \qquad (5.2)$ 

ここで  $C_B$  はビット線の容量,  $C_S$  はメモリセル容量,  $V_S$  はメモリセルに書き込まれる電圧である。メモリセル,センスアンプ回路及び列デコーダ回路の配置を上記のようにしたのは、 $C_B$  をできるだけ小さくして、4Vを大きくするためである。

5.2.2 メモリセル構造

(5.1)式及び(5.2)式より明らかなように、4Vを大きくするにはQを大きくする必要があ り、そのためには、メモリセル容量 C<sub>8</sub>を大きくする必要がある。しかし、チップサイズ上の制限 から、メモリセルサイズを大きくするには限界がある。そのため、図 5.3 に示した Hi-C 構造を 採用した。この構造はシリコン酸化膜によるゲート容量に加えて、 P<sup>+</sup> と N<sup>+</sup>による接合容量を利 用するものである。図 5.4 にメモリセルの平面図を示し、そのメモリセルサイズは 10  $\mu$ m × 20  $\mu$ m である。後述する  $\alpha$ 粒子によって引き起こされるソフトエラーを減少させるために、ビット線 をポリシリコンによって形成している。

ところで,Hi-C構造にする場合には図 5.5の製造プロセスフローに示すように,2回のイオン 注入工程が増える。このことは,高濃度の P<sup>+</sup> と N<sup>+</sup>の接合部でのリーク電流を増加させ,ダイナ ミック MOS RAMの重要な特性であるリフレッシュ時間を劣化させる恐れがある。図 5.6 に砒 素イオンを160 KeV, 3×10<sup>13</sup> cm<sup>-2</sup>の条件でイオン注入した場合に対する,ボロンイオンの注入



図 5.1 64 Kビットダイナミック MOS RAMの顕微鏡写真



図 5.2 64 Kビットダイナミック MOS RAM のチップ構成図



図 5.3 ポリシリコンビット線構造の Hi-C セル断面図



図5.4 メモリセルの平面図

量とリフレッシュ時間及び接合容量との関係を示す。図 5.6 よりボロンイオンの注入量が 7 × 10<sup>12</sup> cm<sup>-2</sup>を越えると、急激にリフレッシュ時間が劣化することが分かる。すなわち、ボロンイオンの注 入量を適切な値に設定すれば、リフレッシュ特性を劣化させずに接合容量を増すことができる。

図 5.7 にボロンイオンの注入量が7×10<sup>12</sup> cm<sup>-2</sup> であるときの, 砒素とボロンの不純物プロファ イルをイオンマイクロアナライザによって測定した結果を示す。この条件におけるメモリセル容量 の増加量は, Hi-C 構造を有しないメモリセルに比べて約30%であり, これは, 動作余裕度及 びソフトエラーの見地から大きな改善効果が期待できる値である。メモリセル容量は0.056 pF になっている。


図 5.5 Hi-C セルの製造プロセスフロー



図5.6 Hi-C セルのリフレッシュ時間と接合容量



図 5.7 Hi-C セルにおける砒素とボロンの不純物プロファイル

5.2.3 オンチップ平滑コンデンサの配置

基板電圧用のオンチップ平滑コンデンサの効果については第4章で詳説した。図5.8に64K (D) RAM における平滑コンデンサの配置図を示す。この部分は,一般的にアルミ配線のみとな ることが多く,アルミ配線の下に図5.9(図4.8と同じ)の構造の平滑コンデンサを形成できる。 よって,チップサイズを大きくすることなしに660 pF という大きな容量を形成することができ, 基板電圧変動を約30%減少させることができた。



図 5.8 オンチップ平滑コンデンサの配置図



図 5.9 チップ上に形成された平滑コンデンサの断面図

#### 5.3 高性能昇圧回路

5.3.1 完全昇圧型センスアンプ回路

メモリセルの微細化に伴い、メモリセルから読み出される電荷量Qは小さくなってゆく。(5.1) 式及び(5.2)式より明らかなように、Qを大きくするにはメモリセルに書き込まれる電圧  $V_S$ を 大きくする、すなわち  $V_S$ を供給電源  $V_{CC}$  のレベルにする必要がある。そのため、センスアンプ 回路に使用される主な制御信号の"H"レベルを  $V_{CC}$  以上のレベルに昇圧すると共に、メモリセ ルプレート電源  $V_{GC}$  として、チップ上で  $V_{CC} + 2V_{TH}$  ( $V_{TH}$ ; 閾値電圧)の電圧を発生して いる。図 5.10にセンスアンプ回路とその動作タイミング図を示す。





図 5.10 センスアンプ回路とその動作タイミング図

プリチャージ期間にビット線を  $V_{CC}$  レベルに充電するため,プリチャージクロック $\phi_P$ の "H"レベルは  $V_{CC} + V_{TH}$  以上に昇圧される。また,メモリセルから読み出される信号量を最 大にすること及びメモリセルに蓄積される"H"レベルを  $V_{CC}$  レベルとするため,ワード線 $\phi_{WL}$ とダミーワード線 $\phi_{WD}$  は,同様に  $V_{CC} + V_{TH}$  以上の電圧に昇圧される。メモリセルから読み 出された信号をフリップフロップ回路に伝達するため,クロック  $\phi_T$  は $V_{CC} + V_{TH}$ 以上に昇圧し、 フリップフロップ回路が動作すると同時に、 $\phi_T$  を  $V_{CC}$  レベルまで下げて,大きな容量をもつビ ット線と、フリップフロップ回路とを切り離している。

このようにすることは、センスアンプ回路の感度を高めるために重要な方法である。同様に、メ モリセルに  $V_{CC}$  レベルの "H"レベルを書き込むため、列デコーダ回路の出力信号  $\phi_Y$  は  $V_{CC}$  +  $V_{TH}$  以上に昇圧される。

このように,図 5.10に示されたセンスアンプ回路は,その主な制御信号が  $V_{CC} + V_{TH}$  以上 に昇圧される完全昇圧型センスアンプ回路である。特に  $\phi_{WL}$ ,  $\phi_{WD}$ ,  $\phi_P$  および $\phi_Y$  は次節で述 べる新規な昇圧回路により,低消費電力で高速に昇圧されている。

5.3.2 スイッチド昇圧回路

5 V電源( $V_{CC}$ )で動作する 6 4 K (D) RAMに対し、メモリセルに書き込まれる電圧を  $V_{CC}$ 電圧になるよう回路的に工夫し、メモリセルの電荷量を大きくすることは重要であり、このことは ワード線を  $V_{CC} + V_{TH}$ 以上に昇圧して、書き込み、読み出し動作を実行することを意味してい る。

従来は、ワード線と遅延回路との直接の結合容量によって昇圧する方法を採用していた。しかして ながら、この方法だとワード線が V<sub>CC</sub> レベルまで立ち上がるスピードは大きな結合容量のため遅 くなり、消費電力も大きくなる。

これらの欠点を改良するため,図 5.1 1 に示すようなスイッチド昇圧回路と称する回路的な工夫 を行った。その概略的な原理は次の通りである。

ワード線クロック  $\phi_X$  が V<sub>CC</sub> レベルまで立ち上がるときは、MOSトランジスタ Q<sub>1</sub> をオフ状態にしておき、昇圧用容量 C<sub>1</sub> をワード線クロックから切り離すことによって、負荷を軽くする。 そして C<sub>1</sub> をMOSトランジスタ Q<sub>3</sub> によってあらかじめ充電しておき、昇圧直前に Q<sub>1</sub> をオン状態にしてワード線と C<sub>1</sub> を結合させる。これによって、高速でかつ、低消費電力が可能となる。

実際にワード線に使用されているスイッチド昇圧回路を図 5.1 2 に示す。この発生回路は、通常の V<sub>CC</sub> レベルクロック発生回路、新規なスイッチド昇圧回路、遅延回路及び行デコーダ回路より 構成されている。 Clock generator



Delay circuit

図 5.1 1 スイッチド昇圧回路の概略図

従来の昇圧方式では  $\phi_X \ge \phi_B$  との間に直接結合容量  $C_1$ が接続されるため、 $\phi_X$ の立ち上り時には容量  $C_1$ が負荷容量としてのみ働き、 $\phi_X$ の立ち上り時間は遅くなり、また大きな交流電流が  $C_1$  を通して  $\phi_X \ge \phi_B$  との間に流れる。

一方,図 5.1 2のスイッチド昇圧回路では、MOSトランジスタ Q<sub>1</sub> が C<sub>1</sub>と $\phi_X$ を分離し、A 点を V<sub>CC</sub> – V<sub>TH</sub>に充電しておく。 $\phi_{RAS}$ が立ち上るにつれて、A点はMOSトランジスタ Q<sub>3</sub> によって V<sub>CC</sub> レベルに充電される。そして $\phi_X$ が立ち上るにつれて、B点はパストランジスタQ<sub>2</sub> を通して V<sub>CC</sub> レベルに充電される。このとき、MOSトランジスタ Q<sub>1</sub> はまだオフ状態であるた め、容量 C<sub>1</sub>は $\phi_X$ 信号の負荷としては働かない。遅延回路を通して $\phi_F$ 信号が発生され、トラン ジスタ Q<sub>2</sub>,Q<sub>3</sub> および Q<sub>4</sub> はオフする。このため $\phi_B$ が立ち上るとき、B点と $\phi_X$  は分離される と共に、B点は $\phi_B$ により V<sub>CC</sub> + 2V<sub>TH</sub>以上に昇圧され、トランジスタ Q<sub>1</sub>はオン状態となる。 このように、 $\phi_B$  は C<sub>1</sub> および Q<sub>1</sub> を通して $\phi_X$  を V<sub>CC</sub> レベル以上に昇圧する。

図 5.1 3 は、このワード線昇圧回路の計算機によるシュミレーション波形である。  $\phi_{WL}$  信号の 立ち上り時間は、従来の昇圧回路方式より 20%速くなると共に、 $\phi_X$  信号の最大ピーク電流は約 40%減少している。同様の昇圧回路は $\phi_P \ge \phi_Y$ にも適用され、非常によい特性が得られている。



図 5.1 2 ワード線昇圧回路



図 5.1 3 ワード線昇圧回路(図 5.1 2)の計算機

シュミレーション波形

5.4 メモリチップの特性

5.4.1 リフレッシュ機能の特性

1ピンのリフレッシュ機能については,第4章で詳述しているが,本節では64K(D)RAM に適用した例を示す。

図 5.1 において枠で囲った部分がリフレッシュ機能を付加したことによる面積の増加分である。 この面積の増加分は 0.5 0 mm<sup>2</sup> でチップ面積( $4.3 \times 7.3 \text{ mm}^2$ )の 1.6%を占めているにすぎない。

表 5.1 に Vcc=5.5 V, T<sub>a</sub>=25 C における各動作モードの平均電源電流を比較して示す。 オートリフレッシュ時の消費電力とRASオンリーリフレッシュ時と等しいということは,リフレ ッシュ機能を付加したことによる電源電流の増加は,スタンドバイ電流の増加分 0.3 mAを除いて, ほとんど無視できることを意味している。また,セルフリフレッシュ時には26.4 mW(4.8 mA × 5.5 V)と低消費電力であり,停電対策用に有効であることが示されている。



Vcc= 5.0 V, Ta=25°C, Icc(20mA/div.)

図 5.14 オートリフレッシュ時の ICC 波形





図 5.1 5 セルフリフレッシュ時の I c c 波形

| 動 作 モ ー ド     | 平均電源電流    |  |
|---------------|-----------|--|
| スタンドバイ        | 2.8 mA    |  |
| メモリサイクル       | 33.6 mA*  |  |
| RASオンリーリフレッシュ | 24.4 mA*  |  |
| オートリフレッシュ     | 2 4.4 mA* |  |
| セルフリフレッシュ     | 4.8 mA    |  |
|               |           |  |

表 5.1 平均電源電流の測定値

 $V_{CC} = 5.5 V$ ,  $T_a = 25 °C$ \*  $t_c = 260 ns$ 

5.4.2 電気的特性

表 5.2 に試作した 6 4 K (D) RAM の電気的特性を示す。これらの諸特性は,工学的応用に対 し何等問題なく,非常に良好なものである。図 5.1 6 に  $V_{CC} = 5.0 V$ ,  $T_a = 25 °C$  における 6 4 K (D) RAM の動作波形を示したが,  $V_{CC}$  電源のピーク電流は 8 0 m A であり,またサイ クル時間 2 6 0 n s における  $V_{CC}$  平均動作電流も約 3 0 m A と低消費電力を達成している。これ らの数値を 1 6 K (D) RAM と比較してみると,図 5.1 7 に示すようにビット当りの消費電力・ 遅延時間 (P・D)積で約 1/10 となり,飛躍的な性能向上が達成されている。

表 5.2 64K(D) RAM の電気的特性

| 64 Kワード×1ビット                |  |
|-----------------------------|--|
| 4.3 mm $	imes$ $7.3$ mm     |  |
| $2~0~\mu m 	imes 1~0~\mu m$ |  |
| Nチャネルシリコンゲート                |  |
| 5 V 単一, 基板電圧内蔵              |  |
| 30mA (25°C, 5.5V)           |  |
| 2.5 mA (25°C, 5.5 V)        |  |
| 101ns (75°C, 4.5V)          |  |
| 54ns (75°C, 4.5V)           |  |
| 400ms Typ. (75℃)            |  |
| 10V以上                       |  |
|                             |  |



図 5.1 6 64K(D) RAMの動作波形



図 5.17 ビット当りの消費電力・遅延時間の変遷

-108-

#### 5.5 結 言

本章では、ダイナミック MOS RAM の高性能化のために行った、①基板電圧発生回路の内蔵、 ②リフレッシュ機能の内蔵、③Hi-C 構造のメモリセル、④新規な昇圧回路の研究成果を5V単 一電源で動作する64K(D)RAM に適用した結果について述べた。

その結果,チップサイズを大きくすることなしに660pFのオンチップ平滑コンデンサを形成 することができ,微視的時間の基板電圧変動を約30%減少させることができた。

また,1ピンによるリフレッシュ機能を内蔵したことによるチップサイズの増分は1.6%であり, スタンドバイ電流の増分は0.3mAであり,64K(D)RAM として実用レベルのものが実現で きたことを示した。

さらに,デバイスとしては Hi-C 構造のメモリセルを採用し,メモリセルサイズを大きくする ことなしに,メモリセル容量を約30%増加させることができることを示した。

回路としては新規な昇圧回路を採用し、従来の昇圧回路に比べて20%高速化されると共に、昇 圧回路で流れるピーク電流を約40%減少させることができることを、計算機シュミレーションで 示した。

以上の結果,ビット当りの消費電力・遅延時間(P・D)積は16K(D)RAMの約1/10 という飛躍的な性能向上が達成され,本研究成果は工学的応用効果の高いことが実証された。

#### 参考文献

- (1) M. Taniguchi, T. Yoshihara, M. Yamada, K. Simotori, T. Nakano and Y. Gamou, "Fully Boosted 64K Dynamic RAM with Automatic and Self-Refresh", IEEE J. Solid-State Circuits, vol. SC-16, pp. 492-498, 1981.
- (2) 山田,谷口,小林,熊野谷,中野 "Auto/Self Refresh 機能内蔵 64K bit MOS ダイナミック RAM ", 信学論(C) vol. J66-C, 1, pp. 62-69 (昭58-1).
- (3) 谷口,山田,吉原 "64Kビットダイナミック MOS RAM",三菱電機技報,vol.
   55,5,pp. 368-371,1981.
- (4) M. Yamada, M. Taniguchi, T. Yoshihara, S. Takano,
  H. Matsumoto, T. Nishimura, T. Nakano and Y. Gamou, "Soft Error Improvement of Dynamic RAM with Hi-C Structure",
  IEEE IEDM Tech. Digest, pp. 578-581 (Washington D.C., 1980).

# 第6章 CCDメモリとダイナミック MOS RAM の性能比較

### 6.1 ソフトエラーの概念

1978年にT.C. May <sup>(1)~(3)</sup>によって指摘された,α粒子によるソフトエラーはメモリデバ イス中でランダムに発生し,繰り返すことのないシングルエラーで,永久的なエラーではない。こ の点が,従来のメモリデバイスでの故障の大部分であった物理的欠陥によるハードエラーと区別さ れる。事実,エラーのあったビットに新たにデータを書き込むと正しい動作をする。

パッケージ材料などに含まれるウランやトリウムなどから放射される  $\alpha$ 粒子が,シリコン基板中 に入射したとき,物質との強い相互作用を起こし,電離作用によって多数の電子-正孔対を生成す る。図 6.1 に  $\alpha$ 粒子がシリコン基板に垂直に入射したときに,生成される電子の分布を示す。飛程 の終端に近づくにつれ相互作用が増える結果,生成電子数が多くなる。半導体材料中に含まれる極 微量のウラン,トリウムから放出される  $\alpha$ 粒子は 0.1  $\alpha$ / cm<sup>2</sup>・h 程度であると言われ,そのエネ ルギーは 3~8 MeV に分布し,5 MeV にピークを持つ。一対の電子-正孔対を生成するのに必 要とされるエネルギーは約 3.6 eV であるので,5 MeV の  $\alpha$ 粒子が入射した場合には 1.4 × 10<sup>6</sup> 個の対が生成される。この値は微細化が進んだCCD×モリやダイナミック MOS RAMの信号 電荷量と同じオーダである。

NチャネルのMOSデバイスの場合には、生成された電子-正孔対のうち、正孔はシリコン基板 に流れて吸収されるが、電子は正にバイアスされたノードに収集される。このノードがフローティ ングであるとこの電位は低下する。



図 6.1 α粒子によって生成される電子・正孔対のシリコン中での分布

CCDメモリの場合には、CCDシフトレジスタの転送部とOutput node がこのようなノードであり、ダイナミック MOS RAM の場合には、メモリセルとビット線がこのようなノードであり、α粒子が当たるとメモリ情報が反転してソフトエラーとなる。

第2章から第5章を通じて、大容量半導体メモリとしてCCDメモリとダイナミック MOS RAMという2種類のメモリをとりあげて、各々の高性能化とその工学的応用を検討してきた。そ れを踏まえ、本章ではソフトエラーの観点から両者のメモリの比較検討を行う。

# 6.2 ソフトエラーからみたCCDメモリとダイナミック MOS RAM

6.2.1 臨界電荷量の算出

デバイス自体のソフトエラーに対する強さは、臨界電荷量Qcrit の大きさによって表わすこと ができる。すなわち、α粒子によって発生した電子が収集され、その電荷量がメモリ情報の"0" と"1"を識別する電圧に相当するとして定義される臨界電荷量より大きくなると、ソフトエラー を生じる。よって、近似的には臨界電荷量は信号電荷量の1/2ということができる。

図 6.2 はCCDメモリのセンスアンプ回路周辺の等価回路を示し,図 6.3 はダイナミック MOS RAM のセンスアンプ回路周辺の等価回路を示している。センスアンプ回路を中心に考えるならば、 メモリ情報がセンスアンプ回路に到達する経路は異なるものの,両者のメモリにおけるセンス動作 は同一であると考えられる。すなわち,CCDメモリでは,転送クロックによってメモリ情報が Output node まで伝達され,ダミーセルからReference node に与えられる基準電荷と 比較して,メモリ情報の "0"と "1"を判定する。一方,ダイナミック MOS RAM では,選 択されたワード線がオンしてメモリセルの情報がビット線に伝達され,ダミーセルから反対側のビ



図 6.2 CCDメモリのセンスアンプ回路周辺の等価回路



図6.3 ダイナミック MOS RAMのセンスアンプ回路周辺の等価回路

ット線に与えられる基準電荷と比較して、メモリ情報の"0"と"1"を判定する。

従って,今"Empty"のメモリセルにα粒子が当たった場合を考えて,両者の臨界電荷量を求めるとき,両者のメモリで対応する所を変換してやれば,同一の式で表わすことができる。

簡単のため,図6.3のダイナミック MOS RAM の場合を例にとる。<sup>(5)</sup> "Empty"のメモリセルにα粒子が当たって発生する電荷のうち,Qαという電荷が収集されるものとする。センスアンプ回路による読み出し前後の電荷の保存則から,メモリセル側,ダミーセル側のビット線それぞれについて次式が成り立つ。

$$C_{B}V_{BM} + C_{S}V_{M} = C_{B}V_{BM}' + C_{S}V_{M}' + Q_{\alpha'}$$
(61)

$$C_{B}V_{BD} + C_{D}V_{D} = C_{B}V_{BD}' + C_{D}V_{D}'$$
(6.2)

ここで記号は次のように定める(読み出し後の場合は,その記号にダッシュをつける)。

VBM ;メモリセル側のビット線の電位

- VBD ;ダミーセル側のビット線の電位
- **V**M ; メモリセルに書き込まれている電位
- **V**D ; ダミーセルに書き込まれている電位
- C<sub>B</sub> ; ビット線の容量
- Cs ; メモリセル容量
- CD ;ダミーセル容量
- VWL ; ワード線の電圧

V<sub>THM</sub>;メモリセルのトランジスタ(トランスファゲート)の閾値電圧

ダイナミック MOS RAM ではメモリセル側,ダミーセル側のビット線のプリチャージ電圧は 電源電圧 V<sub>CC</sub> に等しくしており,またダミーセルの初期電圧 V<sub>D</sub>は0Vとしている。(6.1)式 及び(6.2)式において

$$\mathbf{v}_{BM} = \mathbf{v}_{BD} = \mathbf{v}_{CC} , \quad \mathbf{v}_{D} = \mathbf{0}$$

$$v_{M} = v'_{M} = v'_{D} = v_{WL} - v_{THM}$$

を代入すると次式となる。

$$C_B V_{CC} = C_B V'_{BM} + Q_{\alpha} \qquad (6.3)$$

$$C_{B}V_{CC} = C_{B}V'_{BD} + C_{D}(V_{WL} - V_{THM})$$
(6.4)

読み出し後のメモリセル側のビット線の電位 $V'_{BM}$ とダミーセル側のビット線の電位 $V'_{BD}$ の差 がセンスアンプ感度 $\Delta V_S$ より小さくなるときの $Q_{\alpha}$ を臨界電荷量 $Q_{crit}$ と定義すると,(6.3) 式及び(6.4)式より "Empty" → "Full"のソフトエラーを起こすときの $Q_{crit}$ は次の ようになる。

$$Q_{crit} = C_D(V_{WL} - V_{THM}) - C_B \cdot \Delta V_S \qquad (6.5)$$

通常  $C_D = \frac{1}{2} C_S$ が成り立つので、ダイナミック MOS RAM における臨界電荷量  $Q_{crit}$ (RAM)は次式で表わされる。

$$Q_{crit}(RAM) = \frac{1}{2} C_{S}(V_{WL} - V_{THM}) - C_{B} \cdot \Delta V_{S}$$
 (6.6)

(6.6)式より次のことが言える。

- ① Q<sub>crit</sub> はワード線の電圧に応じて大きくなる。従って、 V<sub>WL</sub> は大きい方が望ましい。
- Q<sub>crit</sub> はメモリセル容量 C<sub>S</sub>に応じて大きくなる。従って,できるだけ C<sub>S</sub>を大きくする 必要がある。
- ③ Qcrit はビット線の容量にセンスアンプ感度を乗じた量だけ減少する。両者とも小さい方が望ましい。
- ④ トランスファゲートの閾値電圧  $V_{THM}$  に相当する量がワード線の電圧より減じられるので、  $V_{THM}$  を可能な限り低くする必要がある。

一方,(6.6)式をCCDメモリの場合に適用して(図6.2参照),CCDメモリにおける臨界 電荷量Q<sub>crit</sub>(CCD)を求めると次式のようになる。

$$Q_{crit}(CCD) = \frac{1}{2} C_C (V_{CCD} - V_{THC}) - C_B \cdot \Delta V_S$$
 (6.7)

ここで  $C_C$ は CCDシフトレジスタのストレージセルの容量,  $V_{THC}$  は CCDシフトレジスタの転送ゲートの閾値電圧,  $V_{CCD}$  は転送クロックの high レベルである。

6.2.2 臨界電荷量の計算例

図 6.4 は第 3 章で述べた 6 4 K ビット C C D メモリにおける, C C D シフトレジスタの平面パタ ーン図を示す。



10.2  $\mu$  m×44.2  $\mu$  mのピッチの中に3ビット分のデータを蓄積できるので,ビット当りのメ モリセルサイズは150  $\mu$  m<sup>2</sup> となる。図 6.4 で色を塗った部分が信号電荷が蓄積される領域で, 1箇所当り45.5  $\mu$  m<sup>2</sup> の面積となる。ゲート酸化膜厚が850Åなので,C<sub>C</sub>=0.0185 pF, V<sub>CCD</sub> - V<sub>THC</sub> = 7.0 V を(6.7)式に代入して

$$Q_{crit}(CCD) = 0.065 p.C$$
 (6.8)

を得る。

一方,図 6.5 は図 6.4 とほとんど同じデザインルールで設計した 16 K ビットダイナミック MO S RAMにおけるメモリセルの平面パターン図である(一部の製造工程のみ)。

5 4.4  $\mu$  m×2 5.5  $\mu$  mのピッチの中に4ビット分のデータを蓄積できるので、ビット当りのメ モリセルサイズは347 $\mu$ m<sup>2</sup>となる。色を塗った部分が信号電荷が蓄積される領域で、1箇所当り 12 5.9  $\mu$ m<sup>2</sup>の面積となる。ゲート酸化膜が850ÅなのでC<sub>S</sub>=0.0511pF, V<sub>WL</sub> - V<sub>THM</sub> =7.0 V を(6.6)式に代入して



図 6.5 ダイナミック MOS RAM におけるメモリセル の平面パターン図(一部の製造工程のみ)

 $Q_{crit}$  (RAM) = 0.179 pC

(6.9)

を得る。

以上のように,ほとんど同一のデザインルールと製造プロセスを使用しても,CCDメモリは, ダイナミック MOS RAM に比べてビット当りの面積を 1/2.3 にでき,高集積化に向いている 長所があるが,逆にソフトエラーの観点からすれば,臨界電荷量は 1/2.8 と減少してしまってい る。表 6.1 に両者のメモリの臨界電荷量を比較して示す。

図 6.6 は幾つかのメーカで製作された C C D メモリとダイナミック MOS R A M におけるソフ トエラー発生率と Q<sub>crit</sub>の関係を示すものである。ソフトエラー発生率は臨界電荷量に強く依存 することが分かり、臨界電荷量を少しでも増やすことによって急激にソフトエラーの改善がなされ る。従って,(6.6)式及び(6.7)式で与えられる Q<sub>crit</sub>は,ソフトエラーに対する強さを表 わす重要なパラメータということができる。

| Item                                                                    | CCD Memory<br>(64K) | Dynamic MOSRAM<br>(16K) |  |
|-------------------------------------------------------------------------|---------------------|-------------------------|--|
| Cell size/bit                                                           | $150 \mu m^2$       | $347 \mu m^2$           |  |
| C <sub>s</sub> or C <sub>C</sub>                                        | 0.0185 pF           | 0.0511 pF               |  |
| V <sub>WL</sub> -V <sub>THM</sub> or V <sub>CCD</sub> -V <sub>THC</sub> | 7.0 V               | 7.0 V                   |  |
| Q <sub>crit</sub>                                                       | 0.065 pC            | 0.179 pC                |  |
| Q <sub>crit</sub> /q                                                    | $4.1	imes10^{5}$    | $1.1	imes10^{6}$        |  |

表 6.1 CCDメモリとダイナミック MOS RAMの臨界電荷量



図 6.6 幾つかのメーカで製作されたCCDメモリとダイナミック MOS RAMにおけるソフトエラー発生率と臨界電荷量の関係

6.2.3 臨界電荷量を増加させる手段

(1) CCDメモリ

まず,(6.7)式より転送クロックの high レベル V<sub>CCD</sub> を電源電圧 V<sub>CC</sub> 以上に昇圧する方向が考えられるが,現実には無理である。第2章で述べたように,転送クロックには数百 p F もの 大きな容量負荷があり,これが電源電圧以上に昇圧した転送クロックのオンチップでの発生を困難 にしているからである。 次に、Q<sub>crit</sub> を増加させるのに、(6.7)式よりストレージセルの容量 C<sub>c</sub>を大きくする方向 が考えられる。単純に、メモリセルサイズを大きくして C<sub>c</sub>を大きくすることは、CCDの特徴を 損うことになる。すなわち、メモリ部にコンタクト孔、拡散領域が無い簡単な構造であるために 高集積化に適した構造であることを否定することになる。従って、メモリセルサイズを小さく維持 したまま C<sub>c</sub>を大きくする必要がある。

ここで、CCDメモリにとって重要なパラメータである転送効率が、Ccを大きくすることを妨 げていることに注意すべきである。なぜなら、メモリセルサイズを小さく維持したまま Ccを増や すために、ダイナミック MOS RAM で行われているような、チャネル領域にイオン注入を行っ たり、シリコン基板に溝を掘ったりする工夫は、著しく転送効率を低下させてしまうからである。 すなわち、転送効率を維持しながら Ccを大きくする有効な手段がない限り、CCDメモリにおけ る臨界電荷量を増加させることができない。現在のところ、この目的のために有効な手段は見つか っていないと言えよう。

(2) ダイナミック MOS RAM

まず、(6.6)式よりワード線のhigh レベル $V_{WL}$ を電源電圧 $V_{CC}$ 以上に昇圧することが 有効であり、このワード線昇圧の効果が第7章においても示されている。ワード線の有する負荷容量 は数+pFであり、これをオンチップで昇圧することは容易である。

次に、(6.6)式よりメモリセル容量  $C_s$  を大きくする方向が考えられる。実際,既にメモリセルサイズを大きくすることなくメモリセル容量  $C_s$ を大きくできるHi-C(High Capaci-tance)セルについて第5章で説明した。この他にも、シリコン基板に溝を掘って  $C_s$ を大きくする<sup>(7)</sup>等の工夫も可能である。

以上をまとめると,表 6.2のようになる。すなわち,ダイナミック MOS RAM ではQcrit を増加させるのにメモリセル構造に工夫を加える余地があるのに対し,CCDメモリでは,転送効 率という基本パラメータのためにQcrit を増加させる自由度がないということができる。従って ソフトエラーの観点から,大容量化に対してCCDメモリは悲観的であり,ダイナミック MOS RAMの方が大容量化に適していると結論できる。

|                                                | CCDメモリ                                                       | ダイナミック MOS RAM                                 |
|------------------------------------------------|--------------------------------------------------------------|------------------------------------------------|
| V <sub>WL</sub> or V <sub>CCD</sub><br>を大きくする。 | 転送クロックの有する容量負荷のため<br>に V <sub>CCD</sub> は電源電圧レベルにしかでき<br>ない。 | ワード線の昇圧が可能で電源電圧以<br>上に V <sub>WL</sub> を昇圧できる。 |
| Cs or Cc<br>を大きくする。                            | 転送効率を損うことなしに C <sub>C</sub> を大き<br>くする有効な手段が現在見つかってい<br>ない。  | Hi-Cセルや溝掘りセル等 Csを<br>大きくする工夫の余地がある。            |

表 6.2 Q<sub>crit</sub>を増加させる手段

## 参考文献

- T.C. May and M.H. Woods, "A New Physical Mechanism for Soft Error in Dynamic Memories", in Proc. 1978 Int. Reliability Phys. Symp. Apr. 1978, pp. 33-40.
- (2) D.S. Yaney, J.T. Nelson and L.L. Vanskike, "Alpha-particle Tracks in Silicon and their effect on Dynamic MOS RAM Reliability", IEEE Trans. Electron Devices, vol. ED-26, pp. 10-16, 1979.
- (3) T.C. May and M.H. Woods, "Alpha-Particle-Induced Soft Errors in Dynamic Memories", IEEE Trans. Electron Devices, vol. ED-26, pp. 2-9, 1979
- (4) E.S. Meiraw, P.R. Engel and T.C. May, "Measurement of Alpha Particle Radioactivity in IC Device Packages", in Proc. 1979 Int. Reliability Phys. Symp. 1979, pp. 13-21.
- (5) 吉原,高野,中野 "MOSダイナミックRAMのソフトエラー",信学論(C) vol.
   J64-C,8,pp.469-674(昭56-8).
- (6) M. Taniguchi, T. Yoshihara, M. Yamada, K. Shimotori, T. Nakano and Y. Gamou, "Fully Boosted 64K dynamic RAM with Automatic and Self-Refresh", IEEE J. Solid-State Circuits, vol.SC-16, pp. 492-498, 1981.
- H.Sunami, T.Kure. N.Hashimoto. K.Itoh, T.Toyabe and S.Asai, "A Corrugated Capacitor Cell(CCC) for Megabit MOS Memories", IEEE IEDM Tech. Digest, pp. 806-808(San Francisco, 1982).

# 第7章 ダイナミック MOS RAM の大容量化に対する技術的 打開策

#### 7.1 序

第6章において、CCDメモリとダイナミック MOS RAM という2種類の大容量半導体メモ リをソフトエラーの観点から比較し、その結果、ダイナミック MOS RAM の方が大容量化に適 していると結論した。

本章では,第6章の考察に基づき,ダイナミック MOS RAM の大容量化を更に計る際に必要 な,ソフトエラーとホットエレクトロン効果という2つの物理的制約に対する技術的打開策を検討 する。

すなわち,まずダイナミック MOS RAMの大容量化にはメモリセルの微細化が必要である。 このメモリセルの微細化に伴い,蓄積電荷量が小さくなり,パッケージ材料などから放射される  $\alpha$ 粒子によって引き起こされるソフトエラ<sup>(1)</sup> が大きな問題となる。図7.1にダイナミック MOS RAMに  $\alpha$  粒子が当たっている様子を示す。 $\alpha$  粒子がシリコン基板に当たると,少数キャリアが発 生し,近傍にあるメモリセルやビット線に吸収される。そして,メモリセルとビット線とでは,  $\alpha$  粒 子が当たった場合の不良モードは異なっており<sup>(2)</sup> その様子を図7.2に示す。ビット線で起こる不良は サイクル時間に依存しており,理由はビット線の不良はメモリセルからビット線へ蓄積電荷を読み 出している時間帯(これを Time window と呼ぶ)にのみ起こり,読み出し回数に比例するた めである。一方,メモリセルで起こる不良はサイクル時間には依存しない。

ソフトエラーの改善には、図7.8 に示すように、①メモリセルでの蓄積電荷量を大きくする、② α粒子によって発生した少数キャリアがメモリセルやビット線に吸収される度合い、すなわち収集 効率を低くする、③入射するα粒子の数を減らす、という3つの方向がある。



図 7.1 α粒子による少数キャリアの発生



図7.2 ソフトエラー率のサイクル時間依存性

本章では、デバイスとして上記①に関連し、Hi-C構造<sup>(3)</sup>によるメモリセルの検討をした結果、 及び上記②に関連してビット線のポリシリコン化を検討した結果<sup>(5)</sup>について述べる。また、回路と して上記①に関連して第5章で述べた新規なワード線昇圧回路がソフトエラー対策としてもきわめ て有効であることを示す。



## 図7.3 ソフトエラー改善の手法

次に、ダイナミック MOS RAMの大容量化にはMOSトランジスタ(MOS FET と略す 場合がある)の微細化が必要である。この MOS FET の微細化に伴い、Nチャネルの場合ホッ トエレクトロンのゲート酸化膜中への注入が大きな問題となる。注入された電子の一部がゲート酸 化膜中のトラップに捕獲され、その結果 MOS FET の閾値電圧 ( $V_{TH}$ )のシフトや相互コンダ クタンス( $g_m$ )の劣化が起こる。そして、これがダイナミック MOS RAMのアクセス時間を 遅くする等の性能劣化を引き起こすことは良く知られている。

従来,ホットエレクトロンのトラップ効果に関する物理的振舞については,単体レベルの MOS FETを使って多くの研究がなされている。 しかしながら,ダイナミック MOS RAM の回路設計者の立場から,幅広い MOS FET 回路に適用できるホットエレクトロンによる MOS FET 劣化モデルについて記述したものは少ない。ダイナミック MOS RAMの回路設 計者にとって,回路中のどの MOS FET が実際の動作状態において,ホットエレクトロンの影 響を受け易いかを予見することは重要な問題である。

本章では、回路設計の立場からホットエレクトロンのトラップ効果の実用的モデルを提案し、こ れが実際の MOS FET 回路によく適用できることを示す。すなわち、まず、64Kビットダイ ナミック MOS RAM (以下 64K(D) RAM)のホットエレクトロンによる性能劣化につい て述べ、次に 64K(D) RAM に使われているダイナミックインバータ回路を抽出したテストデ バイスによる V<sub>TH</sub> シフトの実験結果より、MOS FET 回路においてホットエレクトロンの影 響を受け易い MOS FET が存在することを示す。そして、MOS FET 単体の長時間ストレ <sup>×1</sup> による V<sub>TH</sub> シフトのデータと上記テストデバイスによる実験結果を総合して、回路設計に有 効なホットエレクトロンのトラップ効果の実用的モデルを提案する。

#### 7.2 ソフトエラーとその要因分析

7.2.1 ソフトエラーを考慮したメモリセル構造

7.1節で述べたように、ソフトエラーの改善にはダイナミック MOS RAM のチップ自体をソフトエラーに対して強くすることが必要であり、そのためには、①メモリセルでの臨界電荷量を大きくする。②少数キャリアの収集効率を低くすることが重要である。これらに対して、デバイス構造の面からHi-C(High Capacitance)セル及びポリシリコンビット線について検討した。

注) ×1 一定温度の雰囲気中で,電圧やクロックパルスによる電気的ストレスを長時間印加する 試験を長時間ストレスと本論文では呼んでいる。 (1) Hi-C セル

α粒子によって発生した少数キャリアの電荷量が,メモリセルの"L"と"H"をセンスアンプ 回路によって識別できる電圧に相当する電荷量より大きくなるとソフトエラーとなる。このソフト エラーを引き起こすぎりぎりの電荷量を臨界電荷量 Q<sub>crit</sub>と呼び, Q<sub>crit</sub>は近似的には次式で 表わされている。

$$Q_{crit} = \frac{1}{2} C_{S} (V_{WL} - V_{THM}) - C_{B} \cdot \Delta V_{S}$$
 (7.1)

ここで  $C_S$ はメモリセル容量,  $V_{WL}$ は読み出し時のワード線の電圧,  $V_{THM}$  はメモリセルの トランジスタ(トランスファゲート)の閾値電圧,  $C_B$ はビット線の容量,  $\Delta V_S$  はセンスアンプ 感度である。

ソフトエラー発生率は、臨界電荷量に強く依存することが知られており、例えば、図7.4に12 V電源の16K(D)RAMの実測例を示す。すなわち、臨界電荷量を少しでも増やすことによっ て急激にソフトエラーの改善がなされることが分かる。





図7.4 ソフトエラーの臨界電荷量依存性
 (12V電源16K(D)RAMの実測値)

図7.5 N<sup>+</sup>ビット線の Hi-C セル

(7.1)式より明らかなように、 $Q_{crit}$ を増やすにはメモリセル容量  $C_S$ を大きくすることが 有効であるが、チップサイズの制限からメモリセルサイズを大きくして  $C_S$ を大きくするのは限 界がある。第5章で述べたように、Hi-C 構造はメモリセルサイズを大きくすることなしに  $C_S$ を大きくすることができるために、ソフトエラー改善の観点からも実用的なメモリセル構造という ことができる。 図 7.5 に示す Hi - C 構造のメモリセルを有するダイナミックMOS RAM (N<sup>+</sup>ビット線の Hi - C セル)と,図7.5 と全く同じ構造で Hi - C 構造のみを除去したメモリセルを有するダイ ナミック MOS RAM (N<sup>+</sup> ビット線の従来セル)との両方を試作し(容量は64 Kビット), 両者のソフトエラー発生率を比較したのが図7.6 及び図7.7 である。ここで、Hi - C 構造を形成 するイオン注入工程の条件として、N<sup>+</sup> の形成には160 KeV、3×10<sup>13</sup> cm<sup>2</sup>の砒素イオンの 注入,及び P<sup>+</sup>の形成には140 KeV,7×10<sup>12</sup> cm<sup>2</sup>のボロンイオンの注入を用いている。図 7.6 は <sup>241</sup> Am 8.4  $\mu$ Ci によるソフトエラー発生率のサイクル時間依存性を示したものであり、 最小サイクル時間から100  $\mu$ s付近まではサイクル時間に依存した特性を示している。

図7.7 はソフトエラー発生率の供給電源  $V_{CC}$  依存性を示したものである。  $V_{CC} = 5.0$  V での 値を比較すると、Hi - C セルは従来セル(Hi - C なし)に比べて約10倍の改善がなされてい ることが確かめられた。また、Hi - C セルの  $V_{CC} = 5.0$  V での値は従来セルの場合の 6.3 V に 相当し、この結果から Hi - C 構造によってメモリセル容量が約26%増加していることが分かる。



- 図 7.6 ソフトエラー発生率のサイクル 時間依存性
  - (a) N<sup>+</sup>ビット線の従来セル

(b) N<sup>+</sup>ビット線のHi-Cセル



図 7.7 ソフトエラー発生率の Vcc

依存性

(a) N<sup>+</sup>ビット線の従来セル

(b) N<sup>+</sup>ビット線の Hi-Cセル

実際にHi-C セルによる蓄積電荷量の増加量を,図7.8に示したテストデバイスを用いて測定した。図7.9はその出力波形で,Hi-C セルの蓄積電荷量は従来セルに比べて,約30%増加することが確かめられ,この値はソフトエラー発生率より求められた結果とよく一致している。



図7.8 Hi-Cセルのテストデバイス



図 7.9 テストデバイスの出力波形

(2) ポリシリコンビット線

図7.6 に示すように、最小サイクル時間におけるソフトエラーは主としてビット線で起こってお り、このビット線でのソフトエラー発生率はメモリセルのソフトエラー発生率より2桁以上大きく なっている。このため、ソフトエラーの改善策として臨界電荷量を増加させるほかに、少数キャリ アの収集効率を低くするビット線の構造、すなわち、少数キャリアを収集する N<sup>+</sup> 拡散面積の少な いポリシリコンビット線を採用することが有効と考えられる。

図7.10に、ポリシリコンビット線を採用したHi - C 構造のメモリセル(図5.3と同一)を示 す。図7.5に示した N<sup>+</sup> ビット線の Hi - C構造のメモリセルに比較して、ビット線の N<sup>+</sup> 拡散面 積は1/2になり、また、ビット線の容量 C<sub>B</sub>は6%減少し、メモリセル容量 C<sub>S</sub> は8%増加した。

N<sup>+</sup>ビット線の Hi - C セルを有するダイナミック MOS RAM と,ポリシリコンビット線の Hi - C セルを有するダイナミック MOS RAM との両方を試作し(容量64Kビット),両者 のソフトエラー発生率を比較したのが図7.11及び図7.12である。比較のために,図7.11及び 図7.12において N<sup>+</sup>ビット線の従来セルの結果も同時に示している。



図7.10 ポリシリコンビット線の Hi-C セル

 $V_{CC} = 5.0 V$  でのソフトエラー発生率を比較すると、ポリシリコンビット線の採用により4.7 倍のソフトエラーの改善がなされていることが分かる。但し、この4.7倍の改善のなかには、メモ リセル容量  $C_8$ の増加、ビット線の容量  $C_B$ の減少の効果も寄与している。

なお、(7-1)式より明らかなように、読み出し時のワード線の電圧 V<sub>WL</sub> を高くすることは Q<sub>crit</sub> を増やすのに有効な手段である。このため、回路的にはメモリセル構造の異なる3種のダ イナミック MOS RAM に対して、第5章で述べた新規なワード線昇圧回路をすべて採用してい る。これについては後で詳述する。



図 7.11 ソフトエラー発生率のサイク ル時間依存性

(a) N<sup>+</sup>ビット線の従来セル

(b) N<sup>+</sup>ビット線の Hi-C セル

(c) ポリシリコンビット線のHi-C セル





(a) N<sup>+</sup>ビット線の従来セル

(b) N<sup>+</sup>ビット線の Hi-Cセル

(c) ポリシリコンビット線のHi-Cセル

7.2.2 ソフトエラーを考慮した回路設計

(1) センスアンプ回路の動作タイミング

(7.1)式は、センスアンプ感度  $\Delta V_S$  が向上すれば、すなわち  $\Delta V_S$  が小さくなればそれだけ  $Q_{crit}$  を増やすことができることを意味している。従って、センスアンプ回路の動作タイミング の最適化によってソフトエラーの改善が期待される。

(1) 図 7.1 3 に示すセンスアンプ回路におけるセンスアンプ感度 ΔVs は次式で表わすことができる。

$$\Delta \mathbf{V}_{\mathrm{S}} = \sqrt{\frac{2\,\boldsymbol{\alpha}\cdot\mathbf{K}\cdot\mathbf{C}_{\mathrm{B}}}{\beta_{0}}} \left(\frac{\Delta\mathbf{C}_{\mathrm{B}}}{\mathbf{C}_{\mathrm{B}}} + \frac{\Delta\beta_{0}}{\beta_{0}}\right) + 2\cdot\Delta\mathbf{V}_{\mathrm{TH}}$$
(7.2)

ここで、αはビット線の電位下降速度とフリップフロップソース端電位の下降速度比、Kはフリップフロップソース端電位  $\phi_S$ の下降速度、C<sub>B</sub>はビット線の容量の平均値、 $\beta_0$ はフリップフロップを構成している MOS FETのコンダクタンス定数の平均値、 $\Delta C_B$ ,  $\Delta \beta_0$ ,  $\Delta V_{TH}$  は それぞれビット線の容量、フリップフロップのコンダクタンス定数、その閾値電圧のばらつきである。

(7.2)式は動作タイミングによって  $4V_8$  を小さくできる要素はフリップフロップソース端電  $\phi_8$  の波形であることを意味し、本節では、ソフトエラー改善の観点から  $\phi_8$ の波形の最適化を

-127-

検討する。 $\phi_S$ の波形は、クロック  $\phi_1 \ge \phi_2$  によって制御されるが、今回  $\phi_S$ の波形を変化させ たパラメータは  $\phi_1$  のタイミングとMOS FET Q<sub>2</sub>のゲート幅(W<sub>Q2</sub>)である。W<sub>Q2</sub>はW<sub>Q1</sub> (MOS FET Q<sub>1</sub>のゲート幅)に比べて非常に小さく、 $\phi_S$ は2段階で接地する。



図7.13 センスアンプ回路とその動作タイミング

 $\phi_1$ のタイミングをパラメータとしたときの $\phi_S$ 波形を図7.14に示す。bはaに比べて約1 ns 遅延させた場合であり,cは更にbより約2 ns 遅延させた場合である。また,図7.15はセ ンスアンプのソース端下降速度Kをパラメータとした $\phi_S$ 波形である。eはdにおける Wq2を½ とした波形である。ソフトエラーの改善度は,V<sub>CC</sub> = 4.5 V, tc = 1  $\mu$ s において,<sup>241</sup>Am 8.4  $\mu$ Ciのα線源による加速試験により求めた。表7.1の実験結果は,aおよびdの場合を基準 とした正規化値で示してある。センスタイミング $\phi_1$ によるソフトエラーの改善度は,Cの実験に よれば最大約3倍得られた。Cの改善は、センス信号遅延による読み出し電荷量の増加であると考 えられる。一方、フリップフロップソース端下降速度Kによる改善度は殆んどなく、デバイスのバ ラッキに含まれ、この実験結果では悪くなっている。この原因は、フリップフロップソース端下降 速度Kが(7.2)式の第1項にだけしか寄与していないことと、 $4V_S$ が標準的な条件(電源電圧、 温度)では非常に小さな値であるためであると考えられる。しかし、 $\phi_S$  波形を最適化することに よって、数倍のソフトエラー率の改善ができることが分かる。



図 7.1 4 *ϕ* S の波形−1

図7.15 ● の波形-2

| ● S 波形 | ソフトエラー改善度 |
|--------|-----------|
| a      | 1         |
| b      | 1.3       |
| с      | 2.7       |
| d      | 1         |
| e      | 0.96      |

表 7.1 ソフトエラーの改善度

(2) ワード線の昇圧

第5章で述べた新規なワード線昇圧回路は、高速にワード線  $\phi_{WL}$  を  $V_{CC} + V_{TH}$  以上に立ち上げることが可能である。従って、(7.1)式より明らかなように、読み出し時のワード線の電圧  $V_{WL}$  を高くして  $Q_{crit}$  を増やすことができるため、ソフトエラー対策としても、きわめて有効であることを示す。

ワード線 ØWL とセンスアンプ動作の関係を図7.16に示す。図7.16(a)はワード線の電圧 VWL

が Vcc の場合で,その Qcrit は小さく,ソフトエラーに対しては不利である。図7.16 (b)は, 一般に行われているワード線昇圧のタイミング例であるが,図に示したように,センスアンプ動作 が完了してからワード線を昇圧するもので,主にリフレッシュ保持特性を良くするのが目的であり, ソフトエラーは改善されない。今回検討したのは,図7.16(c)に示したもので,ワード線をセンス アンプ動作開始前に昇圧しているのが大きな特徴で,ワード線が Vcc レベルより以上に昇圧され た分だけ Qcritが大きくなる。

ワード線昇圧の効果を調べるために<sup>241</sup> Am 8.4 µCi によるソフトエラー発生率の供給電源 Vcc 依存性を測定した。図7.17は,その結果を示し,ワード線を昇圧したものと,メモリチップ内部 の配線をレーザ光線により切断して,昇圧しなくしたものと比較した。

ワード線を昇圧したときの  $V_{CC} = 5.0 V$  でのソフトエラー発生率は,昇圧していないときの  $V_{CC} = 6.0 V$ の値に相当しており,言い換えれば, $V_{CC} = 5.0 V$ のとき,内部のワード線は 6.0 Vまで昇圧されていることになる。また,図7.17より $V_{CC} = 5.0 V$ でのソフトエラー発生 率を比較すると,ワード線の昇圧によって約15倍の改善がなされていることが確かめられた。



図7.16 ワード線昇圧とセンスタイミングの関係



図7.17 ワード線昇圧によるソフトエラー改善

7.2.3 ソフトエラー改善のまとめ

ダイナミック MOS RAMのソフトエラー改善策として①Hi-C セル、②ポリシリコンビット線、③ワード線の昇圧を検討したが、それぞれに対するソフトエラー改善の効果を表 7.2 にまとめた。ワード線を昇圧しない N<sup>+</sup> ビット線の従来セルを基準とした正規化値で示してある。

ワード線を昇圧しない N<sup>+</sup> ビット線の従来セルにおいては、 V<sub>CC</sub> = 5.0 V での臨界電荷量は 0.0 6 4 pC であったが、メモリセルサイズ及びチップサイズを大きくすることなしに、上記の改 善策を施すことにより、臨界電荷量は 0.1 1 7 pC と 1.8 倍に増加した。これによって、ソフトエ ラー改善率が7 0 0 倍と大幅に改善されていることが、放射線源<sup>241</sup> Am 8.4  $\mu$ Ci を使用した評価 より明らかとなった。

|   | デバイス          | メモリセル<br>容量(pF) | 臨界電荷量<br>( pC ) | 改善率          |
|---|---------------|-----------------|-----------------|--------------|
| 1 | 従 来           | 0.040           | 0.064           | 1            |
| 2 | Hi – C セル     | 0.052           | 0.083           | ~ 10         |
| 3 | 2)+ ワード線昇圧    | 0.052           | 0.109           | $\sim$ 150   |
| 4 | 3)+ポリシリコンビット線 | 0.056           | 0.117           | $\sim$ 7 0 0 |

表 7.2 ソフトエラー改善結果のまとめ

#### 7.3 ホットエレクトロン効果とその抑制策

7.3.1 64K(D) RAM による長時間ストレス

ホットエレクトロンのトラップ効果によって、ダイナミック MOS RAMの性能劣化が起こる ことを、実効チャネル長(L<sub>eff</sub>)1.9  $\mu$ m を有する 64K(D)RAMによって調べた結果を、 図7.18及び図7.19に示す。試作したダイナミック MOS RAMに一定温度で(ここでは T<sub>a</sub> =10℃),各種の V<sub>CC</sub> 電源電圧を印加して(ここでは V<sub>CC</sub>=10 V)長時間メモリ動作を行わ せながら(長時間ストレスとよぶ),ある時間毎にアクセス時間等のメモリ性能特性を自動測定し た。図7.18は、アクセス時間のシフトが20時間から80時間の間に急激に起こり、100時間 を越えると飽和する様子を示している。100時間後にはRAS(Row Address Strobe) アクセス時間が18ns遅くなり、またCAS(Columu Address Strobe)アクセス時 間が12ns遅くなっている。一方,図7.19は、アドレスホールド時間のシフトを示すが、コラ ムアドレスのホールド時間のシフトは、図7.18に示すアクセス時間のシフトと類似した変化を示 すのに対し、ロウアドレスのホールド時間はほとんど変化していない。上記の実験的事実は、アク セス時間のシフトがダイナミック MOS RAMの各回路ブロック毎に均一に起こっているのでは なく、ホットエレクトロンの影響を受け易いクリティカルな経路があることを意味している。

実際,長時間ストレスの印加前後で,各回路ブロックの内部波形を比較することにより, RAS アクセス時間のシフトを各回路ブロックで分解して,解析した結果が図7.20である。図7.20よ り,入力バッファ,ロウアドレスバッファ,ワードドライバ及びコラムドライバの回路ブロックで



図 7.18 64K (D) RAM(Leff=1.9 µm)のアクセス時間のシフト



図7.19 64K(D)RAM(Leff=1.9µm)のアドレスホールド 時間のシフト



図 7.20 48時間の長時間ストレス(V<sub>CC</sub> = 10 V, T<sub>a</sub> =10 °C)後に おける RAS アクセス時間のシフトの分析

は、長時間ストレスの前後で遅延時間の変化はみられないが、センスアンプ回路を動作させるバッファ、コラムアドレスバッファ及び出力バッファの回路ブロックではその変化がみられ、RASアクセス時間のシフトに寄与していることがわかる。ダイナミック MOS RAMの動作を考えれば、図7.20の結果は図7.18及び図7.19で示した経時変化とよく対応していると言える。

さて、ダイナミック MOS RAMにおいては、各回路ブロックのドライバ回路はほとんど同じ 回路構成をとるのが通例であり、その典型的なドライバ回路の一例を図7.2.2の点線で囲った中に 示す。従って、その典型的なドライバ回路に注目して、その長時間ストレスによる振舞を詳細に調 べることは、各回路ブロックの集合として組み立てられているダイナミック MOS RAMの長時 間ストレスによるアクセス時間のシフトを解明するうえで有効である。これについては次節で述べ る。

7.3.2 テストデバイスによる長時間ストレス

典型的なドライバ回路の長時間ストレスによる振舞を調べるために、図7.21に示すようなテス トデバイスを製作した。テストデバイスはP型シリコン基板(20 $\Omega$ ・cm,(100))上にNチ ャネルのダブルポリシリコンプロセスを使って製作されており、その等価回路を図7.22に示す。 図7.22に示すように、テストデバイスは点線で囲まれたダイナミックインバータ回路と、各 MOS FET( $Q_1 \sim Q_{13}$ )のV<sub>TH</sub>を測定するためのV<sub>TH</sub> 測定用 MOS FET( $Q_M$ )か ら構成されている。Q<sub>M</sub>の役目の一つは、ダイナミックインバータ回路に入力クロック(V<sub>IN</sub>)を 印加して動作させているときには、Q<sub>M</sub>のゲート電極であるV<sub>TM</sub>を0Vにして、内部ノードN<sub>1</sub> ~N<sub>6</sub>の浮遊容量を最小にすることである。一方、各 MOS FET( $Q_1 \sim Q_{13}$ )のV<sub>TH</sub>を測 定するときには、V<sub>TM</sub>を"H"レベルにして内部ノードN<sub>1</sub>~N<sub>6</sub>と外部端子E<sub>1</sub>~E<sub>6</sub> とを接続 する役目をQ<sub>M</sub>は有している。

試作したテストデバイスに一定温度で、ある一定の V<sub>CC</sub> 電源電圧を印加して長時間ダイナミッ クインバータ動作を行わせながら(長時間ストレス)、ある時間毎に各 MOS FET ( $Q_1 \sim Q_{13}$ ) の V<sub>TH</sub>を自動測定した。表7.3 は V<sub>CC</sub>=10 V, Ta=10 °C という長時間ストレス条件で、35 時間ストレスを印加した後の V<sub>TH</sub> シフトの値( $dV_{TH}$ )を示す。表7.3 より分かるように、いく つかの特定の MOS FET( $Q_2$ ,  $Q_6$ ,  $Q_8$ ,  $Q_{11}$  及び $Q_{12}$ )では V<sub>TH</sub> シフトが大きいが、他の MOS FETではほとんど V<sub>TH</sub> シフトが見られない。つまり、表7.3 は、ダイナミックインバ ータ回路のなかである特定の MOS FET が実際の動作状態において、ホットエレクトロンの影 響を受け易いことを示している。

上記の実験より,いくつかの特定の MOS FETの V<sub>TH</sub> シフトが起こったとき,ダイナミッ クインバータ回路としての性能を示す,立ち上り時間及び立ち下り時間の劣化が引き起こされるこ とが予想される。これを確認するために,全く同一の電気的性能を有する二つのテストデバイスを


図7.21 テストデバイスのチップ写真



図7.22 テストデバイスの等価回路

準備し、そのうちの一方だけに長時間ストレスを印加した後、両者の立ち上り時間及び立ち下り時間を比較した。 $V_{CC} = 1 \ 0 \ V$ ,  $Ta = 1 \ 0 \ C$  という長時間ストレス条件で、35時間ストレスを印加した後での比較結果を図7.23に示す。予想された通り、長時間ストレスにより立ち上り時間に 1.3 ns の劣化がみられ、立ち下り時間に 0.9 ns の劣化がみられている。図7.24 は実験的に

得られた  $V_{TH}$  シフトのデータ(表7.3)を回路シュミレーションプログラムに代入して,長時間 ストレス印加前後のダイナミックインバータ回路の出力( $V_0$ )をシュミレーションした結果である。 シュミレーションでは立ち上り時間に 1.5 ns の劣化がみられ,立ち下り時間に 1.0 ns の劣化が みられており,実験値とよく一致している。

以上のテストデバイスによる長時間ストレスの実験結果より、ホットエレクトロンによるダイナ ミック MOS RAMの性能劣化は、いくつかの特定の MOS FETの V<sub>TH</sub> シフトに起因する と結論できる。

従って,ダイナミック MOS RAMの回路設計者の立場からすれば,実際の動作状態において ホットエレクトロンの影響を受け易い MOS FETを回路設計の段階で予見するモデルが実用的 見地から必要となってくる。これについては次節で述べる。

表7.3 35時間の長時間ストレス( $V_{CC} = 10 V$ ,  $T_a = 10 C$ )後における  $V_{TH} シフトの値(\Delta V_{TH})$ とPの計算値

| MOSFET | Leff(µm) | $\Delta V_{\rm TH}(V)$ | Р                 | MOSFET | Lef f(µm | ) $\Delta V_{TH}(V)$ | Р                 |
|--------|----------|------------------------|-------------------|--------|----------|----------------------|-------------------|
| Q1     | 1.9      | 0.00                   | 0                 | Q8     | 1.9      | 1.39                 | 5×10 <sup>2</sup> |
| Q 2    | 1.9      | 1.45                   | 1×10 <sup>4</sup> | Q9     | 1.9      | 0.00                 | 0                 |
| Q 3    | 1.9      | 0.00                   | 0.5               | Q10    | 1.9      | 0.00                 | 5×10              |
| Q 4    | 1.9      | 0.00                   | 6                 | Q11    | 2.4      | 1.10                 | $5 \times 10^{3}$ |
| Q 5    | 1.9      | 0.00                   | 2                 | Q12    | 1.9      | 0.22                 | $2 \times 10^{2}$ |
| Q 6    | 1.9      | 2.09                   | 1×10 <sup>3</sup> | Q13    | 1.9      | 0.00                 | 1×10              |
| Q7     | 1.9      | 0.00                   | 0.5               |        |          |                      |                   |



# 5 ns/div. $V_{cc}=4.5 \text{ V}$

図7.23 長時間ストレス(V<sub>CC</sub>=10V, Ta=10℃,35時間後) による立ち上り時間及び立ち下り時間の劣化



図7.24 長時間ストレスによる立ち上り時間及び立ち下り時間の劣化 のシュミレーション

7.3.3. 実用的モデル

今まで、ダイナミック MOS RAM のレベル、次にテストデバイスのレベルというように、分 解しながらホットエレクトロンの影響を調べてきたが、最後にはやはり MOS FET 単体レベル に戻って考察する必要がある。図7.25は、テストデバイスとほぼ同一の製造プロセスで製作され た MOS FET に、各種のゲート電圧 ( $V_{GS}$ ) とドレイン電圧 ( $V_{DS}$ )の組合せのバイアス条件 で長時間ストレスを印加しながら  $V_{TH}$  シフトを測定した結果の一部である。図7.25より次のこ とがいえる。

- ① ドレイン電圧が一定のとき(ここでは  $V_{DS} = 12V$ )、 $V_{TH}$ シフトのスピードはゲート電 圧が小さいほど早い。
- ②  $V_{DS} = 12V$ のとき、ゲート電圧  $V_{GS}$ が7V以上では、 $V_{TH}$ の飽和値自体は一定となる。

③ 一方、ゲート電圧  $V_{GS}$  が 6V以下のときには、  $\Delta V_{TH}$  の飽和値自体は小さくなる。

以上のデータを MOS FET ドレイン近傍のゲート酸化膜中の電界E=  $(V_{GS} - V_{DS})/tox$ (tox はゲート酸化膜厚)を横軸にとって整理したのが図7.26及び図7.27である。図7.26 は縦軸に、 $dV_{TH}$ が飽和値の50%に達するまでの時間の逆数をとったもので、 $V_{TH}$ シフトの スピードを表わしている。すなわち、図7.26は $V_{TH}$ シフトのスピードは強くゲート酸化膜中 の電界Eに依存していることを示している。一方、図7.27は縦軸に、 $dV_{TH}$ の飽和値をとった もので、Eの値がある臨界値よりも負の方向に大きくなると $dV_{TH}$ の飽和値が急激に小さくなっ てくることを示している。このEの臨界値はほぼ-10<sup>6</sup> V/cm である。従って、Eの値が負の方 向に $-10^6$  V / cmより大きい領域では、 $V_{TH}$  シフトのスピードは早いが、 $\Delta V_{TH}$ の飽和値は小 さく、ホットエレクトロンの振舞としては複雑な領域である(図7.28において直線A-Bより下 の領域に対応)。





### 逆数対ゲート酸化膜中の電界E



図7.27 **ΔVTH**の飽和値対ゲート酸化膜中の電界E

このような解析に基づき、 $V_{TH}$ シフトのスピードを相対的に表わす重み関数W( $V_{GS}$ , $V_{DS}$ ) を $V_{GS}$ 及び $V_{DS}$ の関数として、 $V_{GS} - V_{DS}$ 平面上に等ポテンシャル線の形で表わしたのが図 7.28である。図7.28において、ある1本の等ポテンシャル線に沿っては $V_{TH}$ シフトのスピー ドは同じであることを意味し、隣りの等ポテンシャル線に沿っては10倍のスピードで $V_{TH}$ がシ フトすることを意味している。図7.28の中の直線A-BはE=-10<sup>6</sup> V/cm に対応しており、 よって、直線A-Bより下の領域では、 $V_{TH}$ シフトのスピードは早いが、 $4V_{TH}$ の飽和値は小 さい領域に相当する。今回の実用的モデルでは、実用的見地より、 $4V_{TH}$ の飽和値が小さいこと を考慮して、直線A-Bより下の領域ではホットエレクトロンの影響をほとんど無視できるとして 簡略化を計っている。従って、図7.28において意味があるのは、直線A-Bより上の領域であり、 そこではドレイン電圧 $V_{DS}$ が一定のときには、ゲート電圧 $V_{GS}$ が小さい方がホットエレクトロ ンの影響が大きいことを示しており、これは実験的事実と符合していることが分かる。また、 $V_{GS}$ = $V_{DS}$ の直線に沿っては $V_{GS}$ (= $V_{DS}$ )の値が大きいほど、よりホットエレクトロンの影響が 大きいことを示しており、これも実験的事実と符合している。

図7.28の実用的モデルに基づき、7.3.2節で述べたテストデバイスにおける各 MOS FET ( $Q_1 \sim Q_{13}$ )のトランジスタ動作点解析を回路シュミレーションプログラムによって行った。つ まり、 $V_{GS} - V_{DS}$ 平面上に各 MOS FET が動作状態に応じて描く軌跡を求めることができ ( $V_{GS} - V_{DS}$ 軌跡),その一例を図7.29に示す。 $V_{TH}$ シフトがほとんどみられない $Q_5$ の MOS FET(表7.3参照)は重み付けの小さい安全な領域内で動作していることが,図7.28 と図7.29を比較することにより分かる。一方、 $\Delta V_{TH} = 2.09 V$ と $V_{TH}$ シフトが大きい $Q_6$ 

-139-

の MOS FET では重み付けの大きい領域を経由しながら  $V_{GS} - V_{DS}$ 軌跡を描いている。数学的には、実際の動作状態における MOS FET の  $V_{TH}$  シフトの度合Pは、重み関数W( $V_{GS}$ ,  $V_{DS}$ )を  $V_{GS} - V_{DS}$  軌跡に沿って積分することにより求めることができる。よって、次式を得ることができる。

$$P = \oint W (V_{GS}, V_{DS}) dt \propto \varDelta V_{TH}$$

 $\begin{array}{c}
14 \\
12 \\
10 \\
\hline 0 \\
\hline$ 

図 7.28 V<sub>TH</sub>シフトのスピードを相対的に表わす重み
 関数W(V<sub>GS</sub>, V<sub>DS</sub>)

表7.3に(7.3)式によって計算したPの値も掲載している。表7.3より次のことが言える。

① 大きな  $V_{TH}$  シフトがみられる MOS FET はPの値が $2 \times 10^2$  より大きい MOS FET と対応している。

② Pの値が $5 \times 10$  より小さい場合には  $V_{TH}$  シフトがほとんどみられない。

従って,図7.28に示す実用的モデルを回路シュミレーションプログラムと組合せることにより, 実際の動作状態においてホットエレクトロンの影響を受け易い MOS FET を容易に予見するこ とができる。回路的な対策としては,予見に基づいて特定の MOS FET に限りトランジスタの チャネル長を少し長くすればよい。

従って,図7.28の実用的モデルは、ダイナミック MOS RAM の回路設計の観点より、ホットエレクトロン対策として極めて有効なものであることが示された。

(7.3)



図7.29 テストデバイスの MOS FET Q5 及び Q6 の VGS - VDS 軌跡

#### 7.4 結 言

本章では、大容量半導体メモリとして、ダイナミック MOS RAM が本命であるという結論に基 づき、ダイナミック MOS RAM の大容量化を更に討るために必要な、①ソフトエラー、②ホット エレクトロン効果、という2つの物理的制約に対する技術的打開策を、64K(D) RAM を使って 検討した。

ソフトエラー発生率は臨界電荷量  $Q_{crit}$ に強く依存するという見地より,  $Q_{crit}$ を増やす方法 を検討した。  $Q_{crit}$ を大きくする第1の方向は、メモリセル容量を大きくすることであり、この目 的のためには、メモリセルサイズを大きくすることなしに、メモリセル容量を30%大きくできる Hi-C(High Capacitance)セルが有効であることが示された。すなわち、Hi-C セル によって約10倍のソフトエラーの改善がなされることが実証された。

Q<sub>crit</sub>を大きくする第2の方向は、メモリ情報の読み出し時のワード線電圧を高くすることであ り、この目的のためには、新規なワード線昇圧回路が有効であることが示された。すなわち、ワード 線の昇圧によって約15倍のソフトエラーの改善がなされることが実証された。

-141-

また,電荷の収集効率の低減もソフトエラーの改善に有効であるという見地から,ポリシリコンビット線の検討を行い,その結果,ビット線のN<sup>+</sup> 拡散面積は 1/2 になり,約4.7倍のソフトエラーの改善が達成された。

以上のソフトエラー改善策によって,最初  $Q_{crit} = 0.064 \text{ pC}$ であったものが,メモリセルサ イズを大きくすることなしに  $Q_{crit} = 0.117 \text{ pC}$ と 1.8 倍に増やすことができ,ソフトエラー改 善率が700倍と大幅に改善されていることを明らかにした。

次に、回路設計の立場より、ホットエレクトロンのトラップ効果によるダイナミック MOS RAM のアクセス時間のシフト等の性能劣化を調べた。その結果、実際のメモリチップの動作状態において は、すべての MOS FET がホットエレクトロンの影響を受ける訳ではなく、特定の MOS FET のみに V<sub>TH</sub> (V<sub>TH</sub>; MOS FET の閾値電圧)シフトが見られることを解明した。従って、実用 的見地から、実際の動作状態においてホットエレクトロンの影響を受け易い MOS FET を回路設 計の時点で予見することを検討した。そして、MOS FET 単体の V<sub>TH</sub> シフトのデータに基づき、 V<sub>TH</sub> シフトのスピードを相対的に表わす重み関数W (V<sub>GS</sub>, V<sub>DS</sub>)(V<sub>GS</sub>; ゲート電圧, V<sub>DS</sub>; ドレイン電圧)を提案し、この重み関数W (V<sub>GS</sub>, V<sub>DS</sub>)として表わされた実用的モデルを回路シ ュミレーションプログラムと組合せることにより、ホットエレクトロンの影響を受け易い MOS FETを容易に予見できることを実証した。従って、ここで提案された実用的モデルは、ダイナミッ ク MOS RAMの回路設計の観点より、ホットエレクトロン対策として極めて有効なものであると いえよう。

### 参考文献

- T.C. May and M.H. Woods, "A New Physical Mechanism for Soft Error in Dynamic Memories", in Proc. 1978 Int. Reliability Phys.Symp. Apr. 1978, pp. 33-40.
- (2) D.S.Yaney, J.T.Nelson and L.L.Vanskike, "Alpha-particle Tracks in Silicon and their effect on Dynamic MOS RAM Reliability", IEEE Trans. Electron Devices, vol. ED-26, pp. 10-16, 1979.
- (3) A.F.Tasch, Jr., P.K.Chatterjee, H-S Fu and T.C.Holloway,
   "The Hi-C RAM Cell Concept", IEEE Trans. Electron Devices, vol. ED-25, pp. 33-42,1978.
- (4) V.L.Rideout, "Double Polysilicon Dynamic Memory Cell with Polysilicon Bit Line", IBM Tech.Disc.Bull., vol.21, pp. 3828-3831, 1979.
- (5) M.Yamada, M. Taniguchi, T. Yoshihara, S. Takano, H. Matsumoto, T. Nishimura, T. Nakano, and Y.Gamou, "Soft Error Improvement of Dynamic RAM with Hi-C Structure", IEEE IEDM Tech. Digest, pp. 578-581 (Washington D.C., 1980).
- (6) S.A.Abbas and R.C.Dockerty, "N-Channel IGFET Design Limitations due to Hot Electron Trapping", IEEE IEDM Tech. Digest, pp. 35-38 (Washington D.C., 1975).
- (7) T.H.Ning, P.W.Cook, R.H. Dennard, C.M.Osburn, S.E.
  Schuster and H-N. Yu, "Hot Electron Design Constraints for one-microm IGFET's", IEEE IEDM Tech. Digest, pp. 472-475 (Washington D.C., 1978).

-143-

- (8) T.H.Ning, P.W.Cook, R.H.Dennard, C.M.Osburn, S.E. Schuster and H-N.Yu, " $1 \mu m$  MOSFET VLSI Technology: Part IV-Hot-Electron Design Constraints", IEEE Trans. Electron Devices, vol. ED-26, pp. 346-353, 1979.
- (9) P. E. Cottrell, R.R. Troutman and T.H. Ning, "Hot-Electron
   Emission in N-Channel IGFET's ", IEEE Trans. Electron Devices, vol. ED-26, pp. 520-533, 1979.
- R.R.Troutman, T.V.Harroun, P.E.Cottrell and S.N. Chakravarti, "Hot-Electron Design Considerations for High-Density RAM Chips", IEEE Trans. Electron Devices, vol. ED-27, pp. 1629-1639, 1980.
- H.Matsumoto, K. Sawada, S.Asai, M.Hirayama and K.Nagasawa,
   "Effects of Long-Term Stress on IGFET Degradations Due to Hot Electron Trapping", IEEE Trans. Electron Devices, vol. ED-28, pp. 923-928, 1981.
- 12 H. Matsumoto, K. Sawada, S. Asai, M. Hirayama and K. Nagasawa, "Effects of Long Term Stress on Hot Electron Trapping", Jpn. J. Appl. Phys., vol. 20 Supplement 20-1, pp. 255-260, 1981.
- M. Yamada, H. Matsumoto, T. Kobayashi, M. Kumanoya, M. Taniguchi and T. Nakano, "Hot-Electron Trapping Effects of Short Channel 64K Dynamic MOS RAM", Jpn. J. Appl. Phys., vol. 22 Supplement 22-1, pp. 59-62, 1983.
- (14) 山田,松本,小林,熊野谷,谷口,中野 "64K MOS DRAM のホットエレクトロン
   トラップ効果 ", 電子デバイス研究会資料(電気学会)EDD-83-41,1983.

-144-

- (5) 吉原,高野,中野 "MOS ダイナミック RAM のソフトエラー ", 信学論(C)
   vol.J 64-C, 8, pp.469-474, (昭56-8).
- (16) 長山.熊野谷,山田,吉原,谷口 "ソフトエラーを考慮したダイナミック MOS RAM
   の回路設計 ",信学論(C) vol.J65-C,7,pp.522-529(昭57-7).
- (17) 下酉,長山,中野 "ダイナミック MOS RAM のセンスアンプ感度 ", 信学論(C),
   vol. J61-C, 6, p 399-401(昭53-06).

### 第8章 結 論

CCDメモリとダイナミック MOS RAM という大容量化に対して,圧倒的に有利な2種類の大容量半導体メモリの高性能化に関し,基礎的研究及びその工学的応用に関して行った種々の実験と, その理論的考察を第2章から第7章にわたって述べた。本研究によって得られた結論を総括して以下 に示す。

- (1) CCDメモリを高集積化するために、CCDメモリが本質的にアナログ素子である点に注目し、 1つのメモリセルに4段階の電荷充填状態を与えて2ビット分を記憶させ、ビット充填密度を従来 の2倍にできる Multilevel Storage(MLS) 方式の検討を行った。その結果、MLS方式 に伴っていた回路的な困難さを克服する、新規な入力回路及び新規な検出回路を提案し、その有効 性をテストデバイスによって実証した。(第2章)
- (2) 転送効率が99.95%の現状では,64ステージがMLS方式によるCCDシフトレジスタの長 さであり、この場合,検出回路の占める面積がメモリ部の38%にもなっている。

しかし,転送効率がさらに良く,99.99%以上になれば,ステージ数を128~256にとり うるので,検出回路の占める面積の割合は減少してゆき,128ステージで19%,256ステー ジでは9%になる。従って,MLS方式の問題点は転送効率にあり,転送効率さえ良ければ自由度 が広がり,チップ利用効率の高いCCDメモリを構成できることを明らかにした。(第2章)

- (3) CCDメモリを高集積化するために、8相の転送クロックによって空のポテンシャル井戸を移してゆき、4ストレージセルで8ビット分を記憶させ、ビット充填密度を従来の1.5倍にできる新規なElectrode per Bit(E/B)方式の検討を行った。その結果、従来のE/B方式のもつ少い信号電荷量という欠点をなくし、信号電荷量を0.16pCと大きくとれ、ビット当りのメモリセルサイズ150µm<sup>2</sup>と小さくできることを示した。(第2章)
- (4) 8相の転送クロックをオンチップで発生させることを検討し、その結果、ダイナミック回路の全面的採用により51.6mW(周波数250KHz)と低消費電力であり、かつクロックドライバ出力段の工夫により、1.5V以下の小さなカップリングノイズにおさえられた転送クロックの発生が実現できた。この転送クロックの内蔵により、従来転送クロックの有する数百pFもの入力容量が実装上CCDメモリを使いにくいものにしていたという欠点を解決することができた。(第2章)
- (5) CCDメモリの高性能化のために行った,8相の転送クロックによる新規なE/B方式,8相の 転送クロックの内蔵,電荷分離入力法を用いたAlternate Multiplex (ALM)構造, の研究成果を64KビットCCDメモリに適用し,その工学的効果を明らかにした。すなわち,次

の特徴を有するCCDメモリを実現することができた。

- 転送クロックを含め、全入力が低入力容量のTTL(Transistor Transistor Logic)コンパチブルで使い易い。
- 平均アクセス時間が130µs(動作周波数 f<sub>SE</sub>=1 MHz)と比較的高速である。
- ③ クロックドライバを内蔵しながら、205 mW(f<sub>SE</sub>=1 MHz)と低消費電力である。この うち、転送クロック発生に要する電力は、全消費電力の25%である。
- ④ チップサイズは7.1 mx×4.7 mmで、メモリ部はチップ全体の40%、転送クロック発生回路は 13%を占めており、標準の18ピンDIP(Dual in-line package)に収納されて いるので、高密度実装に適している。

(第3章)

- (6) ダイナミックMOS RAMにおいて、基板電圧発生回路を内蔵する上で問題となる基板電圧 (V<sub>BB</sub>)の変動について考察した。その結果,微視的時間の基板電圧変動の約90%がビット線, 及びデコーダ回路の充放電により引き起こされることを示した。また、34%のセンスアンプ感度 の劣化に相当する、メモリセルの"L"レベルのマージン減少が、微視的時間の基板電圧変動によ り生じることを明らかにし、この変動を減少させるために、チップ上に平滑コンデンサを設けるこ とが有効であることを実証した。(第4章)
- (7) 電源電圧の変動に伴う巨視的時間の基板電圧変動に対しては、 $V_{BB}$ の値が平衡値よりもより負電位になったときに、平衡値に戻す役目を有する $V_{BB}$ リークパス回路が有効であることが示された。すなわち、供給電源 $V_{CC}$ を故意に変化させるVーバンプテストの特性において、 $V_{BB}$ リークパス回路によって 0.7 0 Vの改善がなされることが実証され、かつ理論的にもその効果が確認された。(第4章)
- (8) ダイナミック MOS RAMに不可欠なリフレッシュ操作を容易にするために、1ピンにオートリフレッシュとセルフリフレッシュの2種類のリフレッシュ機能をもたせる上での、回路上の問題点を、特にカウンタとタイマについて検討した。(第4章)
- (9) オンチップでリフレッシュアドレスを提供するカウンタは、低消費電力で、かつ高速であることが必要で、これを実現するために7個のトグルフリップフロップからなる非同期式を採用した。その結果、V<sub>CC</sub> = 4.5 V, Ta = 25 ℃ のときにトグルフリップフロップ1段当りの遅延時間4.8 nsを実現した。(第4章)
- (0) セルフリフレッシュ時に使われるタイマについて、そのセット時間の高精度化を検討し、発振器の精度とチャージポンプの原理を利用したタイマの有効性を示した。

さらに、タイマのセット時間の精度は、発振回路の方で規定され、タイマの高精度化のポイント は発振周波数の安定化にあることを明らかにした。(第4章)

- (11) ダイナミック MOS RAM の高性能化のために行った,基板電圧発生回路の内蔵,リフレッシュ機能の内蔵,Hi-C(High Capacitance)セルのメモリセル,新規な昇圧回路,の研究成果を5V単一電源で動作する64Kビットダイナミック MOS RAM (64K(D)RAM) に適用し,その工学的効果を明らかにした。すなわち,次の特徴を有するダイナミック MOS RAMを実現することができた。
  - チップサイズを大きくすることなしに、660pFのオンチップ平滑コンデンサを形成して、 微視的時間の基板電圧変動を約30%減少させている。
  - ② 1ピンによるリフレッシュ機能を内蔵したことによるチップサイズの増分は1.6%であり、スタンドバイ電流の増分は0.3mAであり、64K(D)RAMとして実用レベルのものである。
  - ③ デバイスとして、Hi-C セルを採用し、メモリセルサイズを大きくすることなしにメモリセル容量を約30%増加させている。
  - ④ 回路として、新規な昇圧回路を採用し、従来の昇圧回路に比べて20%高速化されていると共に、昇圧回路で流れるピーク電流を約40%減少させている。

以上の結果,ビット当りの消費電力・遅延時間(P・D)積は,16K(D)RAMの約1/10 という飛躍的な性能向上が達成され,本研究成果は工学的応用効果の高いことが実証された。(第 5章)

- (12) CCDメモリとダイナミック MOS RAM のいずれが大容量化に適しているかということを、 α粒子によるソフトエラーの観点から比較検討を行った。その結果、ダイナミック MOS RAM では臨界電荷量を増加させるのに、ワード線に昇圧回路が使用でき、さらにメモリセル構造に工夫 を加えてメモリセル容量を大きくできる余地がある。一方、CCDメモリでは、転送クロックのも つ数百 pFの大きな容量負荷のため昇圧回路を使用できない。さらに、CCDメモリにとって重要 なパラメータである転送効率を維持しながら、ストレージセルの容量を大きくできる有効な手段が 見い出せていない。従って、大容量化に対してソフトエラーの観点から、CCDメモリは悲観的で あり、ダイナミック MOS RAM の方が大容量化に適していると結論した。(第6章)
- (13) 以上の第6章の結論に基づき、ダイナミック MOS RAMの大容量化を更に計るために必要な、 ソフトエラーとホットエレクトロン効果という2つの物理的制約に対する技術的打開策の検討を行った。(第7章)
- (14) ソフトエラーの改善策として、臨界電荷量 Q<sub>crit</sub>の増加及び電荷の収集効率の低減という見地から、Hi-C セル構造、ワード線昇圧、ポリシリコンビット線を検討した結果、最初 Q<sub>crit</sub>=
   0.064 pCであったものが、メモリセルサイズを大きくすることなしに Q<sub>crit</sub>=0.117 pC と 1.8 倍に増やすことができ、ソフトエラー改善率が700倍と大幅に改善することができた。
   (第7章)

(i) 回路設計の立場より、ホットエレクトロンのトラップ効果によるダイナミック MOS RAMの 性能劣化に対する実用的モデルを提案した。すなわち、実際のメモリチップの動作状態においては、 すべての MOS FET が一様にホットエレクトロンの影響を受ける訳ではなく、特定の MOS FETのみに  $V_{TH}$  (閾値電圧)シフトが見られることを解明した。これに基づき、実用的見地か ら、  $V_{TH}$ シフトのスピードを相対的に表わす重み関数W( $V_{GS}$ ,  $V_{DS}$ )( $V_{GS}$ ; ゲート電圧,  $V_{DS}$ ;ドレイン電圧) として表わされる実用的モデルを提案し、これを回路シュミレーションプ ログラムと組合せることにより、ホットエレクトロンの影響を受け易い MOS FET を容易に予 見できることを実証した。(第7章)

以上,大容量半導体メモリの高性能化に関する基礎的研究及びその工学的応用より,大容量半導体 メモリの研究開発に対する指針を得ることができた。 本論文をまとめるにあたり,終始御懇切なる御指導と御討論を賜った大阪大学基礎工学部 浜川 圭弘教授に衷心より御礼のことばを申し上げます。

また,本論文の作成にあたり,大阪大学基礎工学部 難波進教授, 藤沢和男教授, 末田正教 授, 山本錠彦教授, 成田信一郎教授には御懇篤なる御検討と御教示を賜わりました。厚く御礼 申し上げます。

本研究の遂行にあたり,終始御懇切なる御教示と御鞭撻を賜り,また研究の機会を与えていただ いた三菱電機株式会社取締役LSI研究所所長 岡久雄博士,同設計技術部部長 蒲生容仁博士, 同プロセス技術部部長 中田秀文博士に厚く御礼申し上げます。

また,本研究の遂行,及び論文の作成にあたり,数々の御教示,御忠告をいただいた三菱電機 LSI研究所設計技術部次長 中野隆生博士,同北伊丹製作所課長 長澤紘一博士に厚く御礼申し 上げます。

また,本論文における数々の分析,解析に御協力いただいた三菱電機北伊丹製作所主幹 谷口真 博士, 長山安治博士, 同LSI研究所主事 吉原務博士, 藤島一康氏に心から感謝します。

末筆ながら,本研究の期間中終始有益な討論と協力をいただいた三菱電機LSI研究所ならびに 北伊丹製作所の各位に心から感謝します。

## 研究業績目録

### 本論文に関する発表論文

|   | 論文題名                       | 著者           | 発表 誌            | 本論文との対比 |  |
|---|----------------------------|--------------|-----------------|---------|--|
| 1 | A New Multilevel Storage   | M. Yamada    | IEEE J. Solid-  | 第2章     |  |
|   | Structure for High Density | K. Fujishima | State Circuits  |         |  |
|   | CCD Memory                 | K. Nagasawa  | vol. SC-13,     |         |  |
|   |                            | Y. Gamou     | pp. 688-693,    |         |  |
|   |                            |              | (Oct. 1978)     |         |  |
| 2 | A New Multilevel Storage   | M. Yamada    | Jpn.J.Appl.     | 第2章     |  |
|   | Structure for High Density | K. Fujishima | Phys.           |         |  |
|   | CCD Memory                 | K. Nagasawa  | vol. 17         |         |  |
|   |                            | Y. Gamou     | Supplement      |         |  |
|   |                            |              | 17—1,           |         |  |
|   |                            |              | pp.263-268,     |         |  |
|   |                            |              | (1978)          |         |  |
| 3 | A New Multiplex            | K. Fujishima | Jpn.J.Appl.     | 第3章     |  |
|   | Input Technique for        | M. Yamada    | Phys.           |         |  |
|   | High Density CCD Memory    | T. Tada      | Vol. 19         |         |  |
|   |                            | S. Takano    | Supplement      |         |  |
|   |                            | M. Yoneda    | 19-1,           |         |  |
|   |                            | Y. Gamou     | pp. 259-263,    |         |  |
|   |                            |              | (1980)          |         |  |
| 4 | All TTL Compatible         | Y. Gamou     | IEEE J. Sol id- | 第 2 章   |  |
|   | CCD Memory with CCD        | M. Yamada    | State Circuits  | 第 3 章   |  |
|   | Clock Generator            | K. Fujishima | vol.SC-15,      |         |  |
|   |                            | T. Tada      | pp.881-886,     |         |  |
|   |                            | S. Takano    | (Oct. 1980)     |         |  |
|   |                            |              |                 |         |  |

| $\left[ \right]$ | 論文題名                   | 著者           | 発表誌             | 本論文との対比 |
|------------------|------------------------|--------------|-----------------|---------|
| 5.               | ダイナミック MOS RAMの内部基     | 下西           | 信学論(C)          | 第 4 章   |
|                  | 板電圧発生回路                | 藤島           | J64-C,Na11,     |         |
|                  |                        | 益 子          | pp.769-776,     |         |
|                  |                        | 山田           | (昭56-11)        |         |
|                  |                        | 中 野          |                 |         |
| 6                | ダイナミック MOS RAMの基板電     | 谷口           |                 | 第 4 章   |
|                  | 王平滑コンデンサ               | 山田           | J65C, №7,       |         |
|                  |                        | 熊野谷          | pp. 530-536,    |         |
|                  |                        | 小林           | (昭57-7)         |         |
|                  |                        | 中 野          |                 |         |
| -                |                        |              |                 |         |
| 17               | Auto/Self Refresh 機能内蔵 |              | 信字論(C)          | 第4章     |
|                  | 64K bit MOS ダイナミック     |              | J66-C, No. 1 ,  | 第5章     |
|                  |                        | 小林           | pp. 62-69,      |         |
|                  |                        | 熊野谷          | (昭58-1)         |         |
|                  |                        | 中野<br>       |                 |         |
| 8                | Fully Boosted 64K      | M. Taniguchi | IEEE J. Sol id- | 第 5 章   |
|                  | Dynamic RAM with       | T. Yoshihara | State Circuits  |         |
|                  | Automatic and Self-    | M. Yamada    | vol. SC-16,     |         |
|                  | Refresh                | K. Shimotori | pp.492-498,     |         |
|                  |                        | T. Nakano    | (Oct. 1981)     |         |
|                  |                        | Y. Gamou     |                 |         |
| 9                | ソフトエラーを考慮した            | 長 山          | 信学論(C)          | 第 7 章   |
|                  | ダイナミック MOS RAMの        | 熊野谷          | J65-C, No.7,    |         |
|                  | 回路設計                   | 山田           | pp. 522-529,    |         |
|                  |                        | 谷口           | (昭57-7)         |         |
| L                |                        | 1            | 1               |         |

| Γ  | 論文題名                     | 著者                 | 発表 誌          | 本論文との対比 |
|----|--------------------------|--------------------|---------------|---------|
| 10 | Hot-Electron Trapping    | M. Yamada          | Jpn. J. Appl. | 第 7 章   |
|    | Effects of Short Channel | H. Matsumoto Phys. |               |         |
|    | 64K Dynamic MOS RAM      | T. Kobayashi       | vol. 22       |         |
|    |                          | M. Kumanoya        | Supplement    |         |
|    |                          | M. Taniguchi       | 22-1,         |         |
|    |                          | T. Nakano          | pp. 59-62,    |         |
|    |                          |                    | (1983)        |         |
|    |                          |                    |               |         |

#### 発表講演(研究会,学会)

1. Buried Channel CCDのパラメータについての考察 (I) 第34回応用物理学会(1973年秋季) 2. Buried Channel CCDのパラメータについての考察 (Ⅱ) 第34回応用物理学会(1973年秋季) 3. Buried Channel CCDの動作条件 昭和49年度電子通信学会全国大会(1974年) 4. Buried Channel CCDの Wellの深さと不純物濃度を求める方法 第36回応用物理学会(1975年秋) 5. CCDにおける fat zero 電荷の入力方法 第37回応用物理学会(1976年秋) 6. CCDメモリの試作 電子計算機研究会 (1976年) 7. A New Multi-level Storage Structure for High Density CCD Memory 第9回固体素子コンファレンス(1977年) 8. ゲート構造の違いによる転送特性の比較 昭和52年度電子通信学会総合全国大会(1977年) 9. Multilevel Storage (MLS)方式によるCCメモリ 半導体トランジスタ研究会(1978年) **10.** MLS方式CCDメモリーの入力方法 第39回応用物理学会(1978年秋) 11. A New Multiplex Input Technique for High Density CCD 第11回固体素子コンファレンス(1979年) Memory 12. クロックドライバ内蔵CCDメモリの構成と性能 半導体トランジスタ研究会(1979年) 13. Soft Error Improvement of Dynamic RAM with High-C IEDM 於Washington D.C.(1980年) Structure 14. Auto/Self Refresh 機能内蔵 64K MOS ダイナミック RAM 半導体トランジスタ研究会(1981年) 15. 基板電位発生回路内蔵ダイナミック RAM の問題点 昭和56年度電子通信学会総合全国大会(1981年)

- 16. Hot-Electron Trapping Effects of Short Channel 64K dynamic MOS RAM 第14回固体素子コンファレンス(1982年)
- 17. High Performance Dynamic RAM using Double Aluminum layer VLSIシンポジウム(1982年)
- Diffusion Length Measurement using Dynamic MOS RAM
   第14回固体素子コンファレンス(1982年)
- 19. リフレッシュ機能内蔵64K MOS ダイナミック RAMのカウンタチェック

昭和57年度電子通信学会総合全国大会(1982年)

20. 64K MOS D RAM のホットエレクトロントラップ効果

電子デバイス研究会 (1983年)

21. ダイナミックRAMにおけるVBB リークパス回路のV-バンプ特性に与える影響

昭和58年度電子通信学会総合全国大会(1983年)