



|              |                                                                                                                                                                                          |
|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Title        | 高密度MOSメモリ回路構成とその応用に関する基礎的研究                                                                                                                                                              |
| Author(s)    | 禿, 節史                                                                                                                                                                                    |
| Citation     | 大阪大学, 1984, 博士論文                                                                                                                                                                         |
| Version Type |                                                                                                                                                                                          |
| URL          | <a href="https://hdl.handle.net/11094/33826">https://hdl.handle.net/11094/33826</a>                                                                                                      |
| rights       |                                                                                                                                                                                          |
| Note         | 著者からインターネット公開の許諾が得られていないため、論文の要旨のみを公開しています。全文のご利用をご希望の場合は、 <a href="https://www.library.osaka-u.ac.jp/thesis/#closed">https://www.library.osaka-u.ac.jp/thesis/#closed</a> 大阪大学の博士論文について |

*The University of Osaka Institutional Knowledge Archive : OUKA*

<https://ir.library.osaka-u.ac.jp/>

The University of Osaka

|         |                             |           |         |
|---------|-----------------------------|-----------|---------|
| 氏名・(本籍) | かむろ<br>禿                    | せつ<br>節   | ふみ<br>史 |
| 学位の種類   | 工                           | 学         | 博士      |
| 学位記番号   | 第                           | 6319      | 号       |
| 学位授与の日付 | 昭和                          | 59年       | 2月27日   |
| 学位授与の要件 | 学位規則第5条第2項該当                |           |         |
| 学位論文題目  | 高密度MOSメモリ回路構成とその応用に関する基礎的研究 |           |         |
| 論文審査委員  | (主査)<br>教 授 中井 順吉           |           |         |
|         | 教 授 寺田 浩詔                   | 教 授 滑川 敏彦 |         |

## 論文内容の要旨

本論文は集積化MOSメモリの高密度化のための回路構成に関する基礎的研究とその大規模集積回路への応用に関する研究とをとりまとめたもので、5章からなっている。

第1章では、半導体メモリの高密度回路構成に関する研究の歴史的経緯を述べて、本研究の目的と意義とを明らかにしている。

第2章では、将来採用されてきた5 MOST構成のCMOSRAMメモリセルの問題点を明確にし、書き込み期間にメモリセル電源を接地電位に保持することを提案し、この問題点を解決しうる新しい5 MOSTメモリセルが構成可能であることを示し、さらにその周辺回路構成をも提案している。この5 MOSTメモリセルはその占有面積を同一設計基準による6 MOSTメモリセルに比較して約30%減少しうることを示している。また、この新しいメモリセル及び周辺回路を用いて、2KビットCMOSRAMを試作し、この提案の工学応用上の有効性を示している。

第3章では、MOSROMメモリセルの配列方式に関して、直並列配列の概念を新しく導入し、このメモリセル配列方式によるROMの占有面積およびデータ読出し時間を、従来の並列ならびに直列メモリセル配列方式のものと比較検討して、その一般性を示している。この結果、従来の直列あるいは並列メモリセル配列方式はいずれも、直並列配列方式の特殊な場合として取り扱えることを示している。また、これらの成果を128KビットのCMOSROMに適用し、その実用化が可能であると述べている。

第4章では、隣接した二つのデコーダ回路に全く共通な論理和ゲートを共用した新しい完全スタッタック形デコーダ回路を提案している。デコーダ回路は、従来の方式に比べて、その構成素子数を約20%減少可能で、デコーダの占有面積の減少ならびに動作速度の改善に共に有効であることを示している。

また、このデコーダ回路を 64K ビット MOS ROM に適用して、その大規模集積回路への適応性を実証している。

第 5 章では、各章で得られた研究成果を概括し、本研究の新規性を取りまとめ、研究目標の達成範囲と研究成果の有効性を述べている。

### 論文の審査結果の要旨

情報処理装置の高性能化に伴い、大容量の MOS メモリに対する要求はますます増大しつつある。本論文は、このような状況のもとで、MOS RAM, MOS ROM およびデコーダの高密度回路構成への適用に関して多くの新しい知見を得ているが、その主なものは次のようなものである。

- (1) 書込み期間にメモリセル電源を接地電位に保持する 5 MOST 構成の CMOS RAM メモリセルおよびその周辺回路構成を提案し、その動作特性を解明している。また、このメモリセルの占有面積は同一設計基準による 6 MOST メモリセルと比較して約 30 % 減少しうることを実証している。
- (2) 直並列 MOS ROM メモリセル配列方式の概念を提唱し、従来の直列あるいは並列メモリセル配列方式をも包含したより一般性をもつメモリセル配列方式であることを明らかにしている。また、このメモリセル配列方式を 128K ビット CMOS ROM に適用し、その有用性を実証している。
- (3) 隣接した 2 つのデコーダ回路に全く共通の論理和ゲートを共用した完全スタティック形デコーダ回路を提案している。このデコーダ回路の構成素子数は従来のデコーダ回路方式に比べて約 20 % 減少できることを示し、また、このデコーダ回路を 64K ビットの MOS ROM に適用して、デコーダ回路の占有面積の減少ならびに動作速度の改善に有効であることを実証している。

以上のように、本論文は高密度 MOS メモリ回路構成に関する多くの重要な新知見を含み、集積回路工学に寄与するところが大きい。よって本論文は博士論文として価値あるものと認める。