

| Title        | エサキダイオード高速デジタル回路とその設計に関す<br>る研究  |
|--------------|----------------------------------|
| Author(s)    | 橘, 啓八郎                           |
| Citation     | 大阪大学, 1970, 博士論文                 |
| Version Type | VoR                              |
| URL          | https://hdl.handle.net/11094/525 |
| rights       |                                  |
| Note         |                                  |

The University of Osaka Institutional Knowledge Archive : OUKA

https://ir.library.osaka-u.ac.jp/

The University of Osaka

エサキダイオード高速デジタル 回路とその設計に関する研究

昭和45年1月

橘 啓 八 郎

#### 内 容 梗 概

本論文は筆者が大阪大学大学院博士課程(電子工学専攻)在学中および大阪大学 工学部電子工学教室在職中におこなったエサキダイオード高速デジタル回路と その設計に関する研究をまとめたものであり、本文は6章からなっている。

第1章は従来内外において行われてきたデジタル回路へのエサキダイオード の応用に関する研究の背景を概観し、本論文の目的と地位を明らかにしている。

第2章は、発表文献(1),(2),(3),(4),(5)を中心に、単一エサキダイオードニ 安定回路の動作機構とその計数回路への応用を述べたものである。 一般のエサ キダイオード二安定回路においては、単一エサキダイオードを二安定状態に用 い、安定点間の遷移のためには双極性トリガパルスを交互に加えることが必要 である。したがって、計数回路として用いる場合には、一般にトリガパルスを 双極性パルスに変換しなければならない不利をまぬかれず、また、1個のエサ キダイオードの回路であるため相互接続法に問題があった。

単極性パルスに応動するエサキダイオード回路としては2個のエサキダイオ ードによるいわゆる対回路が広く用いられている。これに対し、1個のエサキ ダイオードによって単極性トリガパルスに応動する回路構成が提案されていた が、その動作機構の解析および動作限界の追求はほとんどおこなわれていなか った。このため本章ではこの形式の二安定回路の転移機構を詳細に明らかにし、 転移時の等価回路を示して二安定動作条件を決定している。さらに、過渡応答 に関係する主要なパラメータの相互関係を述べ、あわせて動作限界を明らかに することによってこの形式の回路の設計手法を確立している。また、この形式 の回路によって計数回路を構成する際に、もっとも問題とされる相互接続に関 して新らしい方法を提案し、実用的な計数回路が構成可能であることを述べ、 これによる計数同路の実験結果も示している。

第3章は発表文献(ふ,(7),(8),(9),(10)を中心としてエサキタイオード単安 定回路によるパルス再生増幅器について述べたものである。 パルス伝送をお こなう同軸ケーブル中に挿入し、パルス再生増幅をおこなう中継器の構成素 子として、エサキタイオードはその回路構成の比較的簡単な点から興味ある素 子として注目され、症来いくつかの応用に関する提案がおこなわれてきた。パ ルス再生増幅器は原理的にしきい値識別機能と波形整形作用をもつ回路が主要 な構成部分となる。本章では第2章に述べたインダクタンス負荷エサキダイオ ード回路が適当を条件のもとでは、これらをあわせもつことに着目し、そのパ ルス再生増幅器としての機能を論じている。

この目的のために、インダクタンス負荷エサキダイオード回路の単安定動作 の機構をあきらかにし、単安定条件下の過渡的擬安定状態における等価回路を 導き、これにもとづいてしきい値識別機能および出力パルス波形とその回復時 間と回路パラメータ間の関係を決定し、所望のパルス再生作用を得るための設 計条件を導きその設計法をあきらかにしている。この分野の応用においては、 伝送線路に挿入されることから、低入出力インピーダンス、電流源による電力 供給の制約など一般の単安定エサキダイオード回路にくらべて設計上の制限条 件が多いが、システマティックジッタの修正を要しない中間パルス再生中継器 としては十分所要の機能が実現できることが示され実験によってもこれを確か めている。

第4章および第5章の内容は発表文献(11),(12)を中心として述べたものである。

第4章はエサキダイオード・トランジスタ論理回路の過渡応答を中心とする 設計法について述べたものである。 論理素子の構成の重要な要件としては第一に相互接続の自由および論理の 方向性が重視される。エサキダイオード単体では2端子素子の制約からその高 速動作の利点にもかかわらず、広範囲の応用をみるにいたらなかった理由は、 まさにこの点にあると考えられる。近年、高速スイッチトランジスタの進歩に ともない、エサキタイオードの高速性をそこなうことなく、回路設計および論 理機能上すぐれた特性を示すエサキダイオード・トランジスタ複合回路が高速 論理素子として注目されるにいたった。複合の形式は各種のものが提案され、 単にパッファ増幅器としてトランジスタを用いるものがベル研究所で実用化さ れているが、本章では単なるパッファ増幅器としてトランジスタを組合わせる ものではなく、回路構成上および論理機能上エサキダイオードとトランジスタ の結合が非常に有効に利用されうる回路形式として、トランジスタのコレクタ 接合にエサキダイオードを並列した複合回路をとり扱っている。

この形式の回路は、すでに単なるNANDあるいはNOR回路としての用途 がみとめられていたが、筆者の属する研究室においてその入出力特性にみられ るヒステリシスループを積極的に利用することによって、極めて興味ある論理 機能が実現でき、ことにいわゆる Speed – Independent 論理の有力な構成素 子となることが確認されていた。しかし、その回路的設計についてはいまだ十 分な検討がおこなわれていなかった。

この形式の回路は、トランジスタ、エサキダイオード双方の特性が複雑に関 連するため、直流特性および過渡特性の双方を最適に設計することは非常に困 難であると考えられてきたが、ここではエサキダイオードの過渡応答特性とトラ ンジスタのそれとを巧みに分離して表現できる等価回路を導き、それぞれの性 能指数を独立に評価し、さらにそれらの相互関係をあきらかにすることによっ て、最適の素子パラメータの選択基準を導き設計基準をあきらかにすることが 可能となった。 さらに、アナログシミュレーションによってこれらの設計基準の妥当性を確認し、極めて高速の論理素子ととに非同期論理における記憶素子として従来提案されている諸回路のうち、もっとも簡単であると考えられる回路素子としての実用性を検証している。

第5章は、第4章の記憶素子に遅延帰還をほどとして得られる組合わせ論理 回路の過渡応答を中心とする設計法について述べたものである。前章に述べた エサキダイオード・トランジスタ複合回路の入出力特性にみられるヒステリシ スルー うを積極的に利用する回路の発想から、逆にこれに遅延帰還をほどこす ことにより、従来一般的であったヒステリシス飛び越し型のNANDあるいは NOR回路機能にくらべより有利なfan-outスイッチ速度比が得られること が同じく筆者の属する研究室で見出されていた。しかし、その回路的動作機構 についてはほとんど解明されていなかった。

本章ではこの形式の組合せ論理回路の動作様式をあきらかにし、遅延線によ る入出力の分離が不明確になるため、スイッチ速度が低下しはじめる遅延時間、 すなわち遅延線長の下限をトランジスタおよびエサキダイオードの素子定数に 関連づけてあきらかにしこの種回路の設計基準を与えている。

とれらの解析は、アナログシミュレーションおよび実験によって確認され従 来のヒステリシス飛び越し型の組み合せ論理回路にくらべて、fan-outスイ ッチ速度比が大きく改善されることを示している。

第6章では前章までに述べたエサキダイオードのデジタル回路への応用こと にその設計手法を中心とした本研究の成果を検討し、残された問題を指摘し、 将来への展望を記して結論としている。

#### 関 連 発 表 文 献

- (1) "エサキダイオードによる計数回路": 喜田村、水谷、橘、昭37 信学
   会全国大会(465)
- (2) "エサキダイオード・トランジスタ計数回路":喜田村、水谷、橘、
   昭38信学会全国大会(386)
- (3) "エサキダイオード計数回路の解析":喜田村、寺田、橘、信学会トランジスタ研資料(昭39-03)
- (4) 「L負荷エサキダイオード計数回路の解析": 喜田村、寺田、橘、
   昭39 電気四学会連大(1363)
- (5) "Analysis of an Esaki Diode Monopolar Pulse Counter"
  2. Kitamura, H. Terada, K. Tachibana. Tech. Rep. of Osaka Univ Vol. 15, No 653 (1965)
- (6) "エサキダイオードによるパルス再生増幅器":喜田村、寺田、橘、
   昭40 電気四学会連合大会、(2078)
- (7) 『PCM再生中継器の解析":喜田村、寺田、中原、清水、橘、信学会通信方式研資料(昭40-01)
- (8) "PCM再生中継器の解析": 喜田村、寺田、中原、清水、橘、住友電気88号(昭40-04)
- (9) "エサキダイオード電磁遅延線メモリ": 喜田村、寺田、橘、昭39信
   学会全国大会(473)
- (10) "超高速パルス再生中継器の一方式":喜田村、寺田、中原、清水、橘、昭40信学会全国大会(707)

(11) 『エサキダイオード・トランジスタしきい値論理回路の諸特性" :喜田

村、寺田、大村、浅田、橘、信学会電子計算機研資料(昭43-04)

(12) 『ヒステリシスをもつエサキダイオード・トランジスタ論理回路":喜田村、寺田、大村、橘、信学誌53-C,1(昭45-01)

# エサキダイオード高速デジタル回路と

## その設計に関する研究

# 目 次 第1章 序 論 \*\*\* \*\* \*\*\*\* \*\*\* \*\*\* \*\* \*\*\*\* \*\*\* \*\*\* \*\*\* \*\*\* \*\*\* \*\*\* \*\*\* \*\* \*\* \*\*\* 1 第2章 エサキダイオードによる単極性トリガニ安定回路とその 2.1 緒 7 2.3 回路モデルと過渡応答解析 ……………………………………… 2.3.1 転移機構を示す等価回路と回路方程式 ………… 10 2.3.2 エサキダイオードの折線近似と境界条件 ……… 12 スイッチ時間および入力トリガの制限条件 …… 13 2.3.3 2.3.4 実験と解析との対照 …………………………………… 17 2.4.2 過渡応答に影響をおよぼす諸パラメータの相互関 2.5.2 2.6 結

| 第 | 3 | 章 | -   | Lサ       | <b>†</b> : | ダイ                 | 1         |                      | ド単           | 色安             | 定定               |         | 路          | Ŀ     | その         | の         | ۴I      | ノス         | 再          | 生均      | 曽帽      | 靜器        | $\sim$  |    |   |
|---|---|---|-----|----------|------------|--------------------|-----------|----------------------|--------------|----------------|------------------|---------|------------|-------|------------|-----------|---------|------------|------------|---------|---------|-----------|---------|----|---|
|   |   |   | G   | の応       | 用          | ••                 |           | •••                  |              | • • • •        |                  | •••     | •••        | • • • | ••••       | •••       | • • • • | • • • •    | •••        | ••••    | •••     | • • • •   | •••     | 3  | 3 |
|   | 3 | • | 1   | 緒        | . <b>.</b> | ,<br>Tal           | Ì         | •••                  | ••••         | .,             |                  |         | • • • •    |       | • • • •    | •••       | ••••    | • • •      | • • • •    | ••••    | •••     | • • • • • | •••     | 3  | 3 |
|   | 3 | • | 2   | 動        | 作材         | 幾樟                 | \$        |                      | • • • •      |                |                  | • • • • | •••        |       |            | • • •     | ••••    | • • • •    | •••        | ••••    | * • • • |           | •••     | 3  | 3 |
|   |   | 3 | . 2 | . 1      | [          | 回路                 | }構        | 成                    | と重           | 动化             | F原               | 埋       |            | •••   | •••        | • • • •   | ••••    |            |            | ••••    | ••••    | • • • •   | •••     | 3  | 3 |
|   |   | 3 | . 2 | . 2      | 1          | 云这                 | 後線        | 路                    | 20           | の糸             | 吉合               | 0       | 問          | 題     | 点          | •         |         | • • • •    |            | ••••    | • • • • |           | •••     | 3  | 6 |
|   | 3 | a | 3   | D        | 路          | ŧź                 | "ル        | ٤                    | 過渡           | 度凥             | 乞答               | Ş       | •••        | •••   | • • • •    | •••       | ••••    | •••        | •••        | ••••    | •••     |           | •••     | 3  | 6 |
|   |   | 3 | 。3  | . 1      |            | 等征                 | 60        | 路                    | 20           | 司路             | 各方               | 程       | 式          |       | • • •      | • • • •   | ••••    | • • •      |            | • • • • | •••     |           | •••     | 3  | 6 |
|   |   | 3 | . 3 | . 2      | 4          | 実縣                 | ₹Ł        | 解                    | 析。           | との             | DÀ               | 慨       |            | •••   | •••        | • • • •   | ••••    | ••••       | ••••       | ••••    | •••     |           | •••     | 4  | 1 |
|   | 3 | • | 4   | 素        | 子          | に要                 | 表求        | さ                    | れる           | 3              | 者条               | 件       | ટ          | 動     | 作          | 限         | 界       | •••        |            | ••••    |         |           | •••     | 4  | 4 |
|   |   | 3 | . 4 | . 1      | ļ          | 設言                 | tic       | 関                    | す            | 6 J            | 表本               | 的       | 考          | 察     |            | ••••      | ••••    | • • •      | • •        | ••••    |         | • • • •   | • • • • | 4  | 4 |
|   |   | 3 | . 4 | . 2      |            | 中約                 | ₭器        | Ł                    | L-           | τQ             | り動               | 作       | 限          | 界     |            | •••       | • • • • |            | • • • •    | ••••    | •••     | • • • • • | •••     | 4  | 6 |
|   | 3 | • | 5   | 結        | :          | ШЦ                 | ŕ         | •••                  | • • • • •    |                |                  | •••••   | • •• •     | •••   |            | • •• •    | ••••    | • • •• •   |            | ••••    | ,       |           | •••     | 5  | 5 |
| 第 | 4 | 章 | ·   | ヒス<br>理回 | テ          | りこ                 | ノス        | を<br>記               | も<br>:<br>憶す | つ:<br>素-       | ር ዛ<br>子         | · +     | ダ          | イ<br> | オ<br>      |           | ۴       | •          | 、ラ<br>     | ש<br>   | ย้ :    | スタ        | 論<br>   | 5  | 7 |
|   | 4 | • | 1   | 緒        | :          | Jan                | ĥ         | •••                  | ••••         | ••••           | ••••             | • • • • | •••        | •••   | • • •      | •••       | ••••    | ••••       |            | ••••    | ••••    | ••••      | ••••    | 5  | 7 |
|   | 4 | • | 2   | 動        | 作          | 機構                 | 毒         | •••                  | • • • •      | •••            | ••••             | • • • • |            | •••   | •••        | •••       | ••••    | ••••       | • • • •    | ••••    | ••••    | ••••      | ••••    | 5  | 8 |
|   | 4 | • | 3   |          | 路          | ŧ                  | - ľ       | Ó                    | 嶺            | 出。             | とこ               | ィミ      | г          | ν     |            | シ         | э 2     | v          | •••        | •••     | ••••    | •• • •    | ••••    | 6  | 2 |
|   | 4 | • | 4   | 諸        | ŕĸ         | ラ                  | x         | ・タ                   | 選            | 択              | 基準               | 魚の      | 決          | 定     |            | P.8 ø     | ••••    | • • • •    |            | •••     | ••••    | ••••      | ••••    | 6  | 6 |
|   |   | 4 | • 4 | 1.1      |            | I †                | t         | ダ                    | 1            | オ・             | - H              | ۳Ę      |            | ク     | 雷,         | 流         | I I     | , Ø        | 選          | 択       | •       | • • • •   | ••••    | 6  | 6 |
|   |   | 4 | . 4 | 4.2      | 2          | $	au_{\mathrm{T}}$ | ર         | $	au_{\mathbb{E}}$   | D.Ø          | )選             | 択                | 基       | 隼          |       | •••        | •••       | ••••    | • • • •    | •••        | •••     | • • • • | •••       | ••••    | 6  | 7 |
|   |   | 4 | •   | 4 .      | 3          | 負荷容                | 岢 Ε<br>量( | R <sub>L</sub><br>の材 | と]<br>目対     | <b>Lサ</b><br>的 | 「 <b>キ</b><br>関( | タイ<br>系 | ' <b>†</b> | <br>  | ۴ <i>1</i> | 等(<br>••• | 田 J     | <b>这</b> 歹 | []<br>•••• | •• ••   | • ••    | • • • • • |         | •6 | 9 |

|   | 4              | •              | 5 |    | 記憶  | 素        | 70      | の影      | 计信父     | •              | ••••    | ••••    | • • • • | •••        | ****    |           | • • • •    | • • • • • | ••••      | ••••  | ••••• | 7   | 1   |
|---|----------------|----------------|---|----|-----|----------|---------|---------|---------|----------------|---------|---------|---------|------------|---------|-----------|------------|-----------|-----------|-------|-------|-----|-----|
|   |                | 4              | • | 5  | . 1 | 静        | 的事      | 肋伯      | 戶点      | 5              | スイ      | עי      | ŦI      | 時間         | 1       | •••       |            | • • • • • |           |       |       | 7   | 1   |
|   |                | 4              | • | 5  | . 2 | 等        | Z -     | 1 1,    | ,チ      | 時間             | 引図      | k       | L.      | る語         | 皆パ      | 5         | x          | 9         | の決        | 定     | ••••• | 7   | 2   |
|   | 4              | •              | 6 |    | 結   |          | 言       | ••      | • • • • | ••••           | ••••    | ••••    | ••••    | ••••       |         | ••••      | ••••       | • • • • • | ••••      |       |       | 8   | ٥   |
| 第 | 5              | 章              |   | 遅論 | 延帰  | 掃還<br>可路 | ĸ.      | r 2<br> | 5 I     | サ =<br>        | キダ      | 1       | オ<br>   | - 1        |         | +         | ラ <i>ッ</i> | <u>5</u>  | スタ        | 組合    | 合せ    | 8   | t   |
|   | 5              | •              | 1 |    | 緒   |          | 言       |         | • • • • | ••••           | ••••    |         | ••••    |            | • • • • | • • • • • | ••••       |           | • • • • • |       |       | 8   | 1   |
|   | 5              |                | 2 |    | 回路  | 各構       | 成       | と重      | 力作      | 機構             | 冓       | •••     | •••     | ••••       | • • •   | ••••      |            | • • • • • | ••••      |       |       | 8   | 2   |
|   |                | 5              | • | 2  | . 1 |          | 路相      | 構反      | 兌       | ••••           | ••••    | • • • • | ••••    | ••••       |         | ••••      | ••••       |           |           |       | ••••• | 8   | 2   |
|   |                | 5              |   | 2  | . 2 | D        | 路       | 動化      | ᆂ上      | 0 <sup>5</sup> | 時長      | 5       | •••     | • • • •    | ••••    | ••••      | ••••       | • • • • • |           | ••••  |       | 8   | 4   |
|   | 5              | •              | 3 |    |     | 各モ       | デ       | れる      | 上過      | 渡              | 芯答      |         | •••     | • • • •    | ••••    | ••••      | • • • • •  | ••••      | ••••      |       | ••••• | 8   | 8 6 |
|   |                | 5              | • | 3  | . 1 | ŧ        | 価       | OB      | 各       | •••            |         | •••     | ••••    | ••••       |         | ••••      | ••••       | • • • •   |           | ••••  |       | 8   | 6   |
|   |                | 5              | • | 3  | . 2 | ス        | 1       | יעי =   | 千樽      | 構              | にま      | > L     | ぼ       | すう         | 屋矼      | E帰        | 還⊄         | 》影        | 響         | •••   | ••••• | 8   | 37  |
|   | 5              |                | 4 | •  | 遅   | 正帰       | 還       | 時間      | 間と      | 帰              | 還想      | £抗      | R       | <b>•</b> न |         |           | ••••       | ••••      | ••••      | ••••  |       | 8   | 8 8 |
|   | 5              | •              | 5 | •  | 結   |          | 言       | •       | ••••    | ••••           | • • • • | •••     | • • • • | ••••       | ••••    | •••••     | ••••       | • • • •   | ••••      | ••••  | ••••• | 9   | 6   |
| 笌 | <del>,</del> 6 | 髩              | 3 | 糸  | 吉   | 論        | Ĵ       |         | ••••    | ••••           |         |         | •••     |            | ••••    | ••••      |            | ••••      | ••••      | ••••• |       | Ś   | 7   |
| 譈 | ł              |                |   | 辞  | ; · | ••••     | ••••    | • • • • | • • •   | • • • •        | ••••    |         | •••     |            | ••••    | •••••     |            | ••••      | ••••      |       |       | 1 ( | ) 1 |
| 麦 |                | 考 <sup>·</sup> | 文 | 献  | 1.  |          | • • • • | •••     | • • • • |                | ••••    | ••••    | •••     |            |         | ••••      |            |           | ••••      |       |       | 1 ( | 3 3 |

### 第1章 序 論

1957年、わが国で発明されたエサキダイオードは、マイクロ波帯の相当 高い周波数までその能動性を失わない半導体素子として発明直後から注目を集 め、早い時期から、国内外の数多くの研究者によって、アナログからデジタル の広い範囲にわたる回路への応用に関する検討が開始され、回路構成上の新し い提案、エサキダイオードをふくむ回路の解析、設計などに関する研究がおと なわれてきた。とくに、パルス・デジタル回路に関する研究の分野において、 エサキダイオードの電流ー電圧静特性がもつN字形の非線形性がスイッチ素子 に要求される特性によく適合していること、実用的と思われる半導体スイッチ 素子の中では最も高い動作速度が期待できること、電力消費が少なくてすむこ となどの特長が注目を集め、当時すでに実用化の段階に入りつつあった汎用デ ジタル電子計算機の高速化の要求とも相挨って、エサキダイオードパルス。デ (1)~(15)

これらの研究の原動力となったものは、何よりもまず、高速スイッチ素子と してのエサキダイオードへの期待であり、回路構成上あまたの問題をふくむ2 端子の宿命を打開することによって、その高速性を活用すべく数々の努力が払 (2) われた。たとえば、後藤らによるエサキダイオード対回路(後藤ペア)は、あ くまでエサキダイオードのみを構成素子として、その高速性を利用した論理素 子を完成しようとして得られた貴重な着想である。この方向の研究は、当時の 高速スイッチトランジスタの実現し得るスイッチ速度が、エサキダイオードの それに比べてかなり低いという事情から、大きな期待がよせられていた。

しかし、いっぱうでは、高速スイッチトランジスタの研究が進展しつつあり、 かつ集積回路への展望がひらけるにつれて、また、すくなくとも現在にいたる

-1-

までそのときどきの商用計算機に要求されるスイッチ速度が、他の計算機要求、 たとえば、記憶装置の速度などによる制限からトランジスタ論理回路によって も実現可能であったという背景にも支配されて、論理回路要素としてのエサキ ダイオードの広範囲、かつ大規模な応用への追求がやや停滞したことは否定で きない。

しかし、今なおエサキダイオードの優れた高速性は、トランジスタスイッチ 回路のおよばない利点として、その存在価値を失っていない。このような利点 をもちながら、エサキダイオードが広く論理回路素子としての応用面を拓くに 至らなかった最大の理由は、さきにふれたように、この素子が2端子であるこ とに起因するとして、過言ではない。すなわち、2端子素子であるゆえに、入 出力が必然的に共通の端子に結ばれざるを得ず、また、その出力電圧振幅が低 いために、高速動作可能の適当な方向性素子によって、これら入出力を分離す ることができないゆえに、論理回路の最大の要件である相互接続の自由さを満 たすことができなかったのである。このほか、集積回路化に適さないとか、信 頼性に問題があるとか、などの理由を挙げることもできるが、これらはいずれ も、かならずしも本質的なものではないように見受けられる。さきにあげた問 題がなければ、これらの問題も研究しつくされて、あるいは解決したとも考え られるのである。

以上のべたような環境にあって、エサキダイオードのパルス・デジタル応用 の研究は、その特長がよく生かされ、かつ欠点が問題にならない分野、すなわ ち、あくまで高速性が尊重されかつ自由な相互接続がかならずしも求められな (16)~(22)

この領域では、回路が比較的小規模であるために、個々の応用に対してその 応用に適した回路構成の巧妙な工夫と精密な設計がおこなえることが大きな特

-2-

長であり、素子特性に要求される制限が比較的きびしいものであっても、使用 する素子数が少数であるために、十分な選択の余地が存在し得る。いいかえれ ば、この分野における重要な基本的回路について、とくに過度応答に重点をお いた設計法をそれぞれの応用に対して与え、その応用に対して固有の動作限界 に対する検討をおこなっておくことは重要である。

このような見地から、第2章においては、パルス計測技術の主流をなすパル ス計数回路へのエサキダイオードの応用をとりあげ、とくに従来ほとんど検討 がおこなわれていなかった単極性パルスで駆動し得るインダクタンス負荷単一 (23) エサキダイオード二安定回路の過渡応答に重点をおいた設計を論じ、この二安 定回路の縦続接続に対する新しい提案をおこない、実用的な高速パルス計数回 路の構成法を与えている。

従来、単極性パルスで動作する二進計数回路の構成要素としては、エサキダ イオード対による二安定回路が広くとりあげられ、その動作機構の解析あるい (24),(25) はその設計について詳細に検討がおこなわれている。

この回路は、第2章でとりあげる形式の回路にくらべ高速動作の点で有利で はあるが、素子数が増えるほかに素子特性の平衡条件が必要で、素子自体の特 性、とくにピーク電流 Ip 等を良くそろえた対素子の選択を要する欠点があり、 これに対して、インダクタンス負荷単一エサキダイオード二安定回路は、構成 の簡単さとエサキダイオード特性に対する制限がゆるやかである点に有利を特 長をもっている。

さらに、エサキダイオードのパルス通信への応用として、エサキダイオード ・パルス再生中継器を第3章でとりあげている。

最近、超高速、超多重 P C M 通信の実用性が注目され、さかんな開発研究が おこなわれてきているが、このような通信系が、従来のアナログ通信系に対し て優位性を主張できるためには、すくなくとも200Mbite/sec以上のパルス 伝送速度を確保する必要があり、そのために、超高速パルス技術のさらに格段 の進歩が望まれている。とくに、伝送線路に分布挿入してパルス再生増幅をお こなう中継器の構成素子として、超高速性、低電力消費、小形などの特長を有 するエサキダイオードによる中継器構成に関するいくつかの提案がおこなわれ (26)~(28) てきた。この分野の応用においては、中継器ごとに独立した電源をおかずに、 伝送線路を通じて電流給電をおこなう方式が望ましく、これが回路構成上の1 つの制約となる。さらに、中継器挿入点における不整合による反射雑音をでき るだけ抑えることが必要であるが、エサキダイオードの非線形性のために、完 全な線路との整合をとることはほとんど不可能であり、この点でもさらに大き な制約が加わることになる。

第3章では第2章で述べたインダクタンス負荷エサキダイオード回路が、適 当な条件のもとでパルス再生増幅器の機能をはたすことに着目し、従来定性的 な動作機構しか与えられていなかったそのパルス再生増幅器としての動作機構 を設計の立場から論じ、さらに、中継器に適した回路構成にもとづいて、伝送 線路にこの回路を挿入した場合の線路の不整合による反射の影響を検討し、中 継器としての動作限界を与えている。この結果、いわゆるタイミング再生機能 をもたない中間的なパルス再生中継器としては、十分所要の機能が実現できる ことを示した。

エサキダイオードの論理回路素子としての応用が、 トランジスタ素子の高速 化との競合によって消長したことは、さきにも述べたとおりであり、現在なお トランジス 久速度が向上しつつあることは広く認められている。この事実は、 単純にエサキダイオードの論理素子としての応用範囲を消滅させてしまうもの ではないことに注意すべきである。すなわち、エサキダイオードがトランジス

- 4 -

タに対して高速性の利点を依然として主張でき、また、トランジスタがエサキ ダイオードの高速スイッチ性を阻害しないで、その回路的困難を救済できる性 能をもつにいたったことは、この両者が補完的に相互の利点を生かし、欠点を 除去し得る組合せが現実的になったという側面を見逃してはならないのである。

もちろん、このような組合せによる補完の着想は、以前からいくつかの試み (29)~(35) としてあったが、当時はむしろ、トランジスタとの組合せがエサキダイオード の高速性を阻害することが原因となって、利用の途を狭いものにしていたので (20)、(36)、(37) あり、今日にいたってようやくこの着想が現実化したと見ることができる。

第4章および第5章で述べるエサキダイオードをトランジスタのコレクタ接 合に並列した形式のエサキダイオード・トランジスタ複合論理回路は、以上の (38)(39) ような観点から提案されたものであり、とくに回路構成上、一段あたりのレベ ルシフトが十分小さく結合抵抗でスタティックに相互接続することが可能であ り、入出力インピーダンスがきわめて低いため、入出力の分離が優れ、論理布 線との整合も容易であるなどの特長をもち、エサキダイオード・トランジスタ 複合回路の利点がかなり有効に利用され得る形式の一つであると考えられる。

この形式の回路は、すでに単なるNANDあるいはNOR回路としての用途 がみとめられていたが、著者の属する研究室において、その入出力特性にみら れるヒステリシスループを積極的に利用することによって、興味ある論理機能 が実現でき、ことにいわゆるSpeed-Independent論理の有力を構成素子と (39) なることが確認されていた。

一般に、複合回路においては素子数が1つ増加するため、回路動作におよぼ す素子パラメータの影響がさらに複雑になり、個々の回路の動作に応じ、エサ キダイオードかトランジスタかいずれかの影響を無視したモデルで近似的に過 渡応答に対する検討がおとなわれていたにすぎない。 しかしながら、前述したように、エサキダイオードとトランジスタの動作速 度が競合しうるような状態で、たがいに他の欠点を補う意味での複合回路の利 点が生かされるものと考えられ、過渡応答をふくめた設計もこの点が考慮され ねばならない。このような立場から、とくにエサキダイオードとトランジスタ の性能を如何に整合せしめるかに重点をおいて過渡応答を中心とする設計につ いて論じている。

第4章では、この複合回路の記憶素子としての設計について詳細に論じ、諸 パラメータの選択基準、一般的な設計手法および資料を与えている。これらの 設計基準は、アナログシミュレーションによりその妥当性が確認され、さらに 回路の実用性が検証されている。

第5章においては、第4章の形式の回路に遅延帰還をほどこすことにより得 られる組合せ論理素子の過渡応答を中心とする設計法について論じている。こ の組合せ論理素子は、従来のヒステリシス飛越し型のものに比べ、より有利な fan-outスイッチ時間比が得られることが指摘されていたが、その点に関し ても、その原因となる動作機構をあきらかにし、定量的な検討をおこなってい る。アナログシミュレーションの結果によれば、従来のヒステリシス飛越し型 に比べれば、2倍以上の動作速度改善をはかり得ることが示されている。

# 第2章 エサキダイオードによる単極性トリガニ安定 回路とその計数回路への応用<sup>(40)~(44)</sup>

#### 2.1 緒 言

エサキダイオードの計測の分野への代表的な応用はいわゆる計数回路にみら れる。一般のエサキダイオード二安定回路においては、単一のエサキダイオー ドを二安定状態に用い、安定点間の遷移のためには双極性トリガパルスを交互 に加えることが必要である。したがって、これを計数回路として用いる場合に は、一般にトリガパルスを双極性パルスに変換しなければならない不利をまぬ がれず、また、1個のエサキダイオードの回路であるため相互接続法に問題が あった。

単極性パルスに応動するエサキダイオード回路としては2個のエサキダイオ ードによるいわゆる対回路が広く用いられている。これに対し、1個のエサキ ダイオードによって単極性トリガパルスに応動する回路構成が提案されていた が、その動作機構の解析 および動作限界の追求はほとんどおこたわれていたか った。

本章ではまず 2・2 においてこの形式の二安定回路の転移機構と動作条件に ついて考察をおこなっている。続いて 2・3 ではこの考察にもとづいて転移時 の等価回路を示し、転移時間および二安定動作条件を決定している。さらに、 2・4 では実験との対照により過渡応答に関係する主要なバラメータの相互関 係を示し、あわせて動作限界をあきらかにすることにより、この形式の回路の 設計手法を確立している。

2.5 ではこの形式の回路によって計数回路を構成する際に、もっとも問題とされる相互接続に関して新しい方法を提案し、実用的な計数回路が構成可能

であることを述べ、これによる計数回路の実験結果を示している。

2.2 単極性トリガ機構とその考察

エサキダイオードに抵抗 RL とインダクタンスLの直列回路を負荷したエサキ キダイオード二安定基本回路を図 2.1 に示す。負荷インダクタンスがエサキ



図2.1 基本回路



図2.2 エサキダイオード静特性と安定点

ダイオードに直列のものと並列のものとがありこれらは DC バイアスの供給 方法がことなる。この回路構成自体は単安定回路と同様である。しかし一般 の二安定回路は転移のため双極性パルスを必要とするが、この回路は後述す るようにトリガパルスと負荷インダクタンスの関係が適当であれば単極性パ ルスで転移をおこなえるため計数回路に応用できる。<sup>(23)</sup>

図2.2 はこの回路の静的負荷特性を示したものである。定常状態では回 路の安定点は ED 特性と抵抗負荷線との交点にあり2つの安定点をもつよう にし、図示のようにエサキタイオードが高電位状態、低電位状態での安定点 をそれぞれ " ON "、 " OFF " 安定点と呼ぶことにする。ここで簡単のた めエサキダイオードのスイッチ時間はインダクタンスの過渡応答にくらべて 無視できるほど小さいとする。いま回路が "OFF" になっているとき正極 性のトリガパルスを与えると負荷インダクタンスの作用により、負荷 RL が 分離されエサキダイオードの電圧一電流特性上でほとんど水平の経路をとっ てエサキダイオードが高電位側にスイッチされる。トリガパルス幅が負荷イ ンダクタンスLと抵抗 Rr とで定まる時定数程度であれば、エサキダイオー ド端子電圧は"ON" 安定点におちつきセットされる。セットされた後にお なじく正極性のトリガパルスが与えられればエサキダイオードを流れる電流 はそのため急激に It だけ増加し、その後イッタクタッスを流れる電流が増 加しはじめるとともにしだいにェサキダイオードの電流が減少する。一定の 時間が経過したのち、トリガパルス電流が終了してもインダクタンスを流れ る電流はただちに変化はしない。トリガパルス電流の変化分に相当する電流 は等価的にエサキダイオードを流れる電流を減少させ、谷点電流よりも小さ くなればエサキダイオードは低電位側にスイッチレ、その後 "OFF" 安定 点におちつきリセットが完成される。したがってこの回路は適当な条件のも

-9-

とでは二進計数回路として動作する。

前述したように、二安定動作はインダクタンスによって本質的に決定されて いる。すなわち "OFF" → "ON" の転移において、インダクタンスを一定 とすればトリガパルス幅が大きすぎるとその後縁でふたたびリセットされるで あろう。 "ON" → "OFF" の転移ではトリガパルス幅が小さすぎるとエサキ ダイオード電流が減少せずリセットされない。トリガパルス幅を一定とすれば インダクタンスにも同様な制限が生じる、すなわち二安定動作のためにはトリ ガパルスと回路パラメータの間にある条件が必要で、これらによって回路の動 作限界が定まる。

2.3 回路モデルと過渡応答解析

2.3.1 転移機構を示す等価回路と回路方程式

この回路は動作インダクタンスを含む回路の時定数とトリガパルス幅との関係により、所望の二安定動作の他に単安定動作をし、あるいは転移動作をおこ なわなくなる。ここではエサキダイオードのスイッチ速度が速いため、主とし てインダクタンスに関係する時定数が回路の動作を支配する場合について解析 をおこなう。

簡単のためエサキダイオードを適当な折線特性で近似し、各領域で等価電圧 源と等価抵抗の直列回路、すなわちn番目の領域においてそれぞれ Vn および Rn(n=1,2,3,……) の直列回路で表示できるものとすれば、 図2.1(b)の回路の等価回路は図2.3 に示すようになる。ただしこはエサキ ダイオードの並列容量を代表する。



図2.3 等価回路

この回路の微分方程式は次式で与えられる。

$$LC \frac{d^{2} \dot{\nu}_{L}}{dt^{2}} + \left(\frac{L}{Rn} + R_{L}C\right) \frac{d \dot{\nu}_{L}}{dt} + \left(1 + \frac{R_{L}}{Rn}\right) \dot{\nu}_{L}$$
$$= \left(I_{B} + It + \frac{V_{n}}{Rn}\right) \qquad (2.1)$$

したがって一般解として次式が得られる。  
$$\mu_{L}(t) = Ken + K_{1n} e^{-\alpha_{1n}t} + K_{2n} e^{-\alpha_{2n}t}$$
 (2.2)

ただし、

$$\alpha_{1n}, \alpha_{2n} = \left(\frac{R_{L}}{2L} + \frac{1}{2R_{n}C}\right) \pm \sqrt{\left(\frac{R_{L}}{2L} + \frac{1}{2R_{n}C}\right)^{2} - \frac{1}{LC}\left(1 + \frac{R_{L}}{R_{n}}\right)} \qquad (2.3)$$

である。 Kon, Kin および Kin はそれぞれ領域nに対応する積分定数を示す。とくに Konは"ON"あるいは"OFF" 安定点における定常状態の iL をとる。すでに述べたように、負荷回路の時定数がエサキタイオードに関

-11-

係する時定数より大きいと仮定するため、つぎの関係がいずれも成立している とする。

$$\left(\frac{R_{\rm L}}{2L} + \frac{1}{2R_{\rm n}C}\right)^2 > \frac{1}{LC} \left(1 + \frac{R_{\rm L}}{R_{\rm n}}\right)$$
 (2.4)

$$\frac{i}{\operatorname{Rn} C} \gg \frac{\operatorname{Rt}}{L}$$
 (2.5)

このような条件が成立していれば式(2.2)はつぎのように簡単化される。

$$i_{L_n}(t) = I_{0n} + \{ i_{L_n}(0) - I_{0n} \} \exp(-\alpha_{1n}t)$$
 (2.6)

ただし、

$$\alpha_{1n} = \frac{R_L + R_n}{L} \tag{2.7}$$

$$I_{0n} = \frac{Rn}{Rn + RL} \left( I_B + I_t + \frac{V_n}{Rn} \right)$$
 (2.8)

である。

またエサキダイオード両端の電圧波形v(t)は次式で与えられる。

$$V_{n}(t) = R_{L} I_{0n} + R_{n} \{ I_{0n} - \dot{\nu}_{Ln}(0) \} \exp(-\alpha_{1n}t)$$
(2.9)  
= (  $R_{L} + R_{n}$  )  $I_{0n} - R_{n}\dot{\nu}_{Ln}(t)$  (2.10)

2.3.2 エサキダイオードの折線近似と境界条件

式(2.9)に示されるようにこの回路の過渡応答は近似的に時定数L/(RL + Rn) によって決定される。この回路の動作条件により、負荷抵抗 RL はエ サキダイオード等価抵抗 Rn に比して十分大きいため、 Rn の変化がこの時定 数におよぼす影響は小さく、このためエサキダイオードの折線近似は簡単なも ので十分である。したがって折線近似部分の形状は解析を容易にするためにセ ット("OFF"→"ON"の転移)に対しては、エサキダイオードの高電位部分の領域2および低電位部分に領域3をとった。この折線近似の模様を図2.4 に示す。



図2.4 二安定動作における諸量

各領域の接続のためには電流 ル の連続を条件として用いる。

2.3.3 スイッチ時間および入力トリガの制限条件

すでに求めた出力電圧 vn(t)とインダクタンス電流 inn(t)の各式より、安定点から他の安定点へ転移する時間すなわちスイッチ時間の計算式を導きさらに動作機構の考察によりトリガ条件式もあわせて求める。

まずこの回路が二安定動作をするためにはエサキダイオードの領域 1、領域 3におのおのの安定点をもつ必要があるから、静的条件として負荷抵抗 RL と バイアス電流 IB (電圧源 VB の場合は IB = VB/RL の関係を用いる)につい てつぎの関係が満足されねばならない。以下の解析ではこれらの条件が満足さ れているものとする。

$$R_{L} > \frac{\nabla_{\nu} - \nabla_{p}}{I_{p} - I_{\nu}}$$
(2.11)

$$I_{p} + \frac{v_{p}}{R_{L}} > I_{B} > I_{v} + \frac{v_{v}}{R_{L}}$$
 (2.12)

i) セット

セットの場合には、入力パルス電流 It が次の条件を満足しているものとする。

$$I_t > I_p - I_{off}$$
 (2.13)

したがってパルス幅で、振幅 It の入力パルスの印加とともにエサキダイオ - ドは領域1にスイッチされ It の存在する期間中(τ≥t≥0)はこの領域 にとどまるものとすれば

$$\dot{\nu}_{L1}(t) = I_{01} + \{\dot{\nu}_{L1}(0) - I_{01}\} \exp(-\alpha_{11}t) \qquad (2.14)$$

$$v_{1}(t) = (R_{L} + R_{1}) I_{01} - R_{1} \dot{\nu}_{L1}(t) \qquad (2.15)$$

ただし  $\alpha_{11}$  および In1 はそれぞれ式(2.7)および(2.8)から、

$$\alpha_{11} = \frac{R_{L} + R_{1}}{L}$$
 (2.16)

$$I_{01} = \frac{R_1}{R_L + R_1} \left( I_B + I_t + \frac{V_1}{R_1} \right)$$
 (2.17)

で与えられ、 <sup>1</sup>L1(0) は電流の連続の条件より次式のように求められる。

$$\dot{\nu}_{L_1}(0) = \frac{R_5}{R_L + R_3} I_B$$
 (2.18)

入力パルス It がとりのぞかれた場合(t ≥ τ)には第2領域に入ると仮定 しているから、おなじように以下の諸式がえられる。

$$\dot{\nu}_{L_2}(t) = I_{02} + \{ \dot{\nu}_{L_1}(\tau) - I_{02} \} \exp(-\alpha_{12}t)$$
 (2.19)

 $v_2$  (t) = ( R<sub>L</sub> + R<sub>2</sub> ) I<sub>02</sub> - R<sub>2</sub> $i_{L2}$ (t) (2.20)

したがって "ON" 安定点に達するまでの時間 t2 は次式で与えられる。

$$t_2 = \frac{1}{\alpha_{12}} \ln 9 = 2.2 \frac{L}{R_L + R_2}$$
 (sec) (2.21)

ただし、スイッチ時間としてはその区間の全変化の10%→90%の変化に 要する時間をとることにし以下この定義を用いる。

以上の計算にしたがってセットに要する全スイッチ時間 ton は、

 $t_{on} = \tau + t_2$  (2.22) で与えられる。

1) リセット

リセットの場合は入力パルス It の存在する期間領域2にあり、 It が除かれると領域3にエサキダイオードが跳躍する。この2つの領域についての解はそれぞれ以下のようにえられる。

$$L_{L_2}(t) = I_{02} + (I_{0n} - I_{02}) \exp(-\alpha_{12}t)$$
 (2.23)

 $v_2(t) = (R_L + R_2) I_{02} - R_2 \dot{\nu}_{L2}(t)$  (2.24)

$$\dot{\nu}_{L3}(t) = I_{03} + \left\{ \dot{\nu}_{L2}(\tau) - I_{03} \right\} \exp((-\alpha_{13}t)) \qquad (2.25)$$

$$v_3(t) = (R_L + R_3) I_{03} - R_3 \dot{\nu}_{L3}(t)$$
 (2.26)

領域3のスイッチ時間 ts はさきの定義にしたがって

$$t_3 = 2.2 \frac{L}{R_L + R_3}$$
 (2.27)

で与えられ全スイッチ時間 toff は

$$t_{off} = \tau + t_3$$
 (2.28)

で与えられる。

次に入力トリガパルスとインダクタンスの大きさによって決まる制限条件に ついて考察する。前述したようにトリガパルスによってインダクタンスに貯え られるエネルギの大きさが適当であれば、この回路は相続く正極性パルスによ ってセット、リセットをおこなうが、そのエネルギが大きすぎればセットパル スの後端でリセットし、小さすぎればリセットが不可能になる。すなわちイン ダクタンスの値と入力パルス幅および波高値などの間には一定の関係がある。 以下では前項までの解析にもとづいて、この回路が所期の二安定動作をおこな うための入力パルス幅の限界を求める。

前)入力パルス幅の最大値(Tmax)

入力パルス幅の最大値は "OFF" → " $\P$ N" のセットパルスによってLに 過大なエネルギが蓄積されない条件から求められる。

ここではさきのスイッチ時間の計算の場合にくらべて、入力パルス幅が大きい場合を考えればならないから、負荷の時定数(L/RL)にひとしい時間まで エサキダイオードは領域1の中にとどまり、残余の入力パルスの継続時間には 領域2の中に存在しこの状態でセットパルスの後端があらわれると考える。

このときエサキダイオードの電流が谷点電流 Iv より小さくならない。つ まりリセットされないためには次式の関係が満足されなければならない。

$$I_{t} - \frac{V_{2}(\tau') - V_{on}}{R_{2}} \leq I_{on} - I_{r}$$
 (2.29)

上式の等号を満足する τ' が許容しうる最長の領域2の通過時間を与え、このτ' は式(2,29)と式(2,9)から次式のように与えられる。

$$\tau' = \frac{L}{R_{L} + R_{2}} \ln \frac{R_{2} \{ I_{02} - \lambda_{L1} (I_{1} / R_{L}) \}}{V_{2} + (I_{1} + I_{t}) R_{2} - R_{L} I_{02}}$$
(2.30)

-16 -

したがって最大のパルス幅 T max は

 $\tau \max = (L/R_L) + \tau'$  (2.31)

で与えられることになる。

iv) 入力パルス幅の最小値

"ON" 安定点にあるエサキダイオードに入力パルス It を印加して時間経 過したのちには、It はエサキダイオードと負荷回路とに分流されておりしに エネルギが蓄積された状態にある。この状態でパルスの後端があらわれ It が 除かれることによってエサキダイオードがリセットされるためには、エサキダ イオードが領域2にあるとして次式の関係が成立していなければならない。

$$\frac{V_2(0) - V_2(\tau)}{R_2} \ge I_{on} - I_v$$
 (2.32)

上式の符号を与える $\tau$ がリセットに必要を入力パルス幅の最大値 $\tau$ min を 与える。したがって式(2.32)を用いて、

$$\tau \min = \frac{L}{R_{L} + R_{2}} \ln \frac{I_{t}}{I_{t} - \frac{R_{L} + R_{2}}{R_{2}} (I_{on} - I_{v})}$$
(2.33)

の関係がえられる。

2.3.4 実験と解析との対照

解析結果と対照するため図2.5のように回路を構成して測定をおこなった。 入力トリガパルスは入力端で 50Ω で終端したのち高抵抗でエサキダイオード に供給し電流パルス駆動の条件を満たすようにしている。使用したエサキダイ オードは 1T 1104 (SONY) で諸定数を表 2.1 に、計算に用いた諸定数 を表 2.2 にそれぞれ示す。



図2.5 測

| V <sub>p</sub> 70 mV | I <sub>p</sub> 6.0 mA |
|----------------------|-----------------------|
| V <sub>v</sub> 330 " | Iv 1.2 ″              |
| Vf 490 "             | C 11 pF               |

# 表2.1 供試エサキダイオードの諸定数

| R <sub>1</sub> | 15  | Ω  | I <sub>off</sub> | 5   | mA  |
|----------------|-----|----|------------------|-----|-----|
| R 2            | 32  | 'n | I <sub>on</sub>  | 1.4 | 11  |
| R 3            | 8   | "  | V <sub>off</sub> | 40  | mV  |
| V 1            | 420 | mV | V on             | 390 | "   |
| V 2            | 350 | 11 | Ι <sub>Β</sub>   | 5.4 | m A |
| V 3            | 0   | "  | RL               | 100 | Ω   |

## 表2.2 計算回路の諸量

図2.6 はさきに述べた解析から計算した回路の応答波形の一例であり、図 2.7 および図2.8 に示す実験結果(L=200µB)とよい一致を示して いる。これらの結果より負荷上による時定数がエサキダイオード個有の時定数



図2.6 電圧、電流の計算波形



図2.7 エサキダイオード両端の電圧波形  $\begin{pmatrix} 0.2 V/div., 2\mu S/div.\\ I_t = 1.2 mA, \tau = 2\mu S, L = 200\mu H \end{pmatrix}$ 



図 2.8 インダクタンスを流れる電流波形  $\begin{pmatrix} 2 & mA/div. & 2\mu S/div. \\ I_t = 1.2 & mA & \tau = 2\mu S. & L = 200 \mu H \end{pmatrix}$ 

より大きいと仮定したこの場合は、簡単な等価回路による解析であるが十分に 定量的な結論が導きだせることがあきらかである。

2.4 設計方式

2.4.1 設計に関する基本的考察

計数回路動作のめやすとして、トリガ感度と計数速度が重要である。エサキ ダイオードの Ip に関しては、性能指数の面からはこれを大きくとるのが有利 である。負荷抵抗 RL によって定められる二安定点はトリガ感度の面から、雑 音に対する許容度による制限の範囲内で、できるだけ山点と谷点附近にくるよ う決定するのが望ましく、一般に RL の値としては、エサキダイオード負性抵 抗 |-R | の3倍程度が妥当である。このとき、要求される最低のトリガ電流 が同時に決定される。したがってエサキダイオードの Ip を大きくすれば RL の値も小さくなるので、分解能を低下させないためには、インダクタンスLの 値を小さくすることが必要となる。しかし、インダクタンスLの値が小さくな れば、実際にはトリガパルスに降下時間が存在するため、 RL に分流する電流 が増加しとくに高電位側安定点からの転移の機構に影響を与え、一般に転移に 要するトリガ電流が増大する。以上の理由から Ip の最大値に制限が生じこの 値は 10 mA 程度と考えられる。

以上のようを選択基準によって、静的二安定点を決定する諸パラメータのうち Ip、 RLが決定される。過渡動作の設計に重要な関係をもつ残りのパラメー タ、負荷インダクタンス L と入力パルス幅をどは式(2.22),(2.28), (2.31),(2.33)の制限条件から決定される。 Ip = 6 mA の L サキダ イオードを用いた設計例を以下に示す。

2.4.2 過渡応答に影響をおよぼす諸パラメータの相互関係と動作限界i)動作限界

図2.9 は式(2.30),(2.31)および(2.33)より計算したトリガ



図2.9 負荷インダクタンスとトリガパルス幅の制限

条件でmax、でmin を示す。図中の点線は L/RL の値を示したものであり 入力パルス幅のめやすとなる。でmax、でminでかこまれる斜線部分が動作領 域である。また実験値も点によってあわせて表している。

入力パルス幅が最大パルス幅 r max を越えた場合は、セット後入力パルス の後縁で再びリセットされる一安定動作となる。この模様を実験によって示し たものが図2.10 である。入力パルスによりセットされながらふたたびリセ ットされる入力パルス幅とおなじ出力パルスの一安定回路となっている。



図2.10 入力パルスの後端でリセットされ単安定 になった場合の出力電圧波形 (0.2 V/div., 2µS/div. It = 1.2 mA, L = 200µH)



図2.11

11 入力パルスでリセットされない場合の出力電圧波形

 $\begin{pmatrix} 0.2 & V / \text{div.}, & 0.5 \,\mu \,\text{S} / \,\text{div.} \\ I_t = 1.2 & \text{mA}, & L = 2 & 0 & 0 & \mu & H \end{pmatrix}$ 

入力パルス幅が最小パルス幅でmin に満たない場合はセットはおこなわれ るがリセット動作は完了しない。実験による例を図2.11 に示す。高電位状 態にあるエサキダイオードは入力パルスの後縁でリセットされかかるが、イン ダクタンスに流れる過渡電流不足のため谷点電流 Ir を越さずふたたび "ON" 安定点にもどっている。

図2.12 は式(2.33) により計算した入力パルス振幅 It と入力パル ス幅最小値 てmin との関係を表わしている。入力パルス振幅が比較的大きな 値の場合にはエサキダイオード静特性の折線近似の誤差により、高電位領域の 抵抗 R2 を実際よりも大きく見積ったことになる。したがってインダクタンス



図2.12 入力パルス電流に対する てmin の変化

との時定数が減少するために計算結果によるパルス幅が同図で示されるように 実験結果より小さく表われるものと考えられる。この結果からあきらかをよう に入力パルス幅を一定と考えると入力振幅に対しても図2.9 とおなじように 最大値、最小値が存在することがあきらかとなっている。

スイッチ時間

計数回路の動作速度はセット、リセットで要する時間で決定されるが、この スイッチ時間と動作を決定する負荷インダクタンスの大きさの関係を前節の関 係式(2.22)、(2.28)より導くことができる。この場合の入力パルス幅 は負荷時定数  $\tau = {}^{\text{L}}\!\!/_{\text{R}_{\text{L}}}$  にひとしいとしこの値は動作領域内にある。実験と の対比を図2.13 に示す。"ON"の静的安定点をエサキダイオードの谷点



図2.13 負荷インダクタンスとスイッチ時間

に近づけセット(ton)とリセット(toff)の時間はほぼひとしくなっている。 さらに入力パルス幅とスイッチ時間との関係を図2.14 に示す。この場合 のLの大きさは前回と同様、負荷時定数よりL=RL・Tとする。



図2.14 入力パルス幅とスイッチ時間

計数速度を上げるためには二安定動作を満足させる範囲内で入力パルス幅と 負荷インダクタンスの大きさをともに小さくすることが必要であり、図2・13 図2・14 からスイッチ時間に対してこれらの値を決定することができる。 とくに図2・14 は二安定回路に前置するパルス整形回路の出力パルス幅を決 定するものである。
## 2.5 計数回路への応用

2.5.1 相互接続法

前述したようにエサキダイオードは2端子素子であるから、入出間の分離が できず出力電圧レベルも小さいため、インダクタンス負荷二安定回路を用いて 計数回踪を構成するとき一番問題となるのが回路相互間の接続法である。

具体的には二安定回路の出力波形をふたたびトリガパルスとおなじ波形に整 形し、つぎの二安定回路を駆動しなければならない。この場合、当然前段の回 路ぶ次段の回路の動作の影響を受けないよう方向性をもった結合方式をとらね ばならない。従来はトランジスタ、一般のダイオードなどがこの目的に使用さ れているが、前者はトランジスタのスイッチ速度による制限の他に電源の供給 数が増加し出力のレベルシフトの問題が生じる。また後者は高速パルスに対し て並列容量などのため方向性が乏しくなり、さらに増幅機能をもたぬため動作 余裕度が小さいなどの欠点がある。ここでは二安定回路の動作機毒より、波形 整形増幅機能をそなえたエサキダイオード単安定回路を用いて相互接続をおこ なっている。この方式はまた高速動作をさせる点からもエサキダイオードの高 速スイッチ性を利用でき他の方式よりも優れていると考えられる。



図2.15 基本計数回路

-26-

図2.15 に実際の基本計数回路を示す。前段が二安定回路、次段が単安定 回路による整形増幅部である。いずれの回路も回路構成は同じである。

単安定回路の負荷特性を図2・16 に示す。負荷抵抗はエサキダイオードの 静的特性と一点で交わるように二安定回路より低く選ばれる。この場合はエサ キダイオードは低電位状態で安定点をもつ、正獲性トリガパルスによりエサキ



図2.16 単安定動作の静特性と安定点



図 2.17 動作波形の説明図

- 27 -

タイオードの電流が山点をこすとインダクタンスのはたらきにより、エサキダ イオードは図の矢印に沿って高電位状態にスイッチし、ふたたび谷点を通過し て低電位状態に戻る。出力パルス幅は二安定回路のスイッチ時間と同様インダ クタンスと負荷抵抗との時定数により主として決定される。この回路はトリガ パルスが負極性の場合はエサキダイオード電流が減少しスイッチしない。
図2.17 のように前段の二安定回路の出力波形を微分してこの回路に加えれ ば、必要なパルス幅の出力波形が得られる。さらに逆結合による誤動作を防ぐ ために、二安定回路、単安定回路とも出力は微分波形が都合がよいことに着目 し、入力はエサキダイオードに直接加えているが出力は負荷インダクタンスか らとり出した。この結果、入力側にくらべ出力側のトリガ感度が低くなり、単 安定回路のパルス整形増幅機能とあいまって良好な方向性が得られる。

2.5.2 実験結果

前述の計数回路を縦続接続し計数動作を確めるための実験をおとなった。回 路はブリント基板上に組みたて負荷インダクタンスは動作速度の点から空心を 用い、回路相互間の接続はできるだけ短くなるようにしている。バイアス電源 はエサキダイオードの特性のばらつきにより多少の調整を必要とした。基本計 数回路を図2.18のように三段接続した入力繰返し10 Mbit/sec におけ る各段の計数動作波形を図2.19に示す。

さらに高速の計数をおとなうには負荷インダクタンスの値を小さくするとと もに良好なトリガパルスが必要となり、波形整形増幅回路への要求がきびしく なるであろう。

この回路の安定度に関して基本計数回路は+100℃~-10℃の温度変化 でも動作し、周囲温度に対する回路の安定性を示している。図2.20は100 ℃と0℃のときの二安定回路出力波形例である。



ED1~ED6 : 1T1103 ( $I_p = 2 \text{ mA}$ , SONY) R = 100公 C = 10 PF L=3 $\mu$ H RL1=200公 VB1=0.43~0.46V RL2= 50公 VB2=0.12~0.14V 図 2.18 8 進計数回路



図 2.19 計数回路の動作波形例 (入力波形 1 mA/div., 0.2µS/div.) 出力波形 0.5<sup>V</sup>/aiv., 0.2µS/div.) -29-



2.6 結 言

単極性パルスで状態が転移するインダクタンスを負荷した単一のエサキダイ オード二安定回路に関し、簡単なモデルを導入することによりその動作機構を あきらかにし、過渡応答に影響をおよぼす諸パラメータの相互関係と二安定回 路としての動作限界を求め設計方式を定めた。

すなわち、エサキダイオード特性、負荷抵抗と負荷インダクタンスおよび入 カトリガパルス振幅とパルス幅相互間には密接な関係がある。 ここでは静的に はエサキダイオード静特性と負荷抵抗により二安定点を定めるとともに、入力 トリガによる過渡応答動作に対しては負荷インダクタンスと入力パルス振幅、 パルス幅を決定し二安定動作領域を確定した。さらに実験によっこの動作領域 内でこの回路は安定に動作することを検証した。

この回路はこのままでは入出力の分離ができないため、パルス計数回路に応 用するためには回路間の接続の問題を解決しなければならない。このためパル スの整形機能をもつエサキダイオード単安定回路を用いて相互接続をおこなう ことを提案した。次段の二安定回路を感動するためには入力と同様の単極性ト リガパルスが必要であり、単安定回路はこの目的にも好都合である。二安定回 路と単安定回路を結合した基本計数回路を縦続接続し、10Mbit/secの繰返 しで計数動作の実験をおこなった結果、安定に動作することが確められた。 第3章 エサキダイオード単安定回路と

(45)~(49) そのパルス再生増幅器への応用

3.1 緒 言

同軸ケーブル中に挿入してパルス再生増幅をおとなう中継器の構成素子として、エサキダイオードはその回路構成の比較的簡単な点から興味ある素子とし (26)~(28) て注目され、従来いくつかの応用に関する提案がおとなわれてきた。

パルス再生増幅器は、原理的にしきい値識別機能と波形整形作用をもつ回路 が主要な構成部分となる。本章では、第2章に述べたインダクタンス負荷エサ キダイオード回路が、適当な条件のもとではこれらの機能をあわせもつことに 着目し、そのパルス再生増幅器としての機能を論じている。

3.2では、この目的のためにまずインダクタンス負荷エサキダイオード回 路の単安定動作機構とその問題点を考察している。

3.3では、この回路の単安定条件下の過渡的擬安定状態における等価回路 を導き、これにもとずいてしきい値識別機能および出力パルス波形とその回復 時間と回路パラメータ間の関係を決定し、実験との対照をおこなっている。

3.4 では、さらに所望のパルス再生作用を得るための設計資料を導き、その設計法をあきらかにした。以上の結果により、この分野の応用においては、 伝送線路に挿入されることから、一般の単安定エサキダイオード回路にくらべ て設計上の制限が多いが、システマティックジッタの修正を要しない中間パル ス再生中継器としては、十分所要の機能が実証できることが示されている。

3.2 動作機構

**3.2.1** 回路構成と動作原理

中継器の構成を図る・1に示す。図中鎖線で囲まれた部分が1つの中継器を

-33-



図3.1 中継器回路図

表わす。この中継器は伝送路に装荷され、図の左側の交流的に線路に結合され た信号源 E からのパルスの増幅再生をはかるものである。この再生増幅器自体 は電源をもたず、両端の送信側と受信側の端局から直流電力の供給をうける。 図中定電流源 I DCと示したものが電力供給源である。この電流源は、阻止容量 Co によって信号源 から直流的に分離されている。伝送 路の図中上側のルーゴには、ダイオードによる一方向伝送のための回路とエサ キダイオード E D と負荷抵抗、インダクタンスを含む単安定回路とが含まれて いる。下側の伝送路は、直列に回路素子を含まないが、結合容量 C で単安定回 路に結合されている。

図中では簡単のため再生増幅器を2個だけ示しているが、再生増幅器数は信号の減衰量、中継距離、後述する中継器としての動作限界などによって決定される。

図3.1の再生増幅器において、エサキダイオード Dと並列される直流バ イアス用抵抗 R は、交流的には容量 C' で短絡されるようにし、その値をエサ キダイオードの負性抵抗の絶対値より小さくえらぶ。定常状態では定電流バイ アス源によって回路は安定状態にある。定常安定点はエサキダイオードの高電 位あるいは低電位正抵抗領域のいずれの側にもおけるが、たとえば正極性入力 パルスに対しては低電位側をとる。図3.2(a)にこの負荷特性を示す。入力



図3.2 エサキダイオード負荷特性と出力波形

パルスに対して、容量 C<sup>1</sup> は短絡であるとしてよいときは、エサキダイオード とケーブル負荷に入力電流が分配され、エサキダイオード特性の D 点を越える 電流が与えられるとエサキダイオードは過渡負荷線にそって C 点へスイッチさ れる。この再生作用がはじまれば、バイアスされたダイオード D が遮断し信号 は出力側にだけ伝播する。したがって、過渡的な負荷線は負荷となるケーブル の特性インピーダンスでほとんど決められることになる。その後は、負荷イン ダクタンス L の電流の減少にともなってd 点まで出力パルス幅を決める擬安定 状態が継続したのち、ふたたび e 点にエサキダイオードがスイッチし、つづい て負荷インダクタン R L の電流が増加して出発点 e にもどる。この θ → a の転 移時間が回復時間である。図3.2(b)にこれらの様子をエサキダイオードの 出力電圧波形に対応させて示している。

このような動作機構によって、ダイオードDが再生作用中完全に遮断してい れば、入力回路に無関係に一定の形状のパルスが出力側に得られ、方向性のあ

- 35 -

る再生中継が期待できる。

3.2.2 伝送線路との結合の問題点

この再生増幅器は、伝送線路を負荷として動作するものであるから、パルス 再生中はエサキダイオードが高電位にスイッチし、十分を出力電圧を出力側に 与えるためには、エサキダイオード特性と伝送路のインピーダンスによる負荷 特性は図3.2で示したように過度的に二安定状態をとらねばならない。さら に、トリガ感度の点からは、エサキダイオードのピーク電流があまり大きいも のは不利である。これらの条件により、エサキダイオードの特性を決定する重 要なパラメータであるピーク電流 Ip と伝送路のインピーダンスとの関係の目 安が得られる。

一般には、伝送略のインピーダンスがエサキダイオード負性抵抗 | - R | の 3倍程度になり、たとえば750の伝送路では Ip=10mA 程度のエサキダイ オードを選択すればよい。

さらに、他の問題として、入力端での反射波による動作の影響、入力波形の 変化による出力波形への影響など、一般のエサキダイオード単安定回路にくら べ種々の問題点がある。所要の機能を発揮させるためには、これらの条件をあ きらかにし、動作限界と諸パラメータとの関係を決定する必要がある。

3.3 回路モデルと過渡応答

3.3.1 等価回路と回路方程式

前節で述べたように、パルス中継器が、入力側とはタイオードにより遮断され、負荷としては出力側の伝送路のみを考慮すればよい理想的な再生作用をお こなっているとすれば、このパルス中継器はインダクタンスLと制動抵抗 Rd の直列回路および伝送線路を並列負荷とするエサキタイオード単安定回路の状 態と同じである。したがって、再生状態の等価回路はエサキダイオードを適当



図3.3 過渡状態の等価回路

(ただし、Cはエサキダイオードと並列に入る接合容量などを 代表する。Roは線路のインピーダンス)

な折線近似で表現し、図3・3のように与えられる。 ただし、Rn および Vn は、それぞれ n番目の領域の等価抵抗および等価電圧 源である。

したがって、回路の方程式はつぎのようになる。

$$LC \frac{d^{2} iL}{dt^{2}} + \left\{ \frac{R_{n} + R_{0}}{R_{0} R_{n}} L + R_{d} C \right\} \frac{di}{dt} + \left\{ \frac{R_{n} + R_{0}}{R_{0} R_{n}} R_{d} + 1 \right\} iL$$

$$= -\frac{V_{n}}{R_{n}} \qquad (3 \cdot 1)$$

一般解は、

$$iL(t) = K_{0n} + K_{1n} e^{-\alpha_1 n t} + K_{2n} e^{-\alpha_2 n t}$$
 (3.2)

となる。ただし、

$$\alpha_{1n}, \alpha_{2n} = \left(\frac{\mathrm{R}_{\mathrm{d}}}{2\mathrm{L}} + \frac{\mathrm{R}_{n} + \mathrm{R}_{0}}{2\mathrm{R}_{0}\mathrm{R}_{n}\mathrm{C}}\right)$$

- 37 -

$$\pm \sqrt{\left(\frac{R_{d}}{2L} + \frac{R_{n} + R_{0}}{2R_{0} R_{n} C}\right)^{2} - \frac{1}{LC} \left(1 + \frac{R_{0} + R_{n}}{R_{0} R_{n}} R_{d}\right)} (3 \cdot 3)$$

ここでは、負荷回路の時定数がエサキダイオード固有の時定数より大きいこ仮 定し、つぎの近似をとる。

$$\left(\frac{R_d}{2L} + \frac{R_n + R_0}{2R_0 R_n C}\right) > \frac{1}{LC} \left(1 + \frac{R_n + R_0}{R_0 R_n} R_d\right) \qquad (3 \cdot 4)$$

$$\frac{R_n + R_0}{R_0 R_n C} \gg \frac{R_d}{L}$$
(3.5)

(ここでは $R_d$  は $R_0 \gg R_d$ ,  $R_n \gg R_d$ ) したがって、式(3・2)はつぎのように簡単化される。 ( $\lambda_{Ln}$  は n番目の領域に対応する  $\lambda_L$ )

$$i_{Ln}(t) = I_{0n} + \{ i_{Ln}(0) - I_{0n} \} \exp(-\alpha_{1n} t)$$
 (3.6)

ただし、α1n および Ion はそれぞれ次式で与えられる。

$$\alpha_{1n} = \frac{R_0 R_n + (R_n + R_0) R_d}{L(R_n + R_0)}$$
(3.7)

$$I_{0n} = - \frac{R_0 V_n}{R_0 R_n + (R_n + R_0) R_d}$$
(3.8)

以下の解析では図3・4に示すように、低電位部分に領域Ⅰ、Ⅱ、高電位部 分に領域ⅢをよびⅣをそれぞれとる。また各領域の接続のためには、 <sup>↓</sup>」の連 続を条件として用いる。入力パルスけ正極性、したがって定常安定点は低電位部 小領域Ⅰ、Ⅱ小境界にあるとしている。



この回路がトリガされるためには、図3・1の構成においてダイオードDの 導通時の抵抗を線形抵抗Rp で近似すれば、入力パルス電圧源Eはつぎの条件 をみたさねばならない。

$$E \ge \frac{4I \{R_0R_n + (R_2 + R_0)(R_0 + R_D)\}}{R_0}$$
 (3.9)

 $\hbar \pi L$ ,  $\Delta I = I_p - I_{off}$ 

入力パルスの形状に関しては、その立上り、降下時間をともに無視しパルス幅 は出力パルス幅より小さいとする。

すでに述べたような動作機構および仮定から、回路の凝安定時間ではつぎの

ように求められる。正常な動作では、過渡負荷線はほとんど負荷ケーブルの特性イ 性インピーダンスに支配されるから、式(3・6)から、

$$\dot{\nu}_{L_4}(t) = I_{04} + \{\dot{\nu}_{L_4}(0) - I_{04}\} \exp(-\alpha_{14}t) \qquad (3 \cdot 1)$$

$$v_{4}(t) = \frac{R_{0} - (R_{4} + R_{0})R_{d}}{R_{4} + R_{0}} I_{04} - \frac{R_{0}}{R_{4} + R_{0}} \dot{\nu}_{L4}(t) \qquad (3 \cdot 11)$$

ここで、 b14(0)は、電流連続の条件から、

$$\dot{u}_{1,4}(0) = \frac{I_{DC} R - V_1}{R + R_1 + R_d}$$
(3.12)

で与えられる。したがって領域Ⅳの通過時間も4 は、

$$t_4 = \frac{1}{\alpha_{14}} \ln \frac{\dot{\nu}_{I,4}(0) - I_{04}}{\dot{\nu}_{14}(t_4) - I_{04}}$$
(3.13)

で与えられる。領域Ⅲの通過時間 ts もおなじように次式で与えられる。

$$t_{3} = \frac{1}{\alpha_{13}} \ln \frac{\iota_{L_{3}}(0) - I_{03}}{\iota_{13}(t_{3}) - I_{03}}$$
(3.14)

したがって擬安定時間は、

$$\tau = t_3 + t_4 \tag{3.15}$$

で与えられることになる。

領域1の通過時間としては、全変化の10%~90%の変化を要する時間を とって

$$t_1 = \frac{1}{\alpha_{11}} \ln 9 \simeq \frac{2.2}{\alpha_{11}}$$
 (3.16)

を定義する。

- 40 -

3.3.2 実験と解析との対照

前節の出力パルス幅、回復時間を決定した解析と対照するため、図3.5の 定数の回路で実験をおこなった。等価回路導入の場合とおなじく、再生動作中 エサキダイオードは入力側とは完全に遮断され、負荷はインダクタンスと線路 のインピーダンスのみとした。このため入力パルス幅は回路の出力波形に比べ て小さく選び、入力側のダイオードはエサキダイオードが動作中ほとんど遮断 するようにした。



図3.5 測定回路

| Commenter and the second se |         |         |
|-----------------------------------------------------------------------------------------------------------------|---------|---------|
|                                                                                                                 | ED 1    | ED 2    |
| I <sub>p</sub>                                                                                                  | 5.4 m A | 5.6 m A |
| I v-                                                                                                            | 1.3 m A | 0.9 m A |
| V p                                                                                                             | 60 m V  | 65 m V  |
| v <sub>v</sub>                                                                                                  | 275 mV  | 350 mV  |
| V <sub>f</sub>                                                                                                  | 500 mV  | 480 mV  |
| С                                                                                                               | 12.6 pF | 11.5 pF |

表3.1 供試エサキダイオードの諸定数

|                | E D   | 1     | ED   | 2   |
|----------------|-------|-------|------|-----|
| R 1            | 18    | Ω     | 1 5  | Ω   |
| R <sub>2</sub> | 3 5   | Ω     | 34   | Ω   |
| R <sub>3</sub> | -180  | Ω     | -258 | Ω   |
| R₄             | 300   | Ω     | 278  | Ω   |
| V <sub>1</sub> | - 4 5 | mν    | 2 0  | mν  |
| ₹ 2            | -130  | mν    | ~150 | mν  |
| V <sub>3</sub> | 500   | mν    | 580  | mν  |
| V 4            | -100  | m V   | 100  | mν  |
| Ioff           | 5     | m A   | - 5  | m A |
| V off          | 4 5   | m $V$ | 4 0  | m y |
| IDC            | 6.4   | m A   | 6.3  | m A |

表3.2 計算にもちいた諸量

表3.1および3.2に使用したエサキダイオードおよび計算上の諸定数を それぞれまとめて示す。出力パルス幅は、表3.2の値により式(3.15) から求められる。また、回復時間は式(3.16)より求めた。

負荷インダクタンスに対する出力パルス幅でと回復時間 t<sub>1</sub> との関係を図 3.6,3.7 にそれぞれ示す。いずれの場合も計算値と実験値によい一致が みられる。

以上の結果により、パルス再生増幅器の出力側のみが負荷となっている理想 的な動作状態での負荷インダクタンスと過渡応答動作の限界、すなわち、出力 パルス幅、最高繰返し周波数に関係する回復時間があきらかとなった。

- 42 --



- 43 -

3.4 素子に要求される諸条件と動作限界

3.4.1 設計に関する基本的考察

前節では、線路のインピータンスに対して適当に選択されたエサキダイオー ドを用いてパルス再生増幅器を動作させた場合の過渡的動作限界、すなわち、 入力個はダイオードで完全に遮断され、反射波などの雑音がない理想的な単安 定動作状態でのインダクタンスに対する出力パルス幅、回復時間の関係があき らかにされた。

ことではこれに対して、3.2節でふれたようにパルス再生増幅動作を妨げ る諸種の要因について、実験結果との対照によって考察を加え、素子に要求さ れる条件とパルス再生増幅器としての動作限界をあきらかにする。

との中継器に要求される機能は出力パルス振幅と出力パルス幅の確定、反射 波などに対する安定な動作でふる。

入力パルスに対する出力パルスの依存性を検討するため、入力パルス幅を変 化させた場合の図3 5の測定回路における実験結果の一例を図3 8に示す。 タイオードの遮断が不完全で入力側を遮断できなければエサキダイオードの過 渡的な負荷が変化する。とくに、出力パルス幅より入力パルス幅が大きい場合 には、入力パルスの影響による出力パルスの立下り部分でのパルス幅の変動が 大きい。

この形式のパルス再生増幅器は、出力側は負荷に直結されているから、入力 より出力からのトリガ感度が高く、次段の入力端からの反射波によって誤動作 する可能性がかなり大きいことが予想される。図3.5の測定回路により出力 波形と反射を観測した結果を図3.9に示す。実験では入力パルスと反射波を 明確に区別するため、立上りの短い、幅の狭いパルスを用いている。図3.9 (a)、(b) はパルス再生増幅器の出力波形と入力端で観測した入力パルス波形

- 44 -



図3.8 ダイオードの遮断が不十分を場合

出力波形が入力パルス幅の変動により受ける影響 1;入力パルス幅 5.10 ns 2; "20 3; "30、50,100 (垂直軸;47mV/diV、水平軸;5ns/diV)

を示す。図3.9(C)はパルス発生器の出力端で観測した入力パルス信号とそ れに対する反射波形を示す。反射が生ずるのは線路のインピーダンスとダイオ ードのパイアス点におけるインピーダンスとの不整合により生ずるものである。 また図3.9(b)の入力波形が入力振幅のほぼ2倍となっているのは、入力パ ルスがエサキダイオードに加わると同時にエサキダイオードが高電位に転移す るため、ダイオードの定常パイアス点が遮断域に移され逆パイアスの状態とな り、入力パルスに対し線路がダイオードのところで開放端として動作するため に生じる。

以上の検討より、この回路が再生整形作用をもち、前節で述べたインダクタ ンスにより主として決定される過渡動作限界までの機能をはたすためには、一 般的なしきい値をこすトリガ条件(式(3・9))の低か、エサキダイオード



図3.9 出力波形と反射波形 (a),(C)垂直軸 93mV/diV. (b) 垂直軸 100mV/diV.

いずれも水平軸 10ns/diV.

が高電位状態の期間中ダイオードが遮断していなければならない。さらに、このために同極性の反射波が生じ前段へもどるが、この回路は構成上出力端からの信号に対してトリガ感度が正常動作のものより高いため、反射波で逆方向からトリガがされない条件が必要である。

以下では、これらの要求を満足するために素子および回路に必要な諸条件の 検討をおこなう。

3.4.2 中継器としての動作限界

前節で示した回路に必要な条件を諸パラメータとの関連においてあきらかに する。とこでは簡単のためにつぎのような仮定を設ける。 仮定

- ① エサキダイオード端子間出力波形は振幅 Eの 矩形波とする。
- ② 信号はその振幅のみが中継間隔あたりa倍に減衰する。
- ③ ダイオードおよびエサキダイオードの特性は折線近似する。
- ④ タイオードおよびエサキダイオードの容量は無視する。
   回路は一般化のために基本回路の入力側に並列に終端抵抗 R<sub>T</sub>、出力側
   に直列に負荷抵抗 R<sub>L</sub>を加えてある。
- (1) トリガ条件 トリガ時の等価回路を図3.10に示す。



図3.10 トリガ時の等価回路

$$\Delta I = \frac{R_{L} + R_{0}}{R_{2} + R_{L} + R_{0}} \times \{ \frac{\frac{R_{T}}{R_{T} + R_{0}} 2a \frac{R_{0}}{R_{0} + R_{L}} E - V_{D}}{R_{D} + R_{T} R_{0} + R_{2} / (R_{0} + R_{L})} \}$$

ここで以下のように定義する。

$$\frac{R_{1}}{R_{L}+R_{0}} = \alpha \quad , \quad \frac{R_{T}-R_{0}}{R_{T}+R_{0}} = \beta$$

α:出力損失係数(電圧)

β:反射係数(電圧)

トリガのためには  $I_p - I_{off} < \Delta I$ の条件から、

$$\frac{R_{0}(I_{p}-I_{off})(1+\alpha\frac{R_{2}}{R_{0}})\left\langle \frac{R_{D}}{R_{0}}+\frac{1}{2}(1+\beta)+\frac{\frac{R_{2}}{R_{0}}}{1+\alpha\frac{R_{2}}{R_{0}}}\right\rangle +V_{D}}{a\alpha(1+\beta)} \leq \mathbb{E} \quad (3 \cdot 17)$$

が得られる。

(1) 反射波でトリガされない条件 ここでは、入力によりダイオードが遮断したときの反射波を考える。まず、図3.11(a)の送端 P1 からR0 E/
 (PL+R0)の電圧が次段の入力端 P2 へ a 倍になって伝送され終端抵抗 RT



図3.11 反射時の等価回路

で反射される。その反射波を送端  $P_1$  で図3.11(b) のように内部抵抗  $R_0$ 、波高  $E_r$  の電圧源とみなす。電圧源  $E_r$  は

$$\mathbb{E}_{\mathrm{T}} = \mathbf{a} \left( \frac{\mathrm{R}_{0}}{\mathrm{R}_{\mathrm{L}} + \mathrm{R}_{0}} \quad \mathbb{E} \quad \frac{2\mathrm{R}_{\mathrm{T}}}{\mathrm{R}_{0} + \mathrm{R}_{\mathrm{T}}} - \frac{2\mathbf{a}\mathrm{R}_{0}}{\mathrm{R}_{\mathrm{L}} + \mathrm{R}_{0}} \mathbb{E} \right)$$

 $= 2 a^2 \alpha \beta E$ 

$$\Delta I = \frac{1}{R_0} \cdot \frac{2\alpha^2 \beta a^2 E}{1 + \alpha \frac{R_2}{R_0}}$$

反射波で動作しないためには、4I <Ip-Ioff が条件となるから、したがって、

$$\mathbb{E} < \frac{\mathbb{R}_{0}(\mathbb{I}_{p} - \mathbb{I}_{off})}{2\beta(a\alpha)^{2}} \left(1 + \alpha \frac{\mathbb{R}_{2}}{\mathbb{R}_{0}}\right)$$
(3.18)

(III) ダイオードロが遮断する条件 再生動作中ずっと、入力ダイオードロが 遮断しているためには、エサキダイオードの高電位部分の電圧の最小値  $v_{on}'$  が終端抵抗 FT 両端の電圧  $v_T$  よりも大きくならなければならない。  $v_T$  は次式で与えられる。

$$\mathbf{v}_{\mathrm{T}} = \frac{\mathbf{a}\mathbf{R}_{0}}{\mathbf{R}_{0} + \mathbf{R}_{\mathrm{L}}} \mathbf{E} \cdot \frac{2\mathbf{R}_{\mathrm{T}}}{\mathbf{R}_{0} + \mathbf{R}_{\mathrm{T}}}$$

$$= a \alpha (1 + \beta) \cdot E$$

したがって、

$$\mathbb{E} < \frac{V_{\text{on}'}}{a\alpha(1+\beta)}$$
(3.19)

(IV) 動作限界 実験に用いた回路は、 $R_L=0$ , $R_T=\infty$  したがって、  $\alpha=\beta=1$ であり、条件式は次式のように簡単になる。

$$\frac{1}{2a} \left[ R_0 (I_p - I_{off}) (1 + \frac{R_2}{R_0}) (1 + \frac{R_D}{R_0} + \frac{R_2}{R_0 + R_2}) + V_D \right] \le E \quad (3 \cdot 20)$$

$$E < \frac{R_{0}(I_{p}-I_{off})}{2a^{2}} (1+\frac{R_{2}}{R_{0}})$$
(3.21)  
$$E < \frac{V_{0n'}}{2a}$$
(3.22)



たとえば図3.5の回路の動作限界を図3.1気に示す。図3.12におい

図3.12 動作限界とRDとの関係

ては、バックワードダイオード(BD)の場合の動作領域よりも、伝導抵抗 (FD)の高いダイオードの場合の動作領域が小さくなっている。

図3.13は、入力端に終端抵抗、出力端に等価抵抗 RL を挿入した場合の 動作領域を示す。いずれの場合も動作領域が拡大することがわかる。

以上の動作限界と式(3・20)、(3・21)からもあきらかなように、 動作領域はトリガ電流 Ip-I off によって大きく変化し、このトリガ電流を小



図3.13 動作限界とRT,RLとの関係

さくするほど増大する。すなわち、素子および回路パラメータと主としてトリ ガが電流で決まる動作条件を確定すれば、パルス再生増幅可能な領域を求めら れる。

トリガ電流をパラメータとして動作領域を求めた例を図3.14に示す。ト リガ電流 Ip-I cff = 0.8 mA では動作領域が存在しないが、0.1 mA ではか なりの動作領域をもっている。トリガ電流の下限は、雑音に対する余裕度で決 定され、この場合 0.1 mA 以下になると動作が非常に不安定になる。したがっ て、トリガ電流をあまり小さくしないで動作領域を存在させるためには、素子 パラメータ選択の条件としてエサキダイオードおよびダイオードの特性につい て、エサキダイオードの谷点電圧はできるだけ大きいものが好ましいこと、し たがって金属間化合物エサキダイオードを用いることが望ましい。

また、グルマニウム・エサキダイオード(GeED)のように、谷点電圧が低

- 51-

いものでは適当な終端あるいは等価抵抗を挿入する方法も有効であると予想される。

以上の条件により、設計をおこなった回路の出力波形を図3・15に示す。



図3.15 動作条件が満足された場合の出力波形

| / | 1;入力パルス幅 5 <i>ns</i><br>2;入力パルス幅 100 <i>ns</i> |
|---|------------------------------------------------|
|   | I <sub>DC</sub> = 7.9mA, 入力電圧 60mV             |
|   | $L = 3 \mu H$                                  |
|   | 垂直軸;100mV/diV.水平軸5ns/diV.                      |

図3.5の測定回路で、ダイオードはバックワードダイオードを使用している。 入力パルス幅が5~100 ns と大きく変化しても出力波形に変化はみられない。

素子の選択による動作領域の改善例として、ガリウム砒素(GaAs) エサキ ダイオードを用いたときのものを図3.16に示す。いままで論じてきたグル マニウムエサキダイオードに比べて、ガリウム砒素エサキダイオードは図3. 14(d) と比較すればあきらかなように、この場合は十分動作領域が存在す るため、さらに安定なパルス再生整形動作が可能である。



図3.14 トリガ電流と動作限界

-53~54-



| Ιp  | (mA) | 1 0.0 |
|-----|------|-------|
| Iv  | (mA) | 0.66  |
| Vp  | (mV) | 160   |
| Vv  | (mV) | 600   |
| Vf  | (mV) | 1,160 |
| C . | (pF) | 15    |

| ⊿I (mA)               | 0.6 |
|-----------------------|-----|
| I <sub>DC</sub> (mA)  | 2 5 |
| $R_2$ ( $\Omega$ )    | 16  |
| $R_D$ ( $\Omega$ )    | 125 |
| V <sub>on</sub> '(mV) | 425 |
| V off(mV)             | 150 |
| $R_0$ ( $\Omega$ )    | 75  |
| V <sub>D</sub> (mV)   | 0   |

表 3.4 エサキダイオードの特性 と計算に用いた諸量

## 3.5 結 言



を用いた場合の動作限界

第2章にあげているインタクタンス負荷エサキタイオード単安定回路は、し きい値識別作用と振幅整形作用をもっている。さらに、エサキダイオードの転 移状態の継続時間がインダクタンスにより決定されるため、パルス幅整形作用 ももつことはよく知られている。

本章では、このエサキダイオード単安定回路が、パルス再生増幅をおこない、中継器としての機能をはたすための条件と設計法をあきらかにした。

最初に、動作機構の考察により、この単安定回路が良好なしきい値識別機能 をもち、出力波形を確定するために、過渡的負荷線はエサキダイオード静特性 に対し二安定点をとらなければならず、線路のインピーダンスによりエサキダ イオードのピーク電流値が決定されることを論じた。さらに、過渡的二安定状態の等価回路の導入により、出力パルス幅および回復時間と諸パラメータとの 関係をあきらかにし、回路設計をおこなった。

さらに、伝送路によりパルス中継をおこなうには、線路によるパルスの減衰、 反射などの問題が生じるが、ここでは、伝送路による影響を考慮した等価回路 により、この問題を取扱い動作限界を定めた。

以上の結果、エサキダイオード単安定回路によるパルス中継器は、一定の中 継区間、小しきい値レベルなどの設計条件内では所要のパルス再生機能をもち、 実験によっても、これを確かめることができた。 第4章 ヒステリシスをもつエサキダイオード・トランジスタ<sub>(52),(53)</sub> 論理回路による記憶素子

すでに指摘したように、論理素子の構成の重要を要件としては、第一に相互 接続の自由および論理の方向性が重視される。エサキダイオード単体では、2 端子素子の制約がらその高速動作の利点にもかかわらず、広範囲の応用をおるに いたらなかった理由はまさにこの点にあると考えられる。近年、高速スイッチ ートランジスタの進歩にともない、エサキダイオードの高速性をそこなうこと なく、回路設計および論理機能上すぐれた特性を示すエサキダイオード・トラ ンジスタ複合回路が高速論理素子として注目されるにいたった。複合の形式は 各種のものが提案され、単にパッファ増幅器としてトランジスタを用いるもの がベル研究所で実用化されているが、<sup>(20)</sup>本章では単なるパッファ増幅器とし てトランジスタを組合せるものではなく、回路構成上および論理機能上エサキ ダイオードとトランジスタの結合が非常に有効に利用され得る回路形式として、 トランジスタのコレクタ接合にエサキダイオードを並列した複合回路を取扱っ ている。<sup>(38)</sup>

この形式の回路は、すでに単なるNANDあるいはNOR回路としての用途 がみとめられていたが、著者の属する研究室においてその入出力特性にみられ るヒステリシスループを積極的に利用することによって、極めて興味ある論理 機能が実現でき、ことに、いわゆるSpeed Independent 論理の有力な構成 (39) 素子となることが確認されていた。しかし、その過渡応答を中心とする回路的 設計についてはいまだ十分を検討がおこなわれていなかった。

本章では、エサキダイオードの性能指数とトランジスタのそれとを分離して 取扱える等価回路を導出することにより、素子パラメータの選択基準を導き、 アナログシミュレーションによってとの妥当性を確認し、過渡応答を中心とする 回路設計法をあきらかにしている。

4.2では、基本回路の構成と入出力特性のヒステリシスに着目した論理機 能について述べる。

4.3では、一般的なエサキダイオードとトランジスタのモデルより、エサ キダイオードの過渡応答特性とトランジスタのそれとを分離できる等価回路の 導出について述べる。

4.4では、この等価回路とアナログシミュレーションより最適の素子パラ メータの選択基準をあきらかにしている。

4.5では、基本回路を記憶素子として用いた場合についての諸パラメータの選択基準と設計法を示す。

4.2 動作機構

図4.1に基本回路を示す。



図 4.1 基本回路

-58-

後述するように、 R<sub>I</sub>, R<sub>B</sub> および R<sub>C</sub> はエサキダイオード・トランジスタ回路の入出力インピーダンスにくらべて、充分大きく選ぶことができるから、エサキダイオード電流 I<sub>D</sub> は、

 $I_{D} = (1-\alpha)I_{CC} - \alpha(I_{I} - I_{BB})$ (4.1) となる。ここで $I_{I}$ ,  $I_{CC}$ ,  $I_{BB}$ ,  $\alpha$ はそれぞれ全入力電流、コレクタおよび ベースバイアス電流、およびトランジスタのベース接地電流増幅率である。

エサキダイオードの山点および谷点電流をそれぞれ $I_P$ ,  $I_V$ とする。  $I_D = I_P$ および $I_D = I_V$  となる入力電流 $I_I$  をそれぞれ $I_{I1}$ ,  $I_{I2}$ とすれば次式が得られる。

$$I_{I1} = I_{BB} - \frac{1}{\alpha} \{ I_{P} - (1 - \alpha) I_{CC} \}$$
 (4.2)

$$I_{I2} = I_{BB} - \frac{1}{\alpha} \{ I_{V} - (1 - \alpha) I_{CC} \}$$
 (4.3)

したがって、この基本回路の入出力特性は図4.2のようにヒステリシスを 示す。



## 図 4.2 入出力特性

- 59 -

出力電圧はトランジスタのほぼ一定と考えられるベースエミッタ電圧 VBEにエ サキダイオードの高。低両電位(簡単のためそれぞれ VDH,0 とする)がそれ ぞれ加算された2値電圧となる。ここでヒステリシス幅 I<sub>I2</sub>-I<sub>I1</sub> は(I<sub>P</sub>-I<sub>V</sub>) にほぼ等しく、I<sub>BB</sub>によってヒステリシス位置を変化できることが注目される。

この基本回路は、結合抵抗 R<sub>I</sub> を介してスタティックに継続接続でき、さら にエサキタイオードを通じての多量の電圧帰還がかかっているため、入出力抵 抗は非常に低く、エミッタ抵抗 re (数 Q 以下)に近いことが特長である。た とえば、一般的な動作状態において、トランジスタのエミッタに 10mA 程度の 電流を流すことは容易であるから、エミッタ抵抗 re は数 Q 以下にできる。 R<sub>I</sub> は、たとえば I p= 2 mA のエサキダイオードでは、後述するように 200 Q 程度 となって、エミッタ抵抗 re より十分大きいので、入力相互間および入出力間 の分離がきわめて良好である。また、同軸ケー**ブ**ル、ストリップラインなどか ら入力を得るときも、入力抵抗が十分小さいためほぼそれらの特性インピーダ ンスで終端でき、不整合による反射の問題も実際上無視できる。

実際の回路では、能動および受動素子特性の標準値からの偏差が、動作余裕度を減少させる。しかし、以下に述べる2~3入力論理回路**う**ロックとしての応用では、最悪値設計によっても各パラメータ変動の範囲が確定でき、通常程度のトランジスタおよびエサキダイオードの特性値、回路抵抗および電源電圧(39)の偏差を許容できることが知られている。

過渡応答特性に関しては、この回路は非線形特性をもつエサキダイオードに よりトランジスタに多量の帰還がかかっているため、両者の特性がたがいに影 響しあう。従来、おのおのの素子特性の組合せによる過渡応答の一般的傾向が あきらかにされていたのみであった。したがって、回路設計にあたって、各素 子の選択基準をあきらかにするためには、多くの素子パラメータの組合せにつ いて検討する必要があった。素子パラメータが回路の過渡応答におよぼす影響を単独に 評価できれば、過渡応答を中心とする回路設計がきわめて容易になるであろう。

前述したように、基本回路の入出力インピータンスは、入力抵抗、負荷抵抗 などに比して非常に小さく選ぶことができる。このため、ベースエミッタ間電 E V<sub>BE</sub>は一定と考えられ、エサキダイオードをふくむルーラとトランジスタの エミッタ接合と入力抵抗をふくむ入力側のルーラに分離できることに着目し、 おのおのに性能指数がふくまれるモデルを導出することにより、諸パラメータ 間の関係を定め、過渡応答を中心とする回路的設計をおこなうことが可能とな る。次節でこの点をあきらかにする。

つぎに記憶素子としての動作機構をのべる。いま、基本回路において正信号 論理をとれば、入力電流は "0", "1" にそれぞれ対応して 0,  $I_U = V_{DH} R_I$ となる。したがって入力数 mの基本回路(図4.1)で K( $\leq$  m)個の入力が "1" のとき、全入力電流  $I_I$  は K •  $I_U$  に等しい。このとき図4.2 より、

(i) 
$$K \leq \left(\frac{I_{I1}}{I_{U}}\right)$$
  
(ii)  $K > \left(\frac{I_{I2}}{I_{U}}\right)$  (4.4)  
(ii)  $\left(\frac{I_{I1}}{I_{U}}\right) < K < \left(\frac{I_{I2}}{I_{U}}\right)$  のとき出力"0"または"1"  
(): ガウス記号

となり、(IIIの状態では以前の出力を保持する形式の記憶素子が得られる。した がって、この素子はm入力のうちℓ個が″1″をとれば、双安定状態にあるこ とで特徴づけられ、m入力 Cℓ素子と呼ばれている。

2入力 C1 素子の入出力特性は図4.3のように2入力とともに " U"(K=0)

-61-

あるいは ″1″(K=2)の場合には出力がそれぞれ ″1″, ″0″ となり、入力 に一致がとれなければ(K=1)、出力は前の状態を保持する記憶素子としての 動作をする。



図4.3 2入力C1素子

との記憶素子は簡単を構成ながら、特異なフリッブフロップ論理機能を有し、 ことにSpeed-Independent形式の非同期論理に要求される待合せ・記憶素 子として有用であり、従来の組合せ論理素子あるいは通常のフリッブフロップ を用いて構成したものにくらべ、非常に簡単な回路構成となっている。その応 用として、PCM同期化装置のエラスティック・メモリの実現例はすでに報告 がある。また、超高速2進計数回路、リング計数回路、パルス分周回路なども (51) 簡単に実現できるなど、多くの応用がたしかめられている。

4.3 回路モデルの導出とシミュレーション

前述したように、基本回路はすでに単なるNANDあるいはNOR素子として、また、入出力のヒステリシス特性を積極的に利用した特異な論理機能をもつ記憶素子としての応用がなされてはいたが、過渡応答を中心とする回路的設

計については十分な検討はおこなわれていなかった。

この回路は、トランジスタ、エサキダイオード双方の特性が相互に影響しあ うため、諸パラメータ間の関係を定めることが困難であった。以下はトランジ スタとエサキダイオードの性能指数をたがいに分離して表わし、各パラメータ の相対的な効果をあきらかにできる新しい等価回路の導出について述べる。

ベース拡かり揺れ 基本回路の等価回路は、簡単のために、Tbb'を無視して図4・4(a)のように 与えられる。



(a)



- 63-
ただし、 $C_{I}$  は必要に応じて附加される加速容量で、過渡的な影響の点から、 ほぼ $C_{I} \cdot R_{I} \cong re \cdot C_{e}$  に選択されているとする。負荷抵抗 $R_{L}$  に並列に入 る $C_{O}$  は、n個の同様な基本回路を負荷とする場合の加速容量の寄与を示し、  $C_{T}$  を前述のように選択するものとしている。

前項に述べたように、 $R_{I}$ ,  $R_{L} \gg r_{e}$ の条件は容易に満たされるから、入 力電流  $i_{1}$  にほとんど  $R_{L}$  に分流 せず、 $I \equiv y g$ 電流になり、かつ  $R_{L}$  を流れ る電流  $i_{2}$  はほとんど  $R_{I}$  に分流 せず、かなじく $I \equiv y g$ 電流になるとする近 似をとることができ、同図(D)のように、トランジスタのみに関係する入力回路 と、従属電流源によって駆動される簡単なI サキダイオードスイッチ回路とに 分離される。ここで帰還電流  $i_{2}$  による  $r_{e}$  を流れる電流  $i_{2}$  の寄与分は、さ きの  $R_{I}$ ,  $R_{L} \gg r_{e}$ の条件かよび、 $V_{EB} \ll V_{CB}$ の近似をとったうえて、負荷 効果部に等価的に変換されている。

この等価回路はかなり大胆な近似にもとずいてはいるが、回路の動作機構を 直観的に理解するのに役立つ。たとえば、エサキダイオードの性能指数(1/  $|-R_d \cdot C_d|$ )が、トランジスタを附加して負荷能力を増大させることによ って1/〔 $|-R_d \cdot C_d|$ (1+ $^{C_{TC}}$ )のは下すること、および このような性能指数をもったエサキダイオードが、トランジスタの過渡応答で 定まる電流源によって駆動されること、トランジスタの増幅作用により直流負 荷がhfo倍され、エサキダイオードの直流負荷線はほとんど電圧軸に平行にな り、ここで考えているfan-out数では電流源で駆動されているものとしてよ いことなどが明瞭に示されている。CIを附加しない場合にもこの等価表示は そのまま有効であるが、スイッチ時間に関してやや大きい値を与えることにな る。

実際の素子および回路パラメータの影響の評価は、アナログシミュレーショ

- 64 -

ンによっておこなった。回路モデルは図4.4の等価回路にベース拡がり抵抗  $r_{bb}'$ をふくめたものを用いた。エサキダイオード静特性およびトランジスタ エミッタダイオード静特性  $r_e$ の非線型性は、素子を用いるここにより、その まま表現できるようにしている。拡散容量  $C_e$ が $I_e$ に比例するとし、 $2\pi f_T \sim 1/r_e \cdot C_e$ の関係でトランジスタの利得。帯域幅積  $f_T$ を表す。回路および 素子パラメータの一部を表4.1に示す。

| エサキダイオード       |          |                   | 络定数    |
|----------------|----------|-------------------|--------|
| Ιp             | 2.0 mA   | R <sub>C</sub>    | 1.6 KΩ |
| Ιv             | 0.25 m A | R <sub>B</sub>    | 5.1 KΩ |
| V <sub>p</sub> | 65 m V   | r <sub>bb</sub> ′ | 20Ω    |
| v v            | 350 m V  | h <sub>f9</sub>   | 60     |
| Vf             | 510 m V  |                   |        |

表4.1 シミュレーションの諸定数

入力としては基本回路の出力電圧を考慮し、振幅450mV のステップ波形 を用いた。過渡応答のめやすとしては、0~90%変化で定義した立上りおよ び降下時間をとることにし、その値は出力波形より算出した。 図4.5に出力波形の一例を示す。



図4.5 出力波形 (垂直軸:200mV/div.水平軸:1ns/div.)

4.4 諸パラメータ選択基準の決定

4.4.1 エサキダイオードピーク電流 Ip の選択

図4.1に示す基本回路のスイッチ動作の検討にさきだって、エサキダイオ ードのピーク電流 Ip について考察する。

基本回路のスイッチ動作の高速化には、直観的に高い性能指数( $1/|-R_d$ ・  $C_d$ )のエサキダイオードと $f_T$ の高いトランジスタを用いればよいと考えら れるが、一般にエサキダイオードの性能指数が大きいものは $I_p$ も大きいため、 トランジスタに流れる電流も大きくなり、動作状態での $f_T$ の低下をまぬかれ ない。また、 $I_p$ が大きくなれば、段間結合抵抗 $R_I$ を小さくし駆動電流を増 加させねばならないが、このためトランジスタのエミッタ・ベース抵抗の非線 形性が回路の直流特性を支配し、所期の論理機能を得るのが困難になる。

したがって、現在市販のエサキダイオードおよびトランジスタについていえ ば、 Ip = 2 ~ 4 mAが適当である。このような素子特性に支配される選択基準 は単に技術的なものであるが、後述するスイッチ動作の検討からも、このよう な範囲が適当であることがうらづけられている。

 $I_p$ を決定すれば、 $R_I$ の最大値は静的動作点により定められ( $2V_{DH}$ /( $I_p-I_V$ )程度)、最小値は素子の偏差と入力数から、直流最悪値設計によって決定できる。このため、 $R_I$ の下限値は $100~200\Omega$ 程度に制限されてしまう。

以上のように $R_I$  の値が決定されれば、負荷の値は許容 fan-out 数を与え ることにより自動的に決定される。直流動作条件からは、トランジスタの電流 増幅限界、すなわち、 $h_{fe}$ 程度の fan-out 数も可能であるが、ここでは回 路のスイッチ時間の点から、これを3以下として検討をすすめる。回路が数百 Mbits/sec まで動作することを考えると、この許容 fan-out 数は小さくは なく、この範囲に限定しても前節で述べた多くの応用が可能である。

4.4.2 TT とTED の選択基準

図4.4(b)のように基本回路のスイッチ機構を、主としてトランジスタの支 配する駆動電流源と簡単なエサキダイオードスイッチ回路に分解することによ って、トランジスタのf<sub>T</sub>の選択に関する1つの基準が与えられる。すなわち、 トランジスタのf<sub>T</sub>を無限大、つまり駆動電流源がステップ応答を示した場合 にも、等価エサキダイオードスイッチ回路固有の初期遅延時間が存在する。こ の初期遅延時間はエサキダイオードの正抵抗領域における時定数<sub>てED</sub>(等価並 列容量と両正抵抗領域における平均抵抗の積をとる)に支配される。

- 67 -



図 4・6 スイッチ 4 時間の  $\tau_t$  による変化

したがって、この時定数に対して、過少なトランジスタ時定数 $\tau_{T}(=1/2\pi f_{T})$ をとるのは無意味である。図4.6のシミュレーションの結果にみられるよう に、 $\tau_{T}$ を $\tau_{ED}$ 以下に選んだ場合の改善効果はさきほど大きくないことにこの ことが示されている。すなわち、 $\tau_{T} = \tau_{ED}$ ではエサキダイオードをステップ 電流で駆動した場合( $\tau_{T} = 0$ )のスイッチ時間とほとんど変らない。 $\tau_{T} < \tau_{ED}$ の領域では、トランジスタによる駆動電流源の過渡現象がほぼエサキダイオー ドの初期遅延時間で終了すると考える。したがって $\tau_{T}$ については、正抵抗領 域でのエサキダイオード時定数にほぼ等しい値を選べば良い。

4.4.3 負荷 R<sub>T</sub> とエサキダイオード等価並列容量の相対的関係

図4.4(b)の等価エサキダイオードスイッチ回路によれば、トランジスタが 並列されることによって生じる寄生並列容量 C<sub>TC</sub> は、 C<sub>d</sub> と等価に作用し、し たがって、 C<sub>TC</sub>の選択はエサキダイオードが与えられたとき、その並列容量 C<sub>d</sub> との相対的な大きさによって評価すべきであることが示されている。

以上の関係を検証するために、種々の場合のスイッチ時間をシミュレーションによって求め、その結果を図4.7に示した。同図には $C_d$ を固定し $C_{TC}$ を変化させた場合、 $C_{TC}$ を固定し $C_d$ を変化させた場合、および $C_d$ と $C_{TC}$ を固定し $R_L$ を変化させた場合のスイッチ時間を示す。前2者に対しては $R_L = \infty$ としているが、最後の $R_L$ の変化の場合は、それを上述の関係で等価並列容量

- 69 -

の変化に換算している。これらのブロットがほぼ一致することから、基本回路 のスイッチ機構を図4、4(b)のように等価表示することの妥当性も同時に示さ れていると考えられる。

![](_page_78_Figure_1.jpeg)

図4.7 スイッチ時間の
$$C_{TC}$$
,  $C_d$  および $R_L$  による変化

4.5 記憶素子の設計

4.5.1 静的動作点とスイッチ時間

基本回路を記憶素子として用いる場合には、負荷はすべてコレクタ・エミッ タ(アース)間に挿入される。したがって、等価回路表示(図4.4(b))にみ られるように、トランジスタの増幅効果による負荷の軽減の利点が、等価エサ キタイオードスイッチ回路に正および負抵抗領域のスイッチ時間の悪化を最小 限にとどめるように作用している。

4.4.1に述べた選択基準による回路では、エサキダイオードの等価負荷線 はほぼ電圧軸に平行であるとして差支えない。エサキダイオード正抵抗領域通 過時間(初期遅延時間)が、スイッチ時間のかなりの部分を占めるが、この場 合、低電位および高電位の正抵抗領域のそれぞれの通過時間の配分は、静的動 作点の選定によって変化する。

シミュレーションによって求めた、エサキダイオードの静的動作点とスイッ チ時間の関係を図4.8に示す。静的動作点は、エサキダイオードピーク電流 Ipにより、スイッチ時間はトランジスタ時間数でT によって規格化している。 立上りは記憶素子のセット、降下はリセットと考えられ、同図よりあきらかな ように、エサキダイオードのバイアス電流は立上り時間と降下時間とに逆の影 響を与えている。

記憶素子の動作モードから考えて、 $t_r + t_f$ が最小になることが過渡応答の 1つの設計条件となる。同図よりあきらかなように、この条件を満足する部分 は( $I_p$ , $I_v$ )区間の中央附近にかなり広い範囲に存在し $I_p/2$ 程度にエサキダ イオード電流を設定すればよい。

![](_page_80_Figure_0.jpeg)

図4.8 スイッチ時間の静的動作点による変化

4.5.2 等スイッチ時間図による諸パラメータの決定

前節で静的動作点が決定されているが、ことではさらに、記憶素子の過渡応 答動作に対し影響をもつ諸パラメータを決定し、従来あきらかにされていなか った設計条件を求めている。

等価エサキダイオードスイッチ回路によれば、基本回路の過渡応答を支配す るパラメータとして $\tau_{\rm T}$ と $\tau_{\rm ED}$ が挙げられ、両者が等しいことが素子選択基準 の1つとなることがあきらかになっているが、ここではさらに、等スイッチ時 間図により、過渡応答に対する $\tau_{\rm T}$ と $\tau_{\rm ED}$ の影響を定量的にあきらかにする。 また、記憶素子としての相互接続のための、結合抵抗も考慮している。

![](_page_81_Figure_0.jpeg)

- 73 -

![](_page_82_Figure_0.jpeg)

-74-

![](_page_83_Figure_0.jpeg)

![](_page_83_Figure_1.jpeg)

図 4.11 等スイッチ時間図

![](_page_84_Figure_0.jpeg)

![](_page_84_Figure_1.jpeg)

図4.12 等スイッチ時間図

-76-

![](_page_85_Figure_0.jpeg)

![](_page_85_Figure_1.jpeg)

図 4.13 等スイッチ時間図

これらはシミュレーションにより $R_L = \infty$ のときの $\tau_T$ ,  $\tau_{ED}$ をパラメータとし てスイッチ時間を求め、これより換算して求めたものである。 $\tau_T$ ,  $\tau_{ED}$ とも スイッチ時間で規格化をおこなっている。さらに、fan-outによる変化も同 図に示している。これは、fan-out数nのとき $R_L = R_I / n$ となるから、4. 4.3で述べたように、エサキダイオードの等価並列容量 $\tau_T / R_L$ に換算して、  $\tau_{ED}$ を補正したものである。

たとえば、 $R_{I} = 200 \Omega c fan-out3、立上り時間1ns の記憶素子では、$  $<math>\tau_{T} t t 0 \sim 270 ps$ 、 $\tau_{ED} t 0 \sim 152 ps$ の範囲を曲線にしたがって変化し、  $\tau_{T} = \tau_{ED}$ とすれば、90 psの時定数をもつトランジスタとエサキダイオー ドを選べばよいことが示されている。(図4.11)

 $\tau_{\rm T} = 200 \, {\rm ps}$ ,  $\tau_{\rm ED} = 100 \, {\rm ps}$  の素子を用いると、同図より、 $\tau_{\rm T} = 2 \, \tau_{\rm ED}$ と等スイッチ曲線の交点より、 $t_{\rm r} = 1.54 \, {\rm ns}$ となる。

前述したように、負荷の大きさは、トランジスタの時定数 $\tau_{T}$ によりエサキ タイオードのスイッチ速度に関係づけられている。同図より、 $\tau_{T}$ の大きい領 域では、負荷の影響も大きいことがあきらかであり、 $\tau_{BD} = \tau_{T}$ なる条件で、 素子を選択して設計するのが過渡応答特性上妥当であることが、負荷効果の点 からも示されている。つぎに、結合抵抗 $F_{I}$ とスイッチ時間の関係を示したの が図4・14である。スイッチ時間は、素子パラメータで規格化をおこなって いるため、素子パラメータがわかれば、スイッチ時間から結合抵抗を求めるこ ともできる。高速動作をさせるため、fan-out数は3としているが、この程 度では負荷の影響が小さいため、結合抵抗 $R_{I}$ を小さくすればスイッチ速度を 上げられることが示されている。したがってfan-out数が少ない場合には、 過渡応答の点から結合抵抗 $R_{I}$  は小さいほどよいが、4・4・1で述べたよう に下限は100~200Ω 程度に制限される。

![](_page_87_Figure_0.jpeg)

図 4.14 スイッチ時間と結合抵抗との関係 (fan-out = 3)

以上の図をもとにすれば、記憶素子として所要のスイッチ時間に対する素子 パラメータの値が決定できる。さらに、素子パラメータが与えられた場合には、 回路のスイッチ時間を決定することができる。ここで考えているfan-out数 3程度では、結合抵抗 $R_I$  はできるだけ小さく選ぶことが望ましく、結合抵抗 の下限近く150~200  $\Omega$ が妥当である。

4.6 結 言

ここでとりあげたエサキダイオード・トランジスタ複合回路は、すでに述べ たように高速論理素子としての有利な特質を備えているため、その応用に対し て種々の提案がなされているが、回路的設計に関しては十分な検討はおこなわ れていない。すなわち、この形式の回路は、トランジスタ、エサキダイオード 双方の特性が複雑に関連するため、直流特性および過渡特性の双方を最適に設 計することは困難であると考えられてきた。

本章では、エサキダイオードの過渡応答特性とトランジスタのそれとを分離 して表現できる等価回路を導いた。さらに、トランジスタ時定数で<sub>T</sub>とエサキ ダイオード時定数で<sub>ED</sub>を定義し、負荷効果の影響は等価並列容量の増加となっ て、エサキダイオード時定数で<sub>ED</sub>に含まれることを示した。

この結果、諸パラメータ相互の関係が求められ、最適の素子パラメータの選 択基準を決定し、設計基準があきらかになった。

さらに、アナログシミュレーションによってこれらの設計基準の妥当性を確認し、極めて高速の論理素子、ことに非同期論理における記憶素子として、従 来提案されている諸回路のうちもっとも簡単であると考えられる回路素子とし ての実用性を検証した。 第5章 遅延帰還によるエサキダイオード・トランジスタ 組合せ論理回路

5.1 緒 言

前章に述べた、エサキタイオード・トランジスタ複合の回路の入出力特性に みられるヒステリシスループを積極的に利用する回路の発想から、逆に遅延帰 還をほどこすことにより、従来、一般的であったヒステリシス飛越し型のNA NDあるいはNOR回路機能にくらべ、より有利なfan-outスイッチ速度比 が得られる可能性が、おなじく著者の属する研究室で指摘されていた。しかし、 その回路的動作機構については、ほとんど解明されていなかった。

本章ではとの形式の組合せ論理回路の動作様式をあきらかにし、遅延線によ る入出力の分離が不明確になるため、スイッチ速度が低下しはじめる遅延時間、 すなわち遅延線長の下限を従来考えられていたものよりさらに短縮できること を示し、帰還抵抗の値を動作点および素子パラメータに関連づけてあきらかに し、この種回路の設計基準を与えている。

これらの解析は、アナログシミュレーションによって確認され、従来のヒス テリシス飛越し型の組合せ論理回路にくらべて、fan-outスイッチ速度比が 大きく改善されることを示している。

5.2では、基本回路の構成と動作機構について述べる。

5.3では、等価回路と過渡応答に対する遅延帰還の影響について述べる。

5.4 では、遅延時間の下限を検討するとともに、帰還抵抗と動作点により、 スイッチ時間が大きく改善されることを示し、設計基準を与えている。 5.2 回路構成と動作機構

5.2.1 回路構成

ことでは、前章に述べた記憶素子の機能から論理的に誘導される組合せ論理 回路機能とその構成について述べる。

組合せ論理回路の原理的構成を図5.1に示す。

![](_page_90_Figure_4.jpeg)

図5.1 組合せ論理回路

いずれの場合も出力Zは遅延Dを介して入力のひとつに遅延帰還され、論理的 には time-dependentな記憶素子として基本回路が用いられている。

入出力特性と入力による転移を NOT素子について図5.2に例示する。

![](_page_90_Figure_9.jpeg)

-- 82 --

初期状態は、xo''1'', ''0'' にしたがって出力はそれぞれ <math>2 = y = 0、あるい は $z = y = 1 \ge z \ge 0$ 、いま、入力(x,y)が(1,0)→(0,0)の変化 をすれば、2入力 $C_1$ 素子の場合と同様に出力は $''1'' \ge z \ge 0$ 、さらに遅延 Dの 後にyの変化にsシ入力は(0,1)に転移する。入力xがふたたび''1''にも どれば逆に同様の過程、すをわち(0,1)→(1,1)の変化ののち $\tau_{Delay}$ 時間後に(1,0)に転移し、出力は''0''を示す。つまり基本回路のヒステリ シス特性がそのまま保存されながら、time-dependentに単純をしきい値論 理回路となっている。

NOR・NAND素子はNOT素子の特殊な場合と解される。すなわち、式 (4.2)、(4.3)に示されるように、ベースバイアス電流 I<sub>BB</sub>は元来入 力電流と等価であり、ヒステリシスの中心を移動させることができるから、原 理的には入力数を増加し、これに対応して I<sub>BB</sub>を変化させることによって実現 できる。しかし、しきい値をこえる場合の動作は上述のNOT素子と同様の経 過をたどる。

ここで重要なことは、遅延帰還によるしきい値の時間的な移動によって、入 力からの駆動電流がヒステリシス幅をよこぎる程度に大きい値を必要としない ことにある。すなわち従来のヒステリシス幅を飛越す遷移をさせる方式にくら べて、段間結合抵抗 R<sub>I</sub> を同一のスイッチ速度を維持しながら、ほぼ2倍大 きく選べ、負荷効果を軽減できる。

なお、以上の論議において、入力の変化周期は遅延時間でDelay より長いとしたが、この場合のでDelayはたかだか回路のスイッチ時間(立上りあるいは降下時間)程度であればよいから、極めて短かいと考えてよい。

電磁遅延線を用いた実用的な基本回路を図5.3に示す。

従来基本回路と同形式の回路において、ヒステリシス特性を利用せず、これ

を一挙に跳躍させる形式の論理回路が一般的であった。しかし、ここに述べる 方法によって、誘導された回路は、次節に述べるように前記の回路にくらべ、 スイッチ速度・論理負荷をもとに大きくできる利点があることが最近あきらか にされている。しかしながら、その回路的動作機構については、ほとんど解明 されていなかった。以下には、この回路の動作上の特長をあきらかにし、等価 回路とシミュレーションによる回路設計法を示している。

![](_page_92_Figure_1.jpeg)

図5.3 基本回路による組合せ論理素子

5.2.2 回路動作上の特長

遅延帰還による組合せ論理回路モードと前節に述べた記憶素子モードの大き を相違点は、図5.3に示すように、コレクタからベースへ遅延線を通じて帰 還路がエサキダイオードに直接並列に存在することにより、エサキダイオード 特性上の直流的負荷線の傾きが大きくなり、したがって、エサキダイオード の静的動作点での電流が、高・低両電圧状態でかなり異なることにある。この

![](_page_93_Figure_0.jpeg)

図5.4 遅延帰還によるエサキダイオードの負荷特性

基本回路をベース端子節点から見込んだ入力抵抗は、ほぼ  $r_e$  程度になって いるので、ストリップ線路あるいは同軸ケーブルなど、数十 $\Omega$ 程度の特性イン ピーダンスをもつ遅延線を用いた場合、遅延線のベース入力側をほぼ特性イン ピーダンスにひとしい抵抗で終端して容易に反射を防止できる。この終端抵抗  $R_0$  とコレクタ側に接続した抵抗 R との和を帰還抵抗  $R_F$  とし、図5.4 に示 すように静的動作点が決定される。

過渡応答過程では、もしてDelayがスイッチ時間によりわずかに長ければ、遅 延線によってコレクタ・ベース間の帰還路が分離されており、負荷 R<sub>F</sub> は実効 的にコレクタ・エミッタ(アース)間に挿入されたことになるので、動的負荷 線は前節の場合と同様ほぼ電圧軸に平行になる。したがって、過渡応答期間の 挙動は、前章の記憶素子の場合とまったく同様に取扱ってよい。比較的低い帰 還抵続 R<sub>F</sub> が直流的にはエサキダイオードに並列されているが、過渡的にはエ サキダイオードより切離されて、負抵抗を減少させることがないという回路的 な利点となっている。

したがって、この形式の動作モードでも、図5.4の静的安定点1(3)から擬 安定点 2(4)への転移は記憶素子の場合と同様に、記憶素子のスイッチ時間の静 的動作点による変化を示す前章図4.8のデータが適用でき、 $t_r$  については  $I_p$ に、 $t_f$ については $I_v$  に近い位置での短いスイッチ時間をそれぞれ有利に 利用できていることになる。この事実は、従来のヒステリシスの飛越し型の組 合せ論理回路に比較して、スイッチ時間のうえで非常に有利になり、以下では この点についてもあきらかにする。

5.3 回路モデルと過渡応答

5.3.1 等価回路

前述したように、基本回路の過渡応答過程においては遅延時間でDelayがスイ ッチ時間よりわずかに長ければ、遅延線によってコレクタベース間の帰還路が 分離されるため、帰還による負荷<sup>FF</sup>は実効的にコレクタエミッタ間に挿入さ れたことになる。このため、動的負荷線は、前章の記憶素子の場合と同様ほぼ 電圧軸に平行になる。したがって、過渡応答期間の挙動も前章とまったく同じ ように取扱ってよい。このため、前章の図4・4と同じく、遅延帰還を考慮し た同様な等価回路を得ることができる。・図5・5はこの等価回路を示す。

遅延帰還による影響は、帰還抵抗 R<sub>F</sub> による負荷効果部と、入力側に遅延時間 7<sub>Delay</sub>をもつ帰還電流に表現されている。したがって、素子パラメータの選択基準は、 7<sub>ED</sub> は帰還抵抗 R<sub>F</sub> による等価並列容量を考慮したものを用いれば、前章の場合と同様に考えて差支えない。

-86-

![](_page_95_Figure_0.jpeg)

図5.5 等価回路

5.3.2 スイッチ機構におよぼす遅延帰還の影響

この等価回路によれば、遅延帰還抵抗  $R_F$  により、エサキダイオード並列容量が  $\tau_P / R_F$ が増加し、入力回路には帰還電流  $v_a / R_F$  により  $\tau_{Delay}$  の遅延をもつ帰還電流源が接続されているため、  $\tau_{Delay}$ 後は、入力電流  $V_O / R_I$  に対し反転された帰還電流が流れるため、従属電流源はステップではなく、エサキダイオードの出力電圧  $v_a$  と遅延時間  $\tau_{Delay}$  で幅と降下の模様が決定されるパルス波形となる。(5.4,図5.6参照)

これまでの議論では、遅延時間は回路のスイッチ時間程度と考えてきたため、 帰還電流の影響は、スイッチ期間中にはなかった。したがって、エサキダイオ ードはステップ入力で駆動されていると考えてよい。図5.4に示すように、 エサキダイオードは、一旦擬安定点に転移した後に安定点に落着く。

回路の繰返し周波数を高くするためには、遅延時間はできるだけ短い方が望 ましいが、下限は出力側からの帰還電流により、エサキダイオードを駆動する 電流が減少し、スイッチ動作が阻害される点で決定される。従属電流源により、 エサキダイオードが負性抵抗領域まで駆動されると、その後はエサキダイオー ド自身により転移がおこなわれるから、遅延時間の最小値は、これらの初期遅 延に大きな影響をうける。 5.4 遅延帰還時間と帰還抵抗 RF

5.3.2 で述べたように、最小遅延時間は遅延線による入力と出力との分離を目やすにして決定され、回路のスイッチ時間程度でよいことが知られていた。しかし、回路の高速化の点からは、遅延時間はできるだけ短い方が有利である。この点に関して、遅延時間の下限に対する実用的な目安を得ることを目標に検討をおこなう。

この回路の出力電圧波形を va(t)とする。この出力は、帰還抵抗 RF を通じ てペース入力端子に遅延時間 TD だけ遅れて帰還される。したがって、回路の ベース端子に流入する全駆動電流 I(t)は、外部端子からの入力電流を Inとす れば、 $I(t) = I_{\pi} - \{ v_d (t - \tau_D) \} / R_F$  となる。  $\tau_{Delay}$  が回路のスイ ッチ時間より大きいとすれば、帰還電流によって I(t)が減少あるいは増加し始 める時刻には、エサキダイオードはすでに転移を完了して低抵抗領域に入って おり、回路自体の増幅器としての利得はきわめて小さくなっている。したがっ て、入力電流 I(t)の変化の出力電圧 va(t)に対する影響は実際上無視できる程 度に小さい。このことから、遅延帰還時間 TD が回路のスイッチ時間より大き ければ、回路の出力電圧応答は、帰還のない回路において、ステップ入力エェ を印加した場合の応答に等しいと考えて差し支えない。ただし、コレクタ節点 からの帰還路を見込んだ動的抵抗負荷 RF の出力電圧の過渡応答時間に対する 影響は、5,3,1に述べた方法にしたがって、エサキダイオードの負荷効果 部に等価に繰り込んであるとする。いま、遅延時間 TD が回路のスイッチ時間 と同程度以下に小さくなったとすれば、エサキダイオードが完全に転移を完了 しないうちに、駆動電流が減少することになり、したがって、スイッチ時間の 増加をもたらすことが予想される。以下では、簡単にこのようなスイッチ時間 の増加が実際上問題とならないような T Delay の下限について考察をおこな

- 88 -

図5.6に示すように、出力電圧 va(t)の立上り、降下時間は、初期遅延時

う。

![](_page_97_Figure_1.jpeg)

図 5.6 入出力波形

-89-

間 tdrと tdrを含んでいる。これらは、いずれも入力 I(t)により、エサキ **ダイオードのスイッチ過程における動作点が、正抵抗部分を通過し再生的を負** 抵抗部分に入るまでの時間である。さらに、降下時においては、tafは低い正 抵抗部分を通過するに要する時間 tdf1 と、高い正抵抗部分を通過するに要 する時間 tdf2の2つに近似的に分けられる。<sup>t</sup>drと tdf1の部分では、 v<sub>d</sub>(t)の変化は、その最大振幅にくらべて十分小さい。

したがって、帰還抵抗 RF がそれほど小さくないとすれば、帰還電流  $v_{d}(t-\tau_{D})/R_{F}$ の  $t_{dr}$  および  $t_{df1}$  に対応する部分での電流変化は十分 小さく、これによる入力 I(t)の減少が回路のスイッチ時間におよぼす影響は無 視しても差支えない。 RFに対するこの条件は、後に述べるような実際の回路 における RF の値の選択範囲に対してはほぼ満たされている。この結果、遅延 帰還時間 7 Delay は、少なくとも max.↓ tr , tf } - min.↓ tdr-tdf1 } 以上であればよい。この値の目安をつけるために、 $\tau_{m} = \tau_{mn}$ の条件のもと

![](_page_98_Figure_2.jpeg)

![](_page_98_Figure_3.jpeg)

-90-

で(これはエサキダイオードとトランジスタの性能の整合が最適となる条件に 対応している。 4.4.2 参照)、  $\tau_{T}$ を変化させたときの  $t_{r}$  および  $t_{dr}$ の変化をシミュレーションによって求めたものが図5.7 でもる。 同図より tdr は  $t_{r}$ の頃ぼ30%を占めることがわかる。 したがって、一般に  $t_{dr}$ \*  $t_{df1}$  および  $t_{r} \approx t_{f}$  と設計されることを考慮して、近似的には  $\tau_{Delay}$ をスイッチ時間の約70%程度にまで小さく選択しても差し支えを いと考えられる。このことを確かめるために、遅延帰還をふくむ基本回路のア ナログシミュレーションをおこなった結果を、 $\tau_{Delay}$  に対する  $t_{r}$ ,  $t_{f}$  の

![](_page_99_Figure_1.jpeg)

## 図5.8 スイッチ時間と遅延帰還

-91-

変化を  $\tau_{T}$  (= $\tau_{ED}$ )で規格化して図5.8に示す。同図で  $t_{r\infty}$  および  $t_{f\infty}$  は、 $\tau_{Delay}$  がスイッチ時間に比べて十分大きい場合の回路の立上り および降下時間を示す。同図から、 $\tau_{Delay}$ を0.7  $t_{r\infty}$  程度にまで小さく 選んでも、スイッチ時間におよぼす影響は使用上問題にならないことが示され る。この場合は、  $t_{r\infty} < t_{f\infty}$  となっているから、 $\tau_{Delay}$ を0.7  $t_{r\infty}$ に 選ぶことは、立上りおよび降下時間がひとしい場合に対応する  $\tau_{Delay}$ の値 に比べれば等価的にはより小さくしたことに相当している。にもかかわらず、 スイッチ時間に対する影響が問題となっていないことは、上に述べた $\tau_{Delay}$ の下限に対する目安が実際上適当なものであることの裏付けとなっている。

さらに、過渡応答動作に関係する重要なパラメータとして、遅延帰還量を決 定する帰還抵抗 Rp がある。第4章に述べたように、静的動作点により、スイ

![](_page_100_Figure_2.jpeg)

図5.9 スイッチ時間の静的動作点による変化

ッチ時間は大きく変化する。したがって、RFと静的動作点との関係をあきらかにする必要がある。

まず、静的動作点のスイッチ時間に対する影響を検討するため、 RF =∞ の ときの静的動作点とスイッチ時間の間の関係を求めたものが図5・9である。 これは前章で述べた記憶素子としての動作モードの場合となっている。帰還抵 抗 RF に対しては、エサキダイオードの出力電圧を近似的に一定と見なして、 それを VD とおけば、図5・4から以下のようを関係を導ける。

$$R_{\rm F} = \frac{V_{\rm D}}{I_{\rm T} + I_{\rm I} - I_{\rm S}}$$
(5.1)

ただし、 IUは入力ステップ電流、 It は図5.4で安定点1におけるバイ アス電流、 Is は安定点3におけるバイアス電流である。

RF を小さくすれば、安定点1かよび3をエサキタイオード山点および谷点 に接近させることができ、したがって、入力電流 IU を一定とすれば、等価的 により大きな過剰駆動をおこなえることにをり、この点では、スイッチ時間に 有利となる。しかしながら、一 方回路の動的負荷抵抗 RF が小さくなるため 5・3・1 で述べたように、負荷効果としてのエサキダイオードに対する等価 並列容量  $\tau_{\rm T}$ /RF が増加し、スイッチ時間を低下させる。この点について検討 をおこなうためにアナログシミュレーションにより、 RF に対するスイッチ時 間の変化を動作点に依存する過剰駆動と負荷効果をふくめて求めている。まず 図5・8から  $t_{\rm r} = t_{\rm f}$  として種々のスイッチ時間に対する静的動作点の電流 I1、I3 を求め、式(5・1)によりそれに対応する RF の値を求めた。た とえば、図5・9において点 a および D に対応するパイアス電流がそれぞれス イッチ時間  $t/\tau_{\rm T} = 8$  における I3 および I1 となる。このようにして、各ス

-93-

イッチ時間に対して求めた RF から、 fan – out 数を n とし全体の負荷を RL = RF  $\mathcal{M}(RI/n)$  として求め、その負荷効果をエサキダイオード等価並 列容量に換算しスイッチ時間を補正している。

図5.10に、上のようにして得られたスイッチ時間と動作点を示している。 ただし、スイッチ時間は素子パラメータ<sup> $T_T$ </sup>(=<sup> $T_BD$ </sup>)でまた安定点バイアス

![](_page_102_Figure_2.jpeg)

図5.10 スイッチ時間と動作点

電流は、エサキダイオードピーク電流で規格化している。また、図5・11は 同様にして得られた RF 対スイッチ時間の関係を示している。以上の結果から、

![](_page_103_Figure_1.jpeg)

図 5.11 スイッチ時間と帰還抵抗 RF

R<sub>P</sub> が小さくなるとスイッチ時間が減少することが示され、したがって、過剰 駆動の効果が、実用的な範囲では負荷効果を上まわっていることが知られる。 この点から、スイッチ時間に関しては、 R<sub>P</sub>が小さい程良いがその値を極端に 小さくすることは動作安定度の点から好ましくない。たとえば、雑音余裕の点 から、ここで考えている谷点電流 0.15 Ip 程度のエサキダイオードでは、高 電位安定点のバイアス電流 I<sub>3</sub> の最小値は少なくとも 0.2 Ip 以上であること が望ましい。(第2章、表2.2参照)この場合対応する R<sub>F</sub> の値は図5.11 から約145Ω程度となる。

 延帰還によりヒステリシス特性を積極的に利用した本回路は、従来のものにく らべスイッチ時間が 1/2 に短縮されている。

## 5.5 結 言

前章の記憶素子に遅延帰還をほどとし、組合せ論理回路を構成する方法が知られていたが、その回路的動作機構については、検討が十分におとなわれてい なかった。

この回絡は遅延により、入出力が分離されることから、過渡的にはヒステリ シス特性を利用する記憶素子として動作する。したがって、遅延帰還時間と帰 還量により回 路動 作が大きく影響をうける。

ここでは、遅延時間は、高速動作の点からいえば短いほど有利であるが、前 章と同様な等価回路を導出し、シミュレーション結果とあわせて検討をおこな い、従来考えられていたスイッチ時間と同程度よりさらに30%は短縮できる ことを示している。

帰還抵抗 RF は、静的動作点と関連してスイッチ速度に大きな影響を与える が、等価回路により、 RFと負荷抵抗による影響をふくめて過渡応答を検討し た結果、スイッチ速度の点からは、動作余裕の許すかぎり RFを小さくとれば よいことが示され、スイッチ時間と RF の定量的を関係が、実用的を具体例に ついてアナログシミュレーションから示された。以上により、遅延に関するパ ラメータの選択基準の決定法があきらかにされ、従来のヒステリシス飛越し型 の組合せ論理回路に比べ、同一の fan - out 数でスイッチ速度は2倍向上さ せ得ることがあきらかになった。

## 第6章 結 論

各章の結論はそれぞれ章末にとりまとめたので、本章では、本研究を全体 として概観し、総括的な結論とともに、残された問題および将来の展望をあわ せて述べる。

本研究は、エサキダイオードによるパルスおよびデジタル回路のいくつかに ついてその回路設計を中心的な視点として、考察した研究をとりまとめている。 回路設計の最終的な目標は、与えられた要求をある制約条件のもとで、最適に 実現することにあるとしてよいであろう。設計過程そのものの本質的な検討は、 現在の工学の重要な問題のひとつとして種々の考案が行なわれているものであ るが、すくなくとも回路設計の分野においては、もし回路構成が与えられた場 合には、要求される回路特性を適確に表現しうるもっとも簡単な等価回路を見 出すことにはじまるとして差支えない。これにつゞく過程は、いわゆる回路解 析であり、できるだけ見通しのよい解析結果を与える手法を見出す問題が中心 となるといってよい。さらに、諸種の要求に対する最適化をはかる過程におい ては、これらの解析結果を総合して、能動および受動素子パラメータ間相互の 依存関係を容易に読みとれるいわゆる設計図表があらゆる評価の角度から示さ れ、要求される『最適"の概念に合致する選択を可能にすることが重要な課題 となる。

このような観点から、本研究は、いずれも興味ある動作機構あるいは実用 性をそなえながら、設計の視点からの検討が充分におこなわれていなかったエ サキダイオード・トランジスタ回路を中心にとりあげ以上で指摘した問題の一 部を解決しようとしたものである。

すなわち、第2章にのべた、インダクタンス負荷エサキダイオードパルス回

- 97 -

路は、単極性パルスによって二安定動作をおこなうという 計数回 路として好 ましい特性をもつ回路として提案されながら設計の観点からの追求が不充分な まま実用 性が 附与されていなかったものである。本論文においては、この回 路の動作機構を、二安定動作許容限界の視点から、適切に表現し、かつ数式に よる記号的処理にたえる等価回路の導入によって解析し、回路動作機構上重要 な機能をはたすインダクタンスの大きさの選択の観点からの設計手法を与えよ うと試みたものである。また第3章では、これらの二安定動作の検討にもとず き明らかとなった単安定動作機構を示す簡単な等価回路をみちびき、これにも とずく解析によって求められた回路の動作特性を、伝送線路中における再生増 幅回路という特殊な条件下において検討するために、さらに簡単な等価回路に 抽象して考察を加え、その動作限界を明らかにし、かつ設計指針を与える試み が述べられている。

これらの考察は、いかに簡単な等価回路に問題を抽象化し、かつこれによっ てみちびかれる動作特性が必要な範囲に対しては充分に表現されることを解析 結果と実験との照応によって確認し、これによって総合的な設計基準を与え、 またその適用限界を定めることを中心とするものである。

第4章以下にとりあげられている、エサキダイオード・トランジスタ回路に おいては、前2章にくらべて、次のふたつの点でより複雑な回路設計の問題 をとり扱っている。すなわち、第一に、回路の過渡応答を定める主要な原因が 前2章の場合のごとく、主として受動素子(インダクタンス)と能動素子の 直流的特性とによって決定される時定数に支配されるのではなく、素子の動作 速度そのものに依存すること。第二には、種類のことなる二つの能動素子が回 路中に含まれ、しかもこれらが前述の回路過渡応答にそれぞれ同程度の影響を 与えることである。 このような回路においては、一般に非線形特性を有する能動素子の直流特性 が重 複してあらわれ、また その過 渡応答特性については、それぞれの過渡特 性パラメータが相互に絡み合った形式の解析結果が与えられることが、いわゆ る設計問題をきわめて複雑なものにする要因となる。

したがって、このような回路の設計過程を見通しよくおこなうためには、ま ず解析にさきだつ回路のモデル化の段階において、ふたつの能動素子の相互 の影響が独立に表現できるような回路の動作パラメータを与えられるよう等 価回路表現を定めることが、その後の段階に大きな影響を与える。

第4章に取扱った問題は、たくみな等価回路の設定により、エサキダイオー ド・トランジスタ複合回路においてそれぞれの素子の過渡応答パラメータを分 離して取扱うことを可能にした例となっており、回路設計過程の出発点とし ての等価回路の決定の重要性を示す好例であると考えられる。ここでは、見通 しのよい等価回路の設定によって、これにつづく解析もきわめて簡単化され、 また設計指針についても、明確なものを与えることが可能となっている。この 事実は第5章に取扱った回路の場合にも非常に有利に作用しており、等価回 路設定の重要性をさらに裏書きしていると考えられる。

本研究において用いた解析手法にはとくに述べるものはなく、比較的簡単な手法にしたがったに過ぎないが、その一因は、動作機構の本質を示す簡単 な等価回路の設定にあずかるところが大きいと考えられる。

最近、計算機による設計手法(C・A・D・)を中心として、設計の本質的な過程を解明しようとする努力が各方面で払われ、ことに回路設計の分野では、いくつかの回路解析うログラムがすでに発表されるなど、この傾向がいちじるしい。しかし 現状では、単なる回路解析手法にとどまるものが多く、総合的な設計の視点からの接近をはかるためには なお多くの努力が必要とされるよう

-99-
に見える、本研究でとり扱った設計の問題においても、着目している最適化の 範囲はきわめて限定されたものであり、総合的な設計の視点からすれば、なお 不充分なものであるに過ぎない。回路設計は非常に個別的を回路の検討に帰着 させられる傾向が内在的にあることは、否定できない一面であるが、これをよ り一般的な回路設計思想(design philosophy)として統一的にみる見地を 発展させることはもっとも基本的 な課題であり将来の問題として残されてい る。また、能動素子の等価回路表現とその明確な適用限界の指定はあらゆる回 路設計に共通の問題であり、とくに超高周波域における等価回路およびその測 定法を確立することは、ますます高速化してゆくパルス、デジタル回路設計に とって具体的に重要な問題であろう。 本研究の全過程を通じて終始理解ある御指導を下さった喜田村善一教授に心から感謝申し上げる。

筆者の大阪大学大学院在学中およびひきつづく大阪大学工学部電子工学教室
在職中に、御指導御教示いただいた電子工学教室
菅田栄治教授、宮脇一男教授、尾崎弘教授、中井順吉教授、故寺田正純教授、山口次郎名誉教授、電子ビ
-ム研究施設 裏克已教授、産業科学研究所 松尾幸人教授、中村勝吾教授、
通信工学教室 滑川敏彦教授に対し厚く御礼申し上げる。

また御激励、御薫陶をいただいた現関西大学工学部 水谷博教授に深く感謝 する。

終始懇切に指導して下さった寺田浩詔助教授に厚く感謝する。

筆者の所属している喜田村研究室の大村皓一講師には有益な御教示、御討論 をいただいた。

同研究室、浅田勝彦助手には実験に際し、多大の援助をいただいた。

大学院学生、奥田直紀氏、吉岡信夫氏、松田秀雄氏、森田修三氏、橋本秀雄氏、川出隆司氏には種々の面で御協力いただいた。

また本論文作製にあたり、下村アキヨ嬢、白岡玉紀文部技官、江木康雄文部 技官には特にお世話になった。

現東亜特殊電機株式会社研究所 日高滋氏、長谷川利典氏には研究遂行上何かと御援助いただいた。

これらのかたがたに衷心より感謝の意を表す。

## 参考分献

- (1) H.S.Sommers, Jr.: "Tunnel diode as high-frequency devices", IRE, 47, 7, p 1201, (July 1959).
- (2) 東大超高速計算機研究会: "江崎ダイオードによる超高速計算機の 可能性について"信学会電子計算機研資(昭34-10)
- M.H.Lewin: "Negative-resistance elements as digital computer components", Proc. of Eastern joint Computer Conference, (Boston. Mass), p 15, (Dec. 1-3, 1959).
- (4) E.Goto, K.Murata, K.Nakazawa, K.Nakagawa, T.Moto-oka,
  Y.Matsuoka, Y.Ishibashi, H.Ishida, T.Soma and E.Wada,:
  "Esaki diode high speed logical circuits", IRE Trans.
  EC-9, 1, p 25, (March 1960).
- (5) 駒宮,田島,杉山,緒方: "江崎ダイオードによる超高速計算機の 論理回路および記憶方式について(中間報告)"電子計算機研資、 (昭35-04)
- (6) W.F.Chow: "Tunnel diode digital circuitry", IRE Trans.,EC-9, 3, p 295, (Sept. 1960).
- (7) 石井,高橋: "トンネル・タイオードによる高速記憶装置",信学誌,45,3,p291,(Sept.1960).
- M.S. Axelrod, A.S.Farber, D.E.Rosenheim: "Some new high-speed tunnel diodc logic circuits", IBM Jour. Res. & Dev., 6, 2, p 158, (April 1962).

- (9) D.J.Crawford, W.D.Pricer, J.J.Zasio: "An improved tunnel dicde memory system", IEM Jour. Res. & Dev., 7, 3, p 199. (July 1963).
- (10) B.E.Sear: "Charge controlled nanosecond logic circuitry",Proc. IEEE, 51, 9 p.1215 (Sept. 1963).
- (11) M.Cocperman:"300Mc tunnel-diode logic circuits", IEEE Trans. EC-13, 1, p.18 (Feb. 1964).
- (12) 天野: "エサキダイオードを用いた論理回路",信学誌,47.4.p.507
   (昭 39-04).
- (13) 伏見: "エサキダイオードを用いた記憶回路",信学誌,47,4, p.516(昭39-04)
- (14) 伏見:"エサキダイオードを用いたパルス回路",信学誌, 47,4, p.523(昭39-04)
- (15) 電気通信学会: "エサキダイオードとその応用",信学誌, 47,4
   (昭39-04)
- (16) P.Mauch: "The tunnel diode as a pulse generator", Electr. Ind., 20, 2, p.106, (Feb. 1961).
- P.Franzini: "Tunnel diode nanosecond coincidence circuit", Rev. of Scientific Instruments, 32, 11, p.1222, (Nov. 1961).
- (18) J.C.Balder, C.Kramer: "Video transmission by delta modulation using tunnel diodes", IRE, 50, 4, p.428, (April 1962).

- (19) B.Rabinovici: "Tunnel dicde decade counter", Rev. Sci. Instr., 33, 12, p.1391, (Dec. 1962).
- (20) J.S.Mayo: "Experimental 224 Mb/s PCM terminals". B.S.T.J.,
   Vol. 44, No.9, pp.1813-1842, (Nov. 1965).
- (21) 畔柳,岡本: "谷電流識別によるTD対高速比較器",信学誌,
   49,3,p.448(昭41-03).
- (22) W.C.G.Ortel: "The monostable tunnel diode trigger circuit", Proc. IEEE, 54, 7, p.936 (July 1966).
- (23) Hanoch Ur: "Tunnel-diode binary counter circuit", IRE,49, 6, p.1092, (June 1961).
- (24) 福井,池田: "エサキダイオード対のトリガ特性",信学会トランジスタ研資(昭36-03).
- (25). 石川,塚田,平山: "Tサキダイオード対双安定回路の動作解析",
   信 学誌, 49,8, p.1462(昭41-08)
- (26) L.O.Schott: "Negative resistance dicde pulse repeater",U.S. Patent 3,051,846.
- (27) B.G.King: "Negative resistance pulse repeater with unidirectional reflecter", U.S. Patent 3,054,506.
- (28) 佐藤,宮本: "アクティブ線路",信学誌,50,8,p.1481 (昭42-08)
- (29) C. D. Todd: "Transistor-tunnel diode combination",Electronic Design, 9, 9, p.48, (April 26, 1961).

- (30) R.W.Iade: "Logic combines tunnel diodes with transistors", electronics, 34, 9, p.46, (March 3, 1961).
- (31) "Tunnel dicde-transistor provides fast logic", electronics, 35, 11, p.72, (March 16, 1962).
- (32) J.J.Amodei, W.F.Kasonocky: "High-speed logic circuits using common-base transistors and tunnel diodes", RCA Rev., 22, p.669 (Dec. 1961).
- (33) Y.C.Hwang, et al: "Analysis of a pumped tunnel diode logic circuits", IRE Trans., CT-9, p.233 (Sept. 1962).
- (34) J.J.Amodei, J.R.Burns: "High-speed transistor-tunnel diode sequential circuits", RCA Rev., 24, p.335 (Sept. 1963).
- (35) 畔柳,芝: "1.5 メガビット用トンネルダイオード・ハイブリッド回路の検討",研実報,14,9,p.1853(昭40)
- (36) J.O.Edson, H.H.Henning: "Broad band codecs for an experimental 224 Mb/s terminal", B.S.T.J., Vol.44, R-4, No.9, pp.1887-1940 (Nov. 1965).
- (37) I.Dorros, J.M.Sipress, F.D.Waldhauer: "An experimental
  224 Mb/s digital repeatered line", Bell Syst. tech. J.,
  45, 7, p.993 (Sept. 1966).
- (38) W.R.Smith, A.V.Pohm: "A new approach to registor-transistor-tunnel-diode nanosecond logic", IRE Trans., EC-11,

5, p.658, (Oct. 1962).

- (39) 大村: "高速論理回路素子とその応用に関する研究", (昭43... 01)
- (40) 高田村,水谷,橘: "エサキダイオードによる計数回路",昭37 信学全大,465.
- (41) 専田村,水谷,橘: "エサキダイオード・トランジスタ計数回路",
   昭 38信学全大, 386.
- (42) 喜田村,寺田,橘: "エサキタイオード計数回路の解析",信学会 トランジスタ研資(昭39-03)、
- (43) 専田村,寺田,橘: "「負荷エサキダイオード計数回路の解析"、
   昭39連大,1363。
- (44) Z.Kitamura, H.Terada, K.Tachibana: "Analysis of an Esaki diode monopolar pulse counter", Tech. Rep. of Osaka Univ., 16, 680, (1965).
- (45) 専田村, 幸田,橘"エサキダイオードによる パルス再生増幅器", 昭44連大, 2078.
- (46) 喜田村,寺田,中原,清水,橘: "PCM再生中継器の解析",信学会通信方式研資(昭40-01).
- (47) 喜田村,寺田,中原,清水,橘: "PCM再生中継器の解析",
   住友電気,88,(昭40-04).
- (48) 喜田村,寺田,橘: "エサキタイオード電磁遅延線メモリ",昭39信学全大,473.

- (49) 喜田村,寺田,中原,清水,橘: "超高速パルス再生中継器の一方式",昭44信学全大、707.
- (50) 喜田村,寺田,大村,浅田:"非同期遅延線によるエラスティック 記憶装置",信学誌,50,11,p.2124(昭42-11).
- (51) 宮田村,寺田,大村,浅田: "ヒステリシスを持つ高速しきい 値論
   理素子の一形式",信学会 電子計算機研資(昭41-01).
- (52) 喜田村,寺田,大村,浅田,橘:エサキダイオード・トランジスタしき
   い値論理回路の諸特性",信学会電子計算機研資(昭43-04).
- (53) 喜田村,寺田,大村,橘: "ヒステリシスをもつエサキダイオード
   ・トランジスタ論理回路",信学誌,53-C,1,(昭45-01).