

| Title        | 高移動度ゲルマニウムデバイスのMOS界面評価とその<br>制御に関する研究 |
|--------------|---------------------------------------|
| Author(s)    | 小川, 慎吾                                |
| Citation     | 大阪大学, 2017, 博士論文                      |
| Version Type | VoR                                   |
| URL          | https://doi.org/10.18910/61788        |
| rights       |                                       |
| Note         |                                       |

The University of Osaka Institutional Knowledge Archive : OUKA

https://ir.library.osaka-u.ac.jp/

The University of Osaka

## 博士学位論文

# 高移動度ゲルマニウムデバイスの MOS 界面評価とその制御に関する研究

# 小川慎吾

# 2017年1月

大阪大学大学院工学研究科 生命先端工学専攻

# 目次

## 略語表

| 第1章 序論 |                          | 5  |
|--------|--------------------------|----|
| 1.1    | 半導体デバイスの微細化とその限界         | 5  |
| 1.2    | MOSFET の動作原理             | 7  |
| 1.2.1  | MOS キャパシタ特性              | 7  |
| 1.2.2  | MOSFET 特性                | 9  |
| 1.3    | 最先端 MOSFET のための新技術導入     | 10 |
| 1.3.1  | メタルゲート電極                 | 10 |
| 1.3.2  | 高誘電率(high-k)絶縁膜          | 11 |
| 1.3.3  | ゲートラストプロセス               | 12 |
| 1.3.4  | 3 次元構造 MOSFET(Fin-FET)   | 13 |
| 1.3.5  | 高移動度ゲルマニウム (Ge) チャネル     | 15 |
| 1.4    | Ge-MOSFET 実現に向けた研究       | 16 |
| 1.4.1  | Geチャネル上の GeO2 絶縁膜の問題点    | 16 |
| 1.4.2  | メタルゲート電極形成による GeO₂絶縁膜の劣化 | 19 |
| 1.4.3  | 高品質熱酸化 GeO2/Ge 界面の形成     | 20 |
| 1.4.4  | high-k/Ge MOS デバイスの課題    | 21 |
| 1.4.5  | Ge-MOSFET の試作例           | 22 |
| 1.5    | Ge-MOS デバイス開発の課題と本研究の目的  | 26 |
| 参考文献   |                          | 28 |

4

| 笛)音 CaOa 编 | 緑晴の安定性お上び不純物吸収性性の評価                    | 32 |
|------------|----------------------------------------|----|
| <u> </u>   | 隊族的女だILFAより <sup>2</sup> 1-吨的效收特任920年间 |    |
| 2.1        | 緒言                                     | 32 |
| 2.2        | 実験                                     | 34 |
| 2.2.1      | 試料作製                                   | 34 |
| 2.2.2      | 評価手法                                   | 35 |
| 2.2.2.1    | GeO2膜の表面状態および表面吸着物の評価                  | 35 |
| 2.2.2.2    | GeO2膜の膜質評価                             | 38 |
| 2.2.3      | 重水を用いた GeO2 膜中の水分拡散挙動の動的評価             | 40 |
| 2.3        | 結果と考察                                  | 40 |
| 2.3.1      | 大気曝露による GeO2 膜表面の反応挙動                  | 40 |
| 2.3.2      | GeO2膜が大気から吸収する不純物の評価                   | 45 |
|            |                                        |    |

目次

| 2.3.3 | 重水を用いた GeO2 膜中の水分拡散挙動の評価   | 48 |
|-------|----------------------------|----|
| 2.3.4 | GeO2 膜中の特異な水素分布            | 49 |
| 2.3.5 | Ge-MOS デバイスの電気特性と不純物吸収との関係 | 52 |
| 2.4   | 結言                         | 54 |
| 参考文献  |                            | 55 |

| 第3章 金属電極/GeO2 絶縁膜界面反応の理解と制御 |                               |    |
|-----------------------------|-------------------------------|----|
| 3.1                         | 緒言                            | 58 |
| 3.2                         | 実験                            | 59 |
| 3.2.1                       | 試料作製                          | 59 |
| 3.2.2                       | 評価手法                          | 60 |
| 3.2.2.1                     | Ge-MOS キャパシタの電気特性評価           | 60 |
| 3.2.2.2                     | 金属電極/GeO2界面の構造および化学状態の評価      | 62 |
| 3.2.2.3                     | 硬X線光電子分光法による金属電極/GeO2界面の評価    | 64 |
| 3.3                         | 結果と考察                         | 66 |
| 3.3.1                       | 異なる電極材料を有した Ge-MOS キャパシタの電気特性 | 66 |
| 3.3.2                       | 金属電極/GeO2界面構造の物理分析結果          | 67 |
| 3.3.3                       | Al/GeO2界面反応メカニズムのモデル化         | 74 |
| 3.3.4                       | Al/GeO2界面反応制御技術の検証            | 76 |
| 3.4                         | 結言                            | 80 |
| 参考文献                        |                               | 81 |

| 第4章 HfO2/Ge | O2界面反応の理解および原子拡散制御効果の検証                                                       | 84  |
|-------------|-------------------------------------------------------------------------------|-----|
| 4.1         | 緒言                                                                            | 84  |
| 4.2         | 実験                                                                            | 87  |
| 4.2.1       | 試料作製                                                                          | 87  |
| 4.2.2       | 評価手法                                                                          | 89  |
| 4.2.2.1     | Ge-MOS キャパシタの構造およびデプスプロファイルの評価                                                | 89  |
| 4.2.2.2     | HfO <sub>2</sub> /GeO <sub>2</sub> 界面の反応および原子拡散の評価                            | 91  |
| 4.3         | 結果と考察                                                                         | 92  |
| 4.3.1       | Pt/HfO2/GeO2/Ge MOS キャパシタの電気特性と界面構造                                           | 92  |
| 4.3.2       | HfO <sub>2</sub> /GeO <sub>2</sub> 界面への極薄 AlO <sub>x</sub> 膜挿入効果              | 94  |
| 4.3.3       | HfO <sub>2</sub> /GeO <sub>2</sub> 界面反応が引き起こす原子拡散挙動の解析                        | 97  |
| 4.3.4       | Pt/HfO <sub>2</sub> /AlO <sub>x</sub> /GeO <sub>2</sub> /Ge MOS キャパシタの構造と電気特性 | 105 |
| 4.4         | 結言                                                                            | 108 |
| 参考文献        |                                                                               | 109 |

目次

| 第5章  | 総括                        | 112 |
|------|---------------------------|-----|
| 5.1  | GeO2 膜および MOS 界面の性質の理解と制御 | 112 |
| 5.2  | 本研究で導入した分析技術および将来展望       | 114 |
|      |                           |     |
| 謝辞   |                           | 116 |
| 研究業績 |                           | 118 |

# 略語表

| 略語           | 定義                                                  |
|--------------|-----------------------------------------------------|
| AFM          | Atomic force microscope                             |
| ALD          | Atomic layer deposition                             |
| ATR          | Attenuated total reflection                         |
| C-V          | Capacitance-Voltage                                 |
| I-V          | Current-Voltage                                     |
| DOS          | Density of state                                    |
| Dynamic-SIMS | Dynamic secondary ion mass spectrometry             |
| EWF          | Effective work function                             |
| ECR          | Electron cyclotron resonance                        |
| EELS         | Electron energy loss spectroscopy                   |
| EOT          | Equivalent oxide thickness                          |
| EGA          | Evolved gas analysis                                |
| FET          | Field-effect transistor                             |
| FGA          | Forming gas annealing                               |
| FT-IR        | Fourier transform infrared spectroscopy             |
| HAXPES       | Hard x-ray photoelectron spectroscopy               |
| HAADF        | High-angle annular dark field                       |
| LSI          | Large scale integrated circuit                      |
| MOS          | Metal-oxide-semiconductor                           |
| MOSFET       | Metal-oxide-semiconductor field-effect transistor   |
| PE-CVD       | Plasma enhanced chemical vapor deposition           |
| PMA          | Post metallization annealing                        |
| PMD          | Pre metal dielectric                                |
| STEM         | Scanning transmission electron microscope           |
| STM          | Scanning tunneling microscope                       |
| Cs           | Spherical aberration                                |
| TPD-MS       | Temperature programmed desorption mass spectrometry |
| TDS          | Thermal desorption spectroscopy                     |
| TOF-SIMS     | Time-of-flight secondary ion mass spectrometry      |
| TEM          | Transmission electron microscope                    |
| XPS          | X-ray photoelectron spectroscopy                    |

## 第1章 序論

金属一酸化膜-半導体 (Metal-oxide-semiconductor: MOS) を積層した構造に対して、金属 -半導体間に電界を印加してスイッチング処理を行う電界効果トランジスタ (Field-effect transistor: FET) のチャネルを現在主流のシリコン (Si) から高移動度材料であるゲルマニウ ム (Ge) に置き換えて高性能化を推進する研究が進められている。本章では研究背景とし て、MOSFET の微細化限界や微細化に頼らない新しい取り組みなどを紹介し、その後、本 研究で取り扱う Ge をチャネルとする MOS デバイスの性質や課題を説明し、最後に本研究 の目的を述べる。

## 1.1 半導体デバイスの微細化とその限界

1947年にBardeen, Brattain, Shockley らがバイポーラトランジスタ[1]を発明して以降、半 導体の特性を活用した様々なトランジスタおよびデバイスが開発され、それらの飛躍的な 性能向上が我々の生活に変革をもたらした。今や半導体デバイスがあらゆる電子機器に搭 載され今日の情報化社会を支えている。半導体デバイスはコンピュータに搭載されるデバ イスの他に、光学デバイス、センサーデバイスなど、トランジスタ以外のデバイスも含め 電子機器の中でその用途に応じて様々な方法で用いられている。世界の半導体デバイスの 市場規模は 2015年時点で 30 兆円を超えており[2]、世界 GDP の約 0.5 %を占める。すなわ ち、半導体デバイス産業は現在の世界経済を牽引する主要産業の一つでもある。

半導体デバイスの中でもコンピュータの信号処理用途として最も多く製造されている重要なトランジスタが MOSFET である。MOSFET はバイポーラトランジスタと比べて集積化が容易である特徴がある。そのため、コンピュータの大規模集積回路(Large scale integrated circuit: LSI)に組み込まれ、継続的な高集積化および特性向上を背景に、今日までコンピュータの処理速度向上に貢献してきた。なお、1960年にKahng およびAtallaによりはじめて実現された MOSFET には、チャネルにシリコン(Si)、ゲート絶縁膜にはその酸化膜であるSiO<sub>2</sub>膜が採用された[3]。このSiO<sub>2</sub>/Si構造はSiO<sub>2</sub>の安定性の高さとSiO<sub>2</sub>/Si 界面の品質の良さの観点から、今日の MOSFET の最も重要な基本構造である。図 1.1 に SiO<sub>2</sub>/Si 構造をベースとした典型的な n チャネル型の MOSFET (nMOSFET または nFET)の模式図を示す。MOSFET のゲート電極に電圧を印加しない時はソースードレイン間に電流は流れないが、ゲート電極にある一定以上の正電圧を印加すると、ゲート絶縁膜であるSiO<sub>2</sub>膜の直下のp-Si チャネルにキャリアである電子が誘起され、その結果、ソースードレイン間に電流が流れるようになる。すなわち、MOSFET はゲート電圧のオン・オフにより回路に流れる電流を制御できるデバイスである。なお、図 1.1 における Si の p 型と n<sup>+</sup>をそれぞれ n 型、p<sup>+</sup>に置き換えたものは p チャネル型 MOSFET (pMOSFET または pFET)と呼ばれる。nFET と pFET

を直列に接続した構造は相補的(Complementary) MOSFET(CMOSFET または CMOS)と呼ばれ、先端 LSI 回路の中で用いられている[4]。



図 1.1 n チャネル型 MOSFET の模式図

LSIの高性能化を促進するために、MOSFETの微細化による高集積化が半導体の歴史の中でたゆみなく続けられてきた。「半導体チップの集積度はおよそ 1.5~2 年で 2 倍になる」という Moore による予測(Moore の法則[5])が 1965 年に発表されて以来、今日までこの法則を指標に集積化が進められてきた。なお、デバイスの微細化は高集積化だけでなく高性能化も促進する。1974 年に Dennard らはデバイス寸法が小さくなってもデバイス内部の電界が同じに保たれ、デバイスおよび回路を正常に動作させるための指針として一定電界スケーリング則(縮小則)を提唱している[6]。表 1.1 に、全てのデバイス寸法および電圧をスケーリング薬 K (> 1)で小さくした際の回路パラメータを示した。理論的には 1/K 倍のスケーリングでより、デバイスの特性を変えることなく高性能化、低消費電力化ならびに高集積化が実現できる。さらには、MOSFETの製造プロセスはパターニングなど大面積で同時に行われるため、デバイスの微細化はプロセス複雑化によるコスト増大を見込んでも、デバイス1個あたりの生産コストを下げる役割を果たす。

しかしながら、近年、SiO<sub>2</sub>/Si 構造をベースとした MOSFET の微細化は物理的限界を迎え、 Moore の法則も今後踏襲できない可能性がある。チャネル長(ソースードレイン間距離)が 短くなることにより、ソースおよびドレインにかかる電界の影響をチャネルが受けてトラ ンジスタのしきい値電圧が変動する問題(短チャネル効果)や、ゲート絶縁膜である SiO<sub>2</sub> 膜を薄膜化した際に生じるリーク電流増大の問題などが深刻な性能劣化を引き起こすため である。SiO<sub>2</sub> 膜厚のスケーリングについては、2015 年時点で最先端 MOSFET に要求される SiO<sub>2</sub>等価換算膜厚(Equivalent oxide thickness: EOT)が1 nm を下回っている[7]。SiO<sub>2</sub>膜厚 が約3 nm を下回ると、直接トンネル電流によるリーク電流の増大を避けることができず、 消費電力の増大や発熱、また、それにともなうデバイス動作の信頼性低下など多くの問題 が引き起こされる。そのため、これら問題を回避するために従来の微細化とは異なる方法 で性能を向上させる研究が進められている。

| 決定要因      | パラメータ                                  | スケーリング率 (K>1) |
|-----------|----------------------------------------|---------------|
| 縮小の仮定     | ゲート長:L、ゲート幅:W                          | 1/K           |
|           | ゲート酸化膜厚:t <sub>ox</sub>                | 1/K           |
|           | 接合深さ:x <sub>j</sub>                    | 1/K           |
|           | 基板不純物濃度:N <sub>d</sub> ,N <sub>A</sub> | K             |
|           | 電圧:V                                   | 1/K           |
| デバイスパラメータ | 電流:I                                   | 1/K           |
| 縮小による変化   | 容量:C                                   | 1/K           |
| 回路パラメータ縮小 | 遅延時間:τ=CV/I                            | 1/K           |
| による変化     | 消費電力:P=VI                              | $1/K^2$       |
|           | 集積度(トランジスタ数)                           | $K^2$         |
|           | 消費電力密度(チップ消費電力)                        | 1             |

表 1.1 MOSFET のスケーリング則と回路パラメータ[6]

## 1.2 MOSFET の動作原理

#### 1.2.1 MOS キャパシタ特性

MOS キャパシタの構造は絶縁膜が上下の電極に挟まれたコンデンサの構造に見立てられ るため、ゲート電極に電圧を印加することで絶縁膜/半導体界面近傍の電荷量を制御するこ とができる。ここで、MOS キャパシタの基本特性を説明するため、例として p 型半導体を 用いた MOS キャパシタの容量-電圧(Capacitance-Voltage: C-V)曲線の模式図を図 1.2 に示 す[8]。なお、n 型半導体 MOS キャパシタは p 型と極性を反転させたものとなる。

#### 蓄積領域

図 1.2 において、ゲート電圧 ( $V_G$ ) が負に印加された状態では、p型半導体の多数キャリ アである正孔が絶縁膜/半導体界面に引き寄せられ、界面に正孔が蓄積された状態になる(蓄 積領域)。蓄積領域における容量 (C) の値は次式で与えられる。

$$C = \varepsilon_0 k \frac{LW}{t_{ox}}$$
(1.1)

ε<sub>0</sub>は真空の誘電率、*k*は絶縁膜の比誘電率、L はゲート長、W はゲート幅、t<sub>ox</sub>は絶縁膜厚で ある。加工寸法に依存する L や W を除くと、容量は絶縁膜の比誘電率や膜厚により決まる ため、これらのパラメータを制御することが MOS キャパシタの高性能化のために必要であ る。

### 空乏領域

ゲート電極に正電圧を印加すると、絶縁膜/半導体界面から正孔は遠ざかる。蓄積されて いた容量は減少し、界面付近にキャリアが存在しない状態となる(空乏領域)。絶縁膜や絶 縁膜/半導体界面に欠陥または電荷をトラップする準位などが存在すると、空乏領域の C-V 曲線においてハンプ(こぶ)構造の形成や、負電圧から正電圧方向に電圧を掃引する場合 と逆方向に掃引する場合で差(ヒステリシス)が見られる。そのため、空乏領域のスペク トル形状は、絶縁膜や絶縁膜/半導体界面における電荷トラップサイトの量など界面の品質 を評価する指標となる。

## 反転領域

空乏領域から正電圧をさらに印加すると、p型半導体のエネルギーバンドの曲がりが増大 し、半導体の伝導帯下端がフェルミレベルに近づき、その結果、少数キャリアである電子 が絶縁膜/半導体界面に蓄積される(反転領域)。反転領域において、高周波で電圧が印加さ



図 1.2 p型半導体を用いた MOS キャパシタの C-V 曲線の模式図[8]

れている状態では、反転層の電子が周波数に追随できず容量として観察されないが、低周 波測定では電子が印加電圧に応答するため容量として観察される。反転領域の周波数応答 も、絶縁膜/半導体界面の特性を敏感に反映するため、MOS キャパシタ特性の指標となる。 なお、反転領域において、中性領域における正孔密度より電子密度を高くするために必要 なゲート電圧の値をしきい値電圧(V<sub>b</sub>)と呼ぶ。

### 1.2.2 MOSFET 特性

次に、MOSFET の動作原理を述べる。MOSFET はゲート電圧を印加することで絶縁膜/ チャネル界面に少数キャリアを発生させて動作するデバイスである。図 1.3 に、nMOSFET のゲート電極に V<sub>th</sub>電圧以上の正電圧を印加した状態の模式図と、ドレイン電流-ゲート電圧 (I<sub>D</sub>-V<sub>G</sub>)曲線を示した。

ゲート電圧が $V_{th}$ 以下であった場合、ドレイン電圧( $V_D$ )に電圧が印加されていても、チャネル領域がソース(n型)ーチャネル(p型)ードレイン(n型)構造となっており電流は流れない。一方、ゲート電極に $V_{th}$ 以上の正電圧が印加されると、チャネルに反転層が形成され、ソースーチャネルードレイン間の極性が揃うため、電流が流れるようになる。

ここで、V<sub>th</sub>は以下の式で表される[9]。

$$V_{\rm th} = \frac{\varphi_{\rm MS}}{q} + 2\varphi_{\rm F} + \frac{\sqrt{2k\varepsilon_0 N_{\rm A}(2\varphi_{\rm F})}}{C}$$
(1.2)

φ<sub>MS</sub>はゲート電極とチャネル Si の仕事関数差、q は電子の電荷, φ<sub>F</sub>はチャネル Si のフェルミ レベルと真性 Si のフェルミレベルのエネルギー差, N<sub>A</sub> はアクセプタ濃度である。V<sub>th</sub> は MOSFET を動作させる上で極めて重要なパラメータである。V<sub>th</sub> が低くなりゲート電圧 0 V でも電流が流れてしまう場合はノーマリーオン動作と呼ばれ、LSI のような安全性や信頼性 が求められるデバイスでは採用できない。すなわちノーマリーオフ動作が必須であるが、 一方で、V<sub>th</sub> が高すぎるとスイッチング動作の効率が低下する。そのため、V<sub>th</sub>を決定してい る各種パラメータを精密に設計し最適値で動作するデバイスの開発が行われている。



図 1.3 (a)ゲート電圧 (V<sub>G</sub> > V<sub>th</sub>) を印加した nMOSFET の模式図, (b) nMOSFET のド レイン電流-ゲート電圧 (I<sub>D</sub>-V<sub>G</sub>) 特性[8]

## 1.3 最先端 MOSFET のための新技術導入

MOSFET の高性能化を推進するために、本研究で取り組んだ高移動度チャネル材料を導入する研究の他にも様々な技術の開発が進められている。以下に、MOSFET 高性能化のための代表的な新技術についてまとめた。

## 1.3.1 メタルゲート電極

典型的な MOSFET のゲート電極には多結晶シリコンが用いられている。多結晶シリコン はn型, p型の不純物(ドーパント)ドープにより低抵抗化に加えて仕事関数を変調させる ことができるため、nFET, pFET のゲート電極として使い分けて CMOS 回路に適用すること ができる。しかしながら、不純物をドープして抵抗が下がった多結晶シリコンも半導体と しての性質を有するため、印加電圧の条件によっては多結晶シリコン中でキャリアの空乏 化が起きる[9]。例えば nMOSFET の場合、ゲート電極には n型の多結晶シリコンが用いら れる。トランジスタを動作させる際、n型多結晶シリコンに正電圧を印加し p型のチャネル 層を反転させるが、その際 n型多結晶シリコン中の電子はゲート電極/絶縁膜界面から遠の く方向に移動するため、ゲート電極/絶縁膜界面でわずかではあるが多結晶シリコン中のキ ャリアの空乏化が起きる。多結晶シリコン中のキャリア空乏化は MOS キャパシタの絶縁膜 容量の低下を引き起こすため、微細化によりゲート絶縁膜が薄膜化された最先端 MOSFET では、その影響が顕在化し問題となる。また、後述する high-k 絶縁膜上に多結晶シリコン 電極を形成した場合に、多結晶シリコン電極の実効的な仕事関数が想定値から外れる現象 が報告されている[10]。この現象は多結晶シリコンのフェルミレベルが設計通りの値になら ず、一定値にピン止めされたかのように見える現象(フェルミレベルピニング)として併 せて問題視されている。

そこで、多結晶シリコン電極を金属電極(メタルゲート電極)に替える研究が進められ ている。ゲート電極が金属であればキャリア空乏化が起きず、加えて、適切な仕事関数値 の金属材料を選定すれば、意図的に MOSFET の  $V_{th}$ を制御することができる。しかしなが ら、実際には、 $V_{th}$ 制御のために適切な仕事関数の金属を用いて MOSFET を形成しても、狙 い通りの  $V_{th}$ が得られないことがあるため現象は単純ではない。また、メタルゲート電極は high-k 絶縁膜と組み合わせて最先端 MOSFET の世代で実用化されるため、Metal/high-k 界面 の制御が必要である。例えば、メタルゲート電極と high-k 絶縁膜との界面においてもフェ ルミレベルピニング現象[11, 12]やダイポールの形成[13, 14]が起き、 $V_{th}$ がシフトする現象が 報告されている。メタルゲート電極は特性向上のキープロセスとして期待されているが、 経験と知見が多い多結晶シリコン電極からの材料変更でもあるため、プロセス適合性の観 点で解決すべき課題が多く残されている。

#### 1.3.2 高誘電率(high-k)絶縁膜

上述した通り、現行の MOSFET はチャネルである Si の表面、すなわち、SiO<sub>2</sub>/Si 界面の 電気伝導を制御するデバイスであることから、その電気的特性は SiO<sub>2</sub>および SiO<sub>2</sub>/Si 界面の 性質に依存する。長きにわたり MOSFET に SiO<sub>2</sub>/Si 構造が採用された理由は、本質的に Si 上に形成された SiO<sub>2</sub>膜が大気下で安定かつ化学的にも安定であり、さらに、SiO<sub>2</sub>/Si 界面は 欠陥の少ない高品質な界面を形成しやすいためである。もちろん、SiO<sub>2</sub>/Si 界面および SiO<sub>2</sub> 膜の高品質化のための精力的な研究が微細化と並行して進められたことも、MOSFET の性 能を飛躍的に向上させてきた一因である。しかしながら、SiO<sub>2</sub> 膜厚のスケーリングが将来 的に物理限界を迎えることは古くから認識されていた。1.1 節で述べた通り、最先端 MOSFET では絶縁膜の SiO<sub>2</sub>等価換算膜厚である EOT は 1 nm 以下が要求されるため、SiO<sub>2</sub>に替わる 高い比誘電率(high-k) を有する絶縁膜を導入する研究が精力的に行われてきた。

ここで、MOS キャパシタの容量から求められる EOT は以下の式に書き換えることができる。

$$EOT = \frac{k_{SiO2}}{k} \times t_{ox}$$
(1.3)

*k*<sub>SiO2</sub>は SiO<sub>2</sub>の比誘電率(約 3.9)である。容量の式(1.1 式)から、絶縁膜の比誘電率が高いほどチャネルに多くのキャリアを誘起できることがわかる。また、1.3 式は、SiO<sub>2</sub>より比誘電率が高い絶縁膜を用いれば、その分、絶縁膜厚(t<sub>ax</sub>)を厚く設定できることを表す。例

えば EOT 1 nm のデバイスを得る場合、比誘電率が SiO<sub>2</sub> の 2 倍の材料を用いると、原理的 には実際の絶縁膜の物理膜厚は 2 nm に設定できることがわかる。かつては、SiO<sub>2</sub>膜より比 誘電率が高く、かつ、プロセス整合性が高い SiON 膜または Si<sub>3</sub>N<sub>4</sub>膜(比誘電率 約 8)が導 入され、EOT スケーリングが進められていたが[15]、現在は、より比誘電率が高く、かつ、 バンドギャップも比較的大きい(Si との伝導帯オフセットが十分に大きい)酸化ハフニウ ム (HfO<sub>2</sub>:比誘電率 約 20) および HfO<sub>2</sub>をベースに異種元素が添加された材料の研究が主 流となり、既に一部の最先端 MOSFET のゲート絶縁膜に導入されている。しかしながら、 HfO<sub>2</sub>膜と Si チャネルの直接接合は界面特性の顕著な劣化を招くため、極薄の SiO<sub>2</sub>界面層を 挿入し HfO<sub>2</sub>/SiO<sub>2</sub>/Si 積層構造にする必要がある。すなわち、比誘電率が低い SiO<sub>2</sub>界面層は 可能な限り薄く、かつ高品質な SiO<sub>2</sub>/Si 界面を形成する適切な設計が必要である。また、1.3.1 項で述べたゲート電極/HfO<sub>2</sub>界面におけるフェルミレベルピニング現象によるゲート電極の 実効仕事関数変調の問題もある。このような様々な課題があるため、単純に SiO<sub>2</sub>を HfO<sub>2</sub> に置き換えれば良いわけではないが、今後も続く EOT スケーリングの要求に応えるために、 MOS 構造への high-*k* 絶縁膜の導入とさらなる高誘電率 (higher-*k*) 絶縁膜の開発は避けて通 ることができない重要なテーマである。

## 1.3.3 ゲートラストプロセス

従来の MOSFET の作製プロセスは、Si チャネル上に絶縁膜やゲート電極を最初に形成し、 その後ソース・ドレインを形成する「ゲートファーストプロセス」と呼ばれるものであっ た。一方で、最先端 MOSFET に Metal/high-k スタック構造を導入する研究が進む中で、従 来通りのゲートファーストプロセスでゲートスタック構造を作製した後に、ソース・ドレ インのドーパント活性化のための高温アニールを施すと、高温アニールによりメタルゲー ト電極または high-k 絶縁膜の特性が制御できない問題が発生した。そこで、ソース・ドレ イン領域を先に作り込んでおき、最後にゲートスタック部分を形成する「ゲートラストプ ロセス」が提案された[16]。図 1.4 にゲートラストプロセスの模式図を示した[9]。最初にダ ミーとなるゲート絶縁膜およびゲート電極を形成し、その後イオン注入および活性化アニ ールを施しソース・ドレイン領域を形成する[図 1.4(a)]。続けて、層間絶縁膜(Pre metal dielectric: PMD と呼ばれる)を堆積し[図 1.4(b)]、ダミーゲート部を除去する[図 1.4(c)]。そ の後、high-k 絶縁膜、メタルゲート電極を形成する[図 1.4(d)]。ゲートラストプロセスは、 このようにダミーゲートを形成し除去するプロセスがあるため、置き換え(リプレイスメ ント)ゲートプロセスとも言われている。ゲートラストプロセスで作製すれば、Metal/high-k スタック構造には、余計な熱処理がかからないメリットがある一方で、これまでより製造 プロセスが複雑化するデメリットもある。例えば、層間絶縁膜堆積後やメタルゲート電極 形成後に化学機械研磨(Chemical mechanical polishing: CMP)で余剰分の材料を除去するプ ロセスを追加する必要がある。そのため、ゲートファーストプロセスで作製した MOSFET の特性を制御する研究も盛んに行われており、どちらの方式で最先端 MOSFET を作製する

か各機関で慎重な検討が行われている。後述するゲルマニウム(Ge)をチャネルとする MOSFET においても、アニール処理条件が MOSFET の特性に敏感に反映されるため、ゲー トファーストプロセスに耐えるデバイスを設計できるか、またはゲートラストプロセスを 選択するかの議論が尽きない。



図 1.4 ゲートラストプロセスの概念図. (a) ダミーゲート形成後のソース, ドレイン形成, (b) 層間絶縁膜 (PMD) 堆積, (c) ダミーゲート除去, (d) high-k 絶縁膜, メタルゲート 電極形成. [9]

## 1.3.4 3次元構造 MOSFET (Fin-FET)

これまでの MOSFET は、ゲート電極やゲート絶縁膜などの各層を平面的に積層するプレ ーナ型と呼ばれる構造が主流であった。一方で、1989 年に久本らはチャネルを立体的に加 工し、ゲート絶縁膜およびゲート電極で3方向から取り囲む3次元的な MOSFET 構造を提 案した[17]。チャネルが魚のヒレ(Fin)のような形をしていることから Fin-FET と呼ばれる この構造は、3方向からのゲート電界によりチャネルを制御するため、電流の制御性が高ま り、より小さなゲート長まで短チャネル効果を抑制することができる。各機関が競って Fin 構造の MOS トランジスタの開発を進めているが、2011 年には Intel が世界に先駆けて Fin-FET の最先端 LSI への導入および量産化を発表した。図 1.5 に Intel が発表した Fin-FET (Tri-gate と呼ばれる)構造の模式図を、プレーナ型 MOSFET と比較して示した[18]。図 1.5(b) の通り、Fin 型に加工されたチャネルが3方向からゲートに取り囲まれているため、ソース からドレインに流れるキャリアのオン状態での制御性が向上し、電流駆動力が増加するだ けでなく、オフ状態(待機時)でもリーク電流が抑制され、従来のプレーナ型より一層の 低消費電力化が進む。今後さらなる微細化および高性能化を実現し続けるために、3次元的 構造のトランジスタの導入は必然的な要素であると考えられているが、3次元的な微細加工 プロセスは難易度がこれまでより格段に高まるため、各機関において継続的な研究開発が 進められている。



図 1.5 (a)従来のプレーナ型 MOSFET, (b)Intel が発表した Tri-gate MOSFET. (c)実際の Tri-gate MOSFET. [18]

### 1.3.5 高移動度ゲルマニウム (Ge) チャネル

MOSFET へのメタルゲート電極、high-k 膜の導入および Fin-FET の採用などと並行して、 高移動度チャネル実用化への取り組みが各研究機関において進められている。ここで、基 板の不純物濃度が低い場合における MOSFET のチャネルに流れる駆動電流(I<sub>D</sub>)は飽和領 域において次式で表される。

$$I_{\rm D} \cong \left(\frac{W\mu C}{2L}\right) (V_{\rm G} - V_{\rm th})^2 \tag{1.4}$$

µはキャリア移動度である。1.4 式から、チャネルのキャリア移動度を向上させることが、 トランジスタの駆動電流を増加させるための効果的な手段であることがわかる。現行の Si をチャネルとした CMOS (Si-CMOS) デバイスでは、チャネル部に力学的に歪みを導入し、 結晶 Si のバンド構造を変調することで、チャネルのキャリア移動度を向上させる技術が用 いられている。キャリア移動度を向上させるためには、nMOSFET には引っ張り歪みを、 pMOSFET には圧縮歪みを導入する必要があり[19]、歪みを導入するために、ゲートスタッ ク上に SiN 膜を成膜し局所的に歪みを導入する方法や、Si 中に Ge を導入することでチャネ ルに歪みを導入する技術も知られている。しかしながら、歪みによる Si のキャリア移動度 向上には限界があるため、チャネル材料である Si そのものを高移動度材料に置き換える研 究が進められている。

表 1.2 に Si, Ge およびヒ化ガリウム (GaAs) の物性値を示す[20]。化合物半導体である GaAs は、リン化インジウム (InP) などその他の化合物も含め、電子移動度が Si や Ge と比 べて極めて高い特徴を有するため、次世代 nMOSFET のチャネル材料としての研究が進めら れている。しかしながら、正孔移動度は Si と同等であるため、pMOSFET のチャネルには 材料としてのメリットが無い。一方、Ge は電子移動度と正孔移動度がともに Si より高い特 徴を有する材料であるため、Si に替わる CMOS デバイスのチャネル材料として期待されて いる。Ge をチャネルに用いた MOSFET (Ge-MOSFET) には、後述する問題点があること も報告されているが、近年、その問題点への対策が進められ Si-MOSFET の性能を超える結 果も報告されるようになった。次節で Ge-MOSFET の近年の研究動向を述べる。

|                            | Si   | Ge   | GaAs |
|----------------------------|------|------|------|
| 電子移動度(cm <sup>2</sup> /Vs) | 1600 | 3900 | 9200 |
| 正孔移動度(cm <sup>2</sup> /Vs) | 430  | 1900 | 400  |
| バンドギャップ (eV)               | 1.12 | 0.66 | 1.42 |
| 比誘電率                       | 11.9 | 16   | 12.4 |

表 1.2 Si, Ge, GaAs の 300 K での物性値 [20]

## 1.4 Ge-MOSFET 実現に向けた研究

1947年に世界ではじめてトランジスタ動作が確認された際、半導体として用いられた材料はGeであった。しかしながら、トランジスタの高性能化の歴史の中で、GeはSiに取って替わられた。GeにはSiより高キャリア移動度という物質本来の優位性があったにも関わらず、Geの酸化物であるGeO2が不安定であるデメリットがあり、高い信頼性が要求されるMOSFETの量産に不向きであったためである。一方で、近年、Si-CMOSの微細化および高性能化の観点で物理的な限界が近づき、微細化以外の新たな性能向上のファクターが模索される中で、改めてGeの高いキャリア移動度の優位な性質が見直され、MOSFETへの適用に向けた研究開発が活発化している。以下、Ge-MOSデバイスの問題点や課題および近年の研究開発状況を報告する。

## 1.4.1 Ge チャネル上の GeO2 絶縁膜の問題点

#### Ge チャネル上 GeO2 膜の熱的不安定性

過去 50 年以上、LSI に Si が使われ続けたのは、Si 上の SiO<sub>2</sub> 膜が化学的にも熱的にも安定 であり、高品質な SiO<sub>2</sub>/Si 界面を形成できるためである。フッ化水素酸水溶液で処理した Si 表面は水素で終端され(Si-H)安定化することが見いだされ[21]、加えて、熱酸化により形 成した SiO<sub>2</sub>/Si 界面は、原子レベルで平坦である。また、SiO<sub>2</sub>/Si 界面に形成された欠陥(ダ ングリングボンド)を水素雰囲気中のアニール処理(Forming gas annealing: FGA)により低 減させる技術も確立されている。このような SiO<sub>2</sub>/Si 構造の良好な性質と特性向上技術によ り、SiO<sub>2</sub>/Si 構造を有する MOSFET は安定に製造することができた。

一方で、GeO<sub>2</sub>膜は水溶性を示し、加えて熱的に不安定であることが報告されている[22, 23]。 Prabhakaran らは、Ge 基板上に化学酸化で形成した GeO<sub>2</sub>薄膜の安定性のアニール温度依存 性を、放射光を利用した X 線光電子分光法(X-ray phoyoelectron spectroscopy: XPS)により 調べている。図 1.6 に、放射光 XPS により得られた真空中で 430°C まで段階的にアニール 処理を施した際の Ge3d スペクトルを示した[23]。アニール温度 400°C 程度からスペクトル に変化が認められ、430°C で GeO<sub>2</sub>膜が消失していることがわかる。



図1.6 放射光 XPS により得られた Ge 基板上の GeO<sub>2</sub>薄膜における Ge3d スペクトル. 真空中で 430℃ まで段階的にアニール処理が施されている. [23]

また、喜多らは、Ge 基板上に GeO<sub>2</sub> 膜を形成した後、昇温熱脱離質量分析(Thermal desorption spectroscopy: TDS)を行い、GeO<sub>2</sub>/Ge スタック構造において GeO 分子が熱脱離すること、さらにアニール後に電気特性が著しく劣化することを報告している[24]。図 1.7 に、 喜多らが報告した各種基板(Ge, Si, SiO<sub>2</sub>/Si)それぞれに GeO<sub>2</sub>膜(約 10 nm)を堆積し、その後 600°C(N<sub>2</sub>中)でアニールを施した際の C-V 曲線を示した。Ge 上に GeO<sub>2</sub>膜を成膜した場合のみ C-V 曲線のヒステリシスが著しく増大していることから、GeO<sub>2</sub>膜の熱的不安定性は GeO<sub>2</sub>/Ge 界面特有の問題であることがわかる。



図 1.7 各種基板 (Ge, Si, SiO<sub>2</sub>/Si) それぞれに GeO<sub>2</sub>膜(約 10 nm)を堆積し、その後 後 600℃ (N<sub>2</sub>中) でアニールを施した際の C-V 曲線. ゲート電極は金. GeO<sub>2</sub>/Ge 基 板の場合のみ、顕著なヒステリシスが認められる. [24]

大気曝露による GeO2 膜の劣化

GeO<sub>2</sub> 膜は水溶性を示すため、大気中の水分とも反応する可能性がある。細井らは、大気 曝露した GeO<sub>2</sub>膜の TDS 測定を行い、GeO<sub>2</sub>膜が大気中において水分やその他の不純物を吸 収すること、加えて大気曝露することで電気特性も著しく劣化することを報告している[25]。 図 1.8 に、細井らが報告した Au/GeO<sub>2</sub>/Ge MOS キャパシタの C-V 曲線における反転容量の 経時的変化を示した[25]。MOS キャパシタの反転容量が大気曝露により増大すること、さ らに GeO<sub>2</sub>表面を極薄 Al<sub>2</sub>O<sub>3</sub>膜でキャップすることでその反転容量増大が抑制可能であるこ とが見出されている。

これらの結果は、GeO<sub>2</sub>/Ge スタック構造はウェットプロセスへの耐久性が乏しく、かつ高 温熱処理ができないこと、さらに大気雰囲気で保管するだけでも劣化することを示してい る。特に大気下での劣化は製品管理の観点で極めて重要な問題である。このような Ge-MOS スタック構造の取り扱いづらさが、高い信頼性が求められる LSI への適用を阻んできたと 考えられる。既に GeO<sub>2</sub> 膜の劣化を抑制する改善技術が一部では報告されているが、GeO<sub>2</sub> 膜の性質の理解は十分になされていないため、大気下における GeO<sub>2</sub> 膜の劣化メカニズム解 明が望まれている。 第1章 序論



図 1.8 Au/(Al<sub>2</sub>O<sub>3</sub>)/GeO<sub>2</sub>/Ge MOS キャパシタの C-V 曲線における反転領域(V<sub>g</sub>=1 V)の容量(Forward 時)の大気曝露時間による変化.測定周波数は 10 kHz. [25]

## 1.4.2 メタルゲート電極形成による GeO2 絶縁膜の劣化

Ge-MOS デバイスにもメタルゲート電極を採用することが期待されている。Alzakia らは 仕事関数が異なる 3 種類の金属をゲート電極として、GeO<sub>2</sub>/SiO<sub>2</sub>/p-Si, SiO<sub>2</sub>/p-Si および HfO<sub>2</sub>/SiO<sub>2</sub>/p-Si スタック構造上に蒸着した時のそれぞれの V<sub>FB</sub>と金属の仕事関数値との関係 を調べた[26]。図 1.9 に、Alzakia らにより得られた V<sub>FB</sub>と仕事関数のプロットを示した。そ の結果、GeO<sub>2</sub> 膜上に金(Au)電極を形成すると Au の仕事関数値から予想される V<sub>FB</sub> 値よ り約 0.5 eV 低い値が得られている。ここで、絶縁膜中に酸素欠損(V<sub>0</sub>)が生じるとゲート 電極/絶縁膜界面のエネルギーバンド構造が真空準位方向に曲がり、その結果 V<sub>FB</sub> を負方向 にシフトさせることが知られている[12, 27]。そのため Au/GeO<sub>2</sub> 界面では GeO<sub>2</sub> 膜中に酸素欠 損(V<sub>0</sub>)が存在し V<sub>FB</sub> がシフトした可能性があると報告されている。また、アルミニウム (Al) を GeO<sub>2</sub> 膜上に蒸着すると Al/GeO<sub>2</sub> 界面で反応が起き、GeO<sub>2</sub> の還元が起きることも報 告されている。しかしながら、金属電極/GeO<sub>2</sub> 界面で起きる物理現象は十分な理解がなされ ていない。界面の反応や反応生成物の存在はリーク電流増加や V<sub>FB</sub> シフトなどの電気特性変 化を引き起こす可能性があるため、金属電極/GeO<sub>2</sub> 界面で起きる物理現象を理解する必要が ある。 第1章 序論



図 1.9 3 種類の金属電極を  $GeO_2/SiO_2/p$ -Si,  $SiO_2/p$ -Si,  $HfO_2/SiO_2/p$ -Si スタック構造上 にそれぞれ蒸着した際の金属の仕事関数と  $V_{FB}$ の関係.  $SiO_2$  膜厚は約 6 nm,  $GeO_2$  および  $HfO_2$  膜厚は約 2.5 nm. [26]

## 1.4.3 高品質熱酸化 GeO2/Ge 界面の形成

1.4.1 項において、GeO<sub>2</sub>/Ge スタック構造の材料学的な問題点を述べたが、一方で、松原 らは、厚膜 GeO<sub>2</sub> 膜を Ge 基板上に熱酸化で形成した MOS キャパシタにおいて極めて欠陥が 少ない良好な電気特性を報告している。図 1.10 に、松原らにより報告された Ge 上に GeO<sub>2</sub> 膜を熱酸化温度575°Cで形成した MOS キャパシタの界面準位密度 (D<sub>it</sub>)評価結果を示す[28]。 適切な熱酸化温度による GeO<sub>2</sub> 膜(膜厚 37.7 nm)の形成により、上述した GeO 脱離による 劣化を可能な限り抑制し、D<sub>it</sub> 値が最小値で  $1 \times 10^{11}$  eV<sup>-1</sup>cm<sup>-2</sup> を下回る特性が得られている。 すなわち、GeO<sub>2</sub>/Ge 構造でも SiO<sub>2</sub>/Si 構造に匹敵する高品質な界面を形成可能であることが 示された。また、理論研究からは、GeO<sub>2</sub> は骨格構造が柔軟である性質があり、GeO<sub>2</sub>/Ge 界 面は、SiO<sub>2</sub>/Si よりもさらに欠陥が少ない界面を形成可能であることが示唆されている[29, 30]。これらの結果は、適切な条件で GeO<sub>2</sub>/Ge 構造を形成すれば、GeO<sub>2</sub>の劣性を克服し Ge の優位性を活かして、Si-MOSFET の性能を超える高性能 Ge-MOSFET を実現できる可能性 を示している。



図 1.10 Al/GeO<sub>2</sub>/Ge スタック構造における界面準位密度(D<sub>it</sub>) [28]

## 1.4.4 high-k/Ge MOS デバイスの課題

Ge が MOSFET に導入される世代では、EOT 1 nm 以下が必須条件であるため、high-k 膜 がゲート絶縁膜に採用される可能性が高い。そこで、Si-CMOS において high-k 膜として導 入が進められている HfO<sub>2</sub> 膜を Ge-MOS キャパシタにも適用することが Si と Ge を置き換え る際のプロセス整合性の観点で有用であると考えられる。しかしながら、HfO<sub>2</sub> 膜を Ge に直 接接合した場合、電気特性は著しく劣化することが報告されている[31]。また、HfO<sub>2</sub>/Ge 界 面に GeO<sub>2</sub> 膜を挿入した HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造でも、単純なプロセスでは良好な電気 特性が得られない[32-34]。図 1.11 に、Houssa らが報告した極薄 GeO<sub>x</sub> 膜 (1 nm 以下) と HfO<sub>2</sub> 膜 (3 nm)を積層した HfO<sub>2</sub>/GeO<sub>x</sub>/n-Ge MOS キャパシタの C-V, I-V 特性を示した[33]。C-V 測定結果において、ゲート電圧 0 V 付近で周波数分散が認められており界面欠陥の存在が示 唆されている。また、リーク電流量が多いことも確認されている[図 1.11(b)]。

各機関において、HfO<sub>2</sub> 膜と GeO<sub>2</sub> 膜の界面に安定なバッファー層を挿入することで、電気 特性劣化を抑制する技術が報告されているが[31, 33, 35-37]、HfO<sub>2</sub>/GeO<sub>2</sub> 積層界面における物 理現象は十分な理解がなされていないため、次世代の高性能 Ge-MOS デバイス実現に向け て電気特性と物理現象の理解の両面のアプローチで研究を推進することが望まれている。 第1章 序論



図 1.11 TiN/HfO<sub>2</sub> (3 nm)/GeO<sub>x</sub>/n-Ge MOS キャパシタの(a) C-V, (b) I-V 特性. I-V 結果 は同一ウェハ内複数箇所での測定結果. [33]

#### 1.4.5 Ge-MOSFET の試作例

GeO<sub>2</sub>/Ge スタック構造には材料的な問題点もあるが、技術的な改善によりそれらの諸問題 を克服した事例が報告されている。以下、技術革新により Si-MOSFET の性能を超えるトラ ンジスタ特性を報告した事例を紹介する。

### プラズマ窒化 GeON 膜により絶縁特性が改善された Ge-MOSFET

前述した通り GeO<sub>2</sub>/Ge スタック構造は熱的に不安定であり大気曝露により劣化する。朽木らは、この問題を GeO<sub>2</sub> 膜表面のプラズマ窒化により克服し高品質な MOS キャパシタを

形成している。図 1.12 に、Au/GeO<sub>2</sub>/Ge および GeO<sub>2</sub> 膜表面にプラズマ窒化を施した Au/GeON/Ge MOS キャパシタの C-V 曲線における反転容量の経時的変化を示した[38]。GeO<sub>2</sub> 膜表面のプラズマ窒化により、大気曝露による反転容量の増加を劇的に遅らせることがで きており、大気に対する耐性が向上していることがわかる。また、アニール時の熱安定性 が向上することに加えて、リーク電流も低減可能であることが報告されている。このプラ ズマ窒化プロセスを用いて MOSFET 作製も行われており、図 1.13 に示した Al/GeON/Ge MOSFET の正孔移動度では、Si-MOSFET で得られるユニバーサルカーブの 2 倍を超える正 孔移動度を達成している[38]。



図 1.12 Au/GeO<sub>2</sub>/Ge, Au/GeON/Ge MOS キャパシタの C-V 曲線における反転領域 (Vg=1 V)の容量(Forward 時)の大気曝露に伴う変化. GeO<sub>2</sub> 膜厚は約 30 nm. 測定 周波数は 10 kHz. [38]

第1章 序論



図 1.13 Al/GeON/Ge MOSFET の正孔移動度. 実線は Si-MOSFET のユニバーサルカ ーブ[38]

## 極薄 Al2O3 膜を HfO2/GeOx 界面に挿入した Ge-MOSFET の特性

1.4.4 項で示した通り、HfO<sub>2</sub>/GeO<sub>2</sub>スタック構造を有する MOS キャパシタは電気特性の著 しい劣化が認められる。Zhang らは、HfO<sub>2</sub>/GeO<sub>2</sub>界面に極薄 Al<sub>2</sub>O<sub>3</sub> 膜を挿入することで電気 特 性 が 改 善 す る と 報 告 し て い る [36] 。 図 1.14 に 、 Zhang ら に よ り 得 ら れ た Au/HfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge MOSFET の正孔移動度を示した。Zhang らは、Ge チャネル上に原子 層堆積法(Atomic layer deposition: ALD)により Al<sub>2</sub>O<sub>3</sub> 膜を約 0.2 nm 形成し、その後、電子 サイクロトロン共鳴(Electron cyclotron resonance: ECR)プラズマ酸化を施すことで Al<sub>2</sub>O<sub>3</sub> 膜越しに極薄 GeO<sub>x</sub>界面層を形成している。さらにその後、HfO<sub>2</sub> 膜(約 2 nm)を成膜して スタック構造を作製し、良好な MOS キャパシタ特性および正孔移動度を得ている。

また、図 1.15 に示す通り、細井らも Pt/HfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge MOS キャパシタ構造と、ソ ース/ドレイン領域にリン(P)をドープした NiGe を用いたショットキー障壁型接合を組み 合わせた MOSFET を作製し、EOT 1 nm 以下で高い正孔移動度を有するトランジスタ特性を 報告している[39]。

上述の様に、HfO<sub>2</sub>/GeO<sub>2</sub>界面への極薄 Al<sub>2</sub>O<sub>3</sub> 膜挿入による顕著な電気特性改善効果が得られているが、HfO<sub>2</sub>/GeO<sub>2</sub>界面における劣化メカニズムおよび特性改善のメカニズムが十分に

理解されていない。そのため、HfO<sub>2</sub>/GeO<sub>2</sub>界面反応メカニズムを理解し制御することで、さらなる特性改善の指針を得ることにも期待が寄せられる。



図 1.14 Au/HfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge MOSFET の正孔移動度[36]



図 1.15 NiGe ショットキー障壁型ソース/ドレイン構造を有する Pt/HfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge MOSFET の正孔移動度[39]

## 1.5 Ge-MOS デバイス開発の課題と本研究の目的

1.4 節において、Ge-MOS スタック構造の材料学的な問題点やその問題を克服した上で得 られる良好な電気特性を述べた。既に Ge-MOSFET において Si-MOSFET を超えるトランジ スタ特性が報告されているが、Ge の物性値を考慮すると、まだそのポテンシャルを十分に 引き出せているとは言い切れない。特に GeO<sub>2</sub> 膜の脆弱な性質が Ge-MOS デバイスの実用化 を長きに渡り阻んでいることの主たる要因であると言えるため、GeO<sub>2</sub> 膜および GeO<sub>2</sub> 膜が スタックされた MOS 構造の積層界面に起きる問題の本質を明らかにして、Ge-MOSFET の さらなる高性能化の指針を得る必要がある。しかしながら、電気特性劣化を引き起こす絶 縁膜の膜質劣化や積層界面における界面反応などの諸現象は、物理的にはわずかな変化で あることが多く、また、界面反応などが引き起こす原子拡散現象は主成分元素の情報に埋 もれてしまうこともあり、一般的な分析技術では評価できないことが多い。

そこで本研究では、高性能 Ge-MOSFET 実現のための MOS 構造の高品質化に向けて、GeO<sub>2</sub> 膜および Metal/GeO<sub>2</sub> 界面、さらには HfO<sub>2</sub>/GeO<sub>2</sub> 界面の性質の理解と界面反応の制御、なら びに電気特性への影響を系統的に調べることを目的として、通常では調べることができな い現象を明らかにするための分析技術の導入も含め、以下の 4 点の研究課題に取り組んだ。 図 1.16 に Ge-MOS デバイスにおいて本研究で着目したポイントの概念図を示した。

#### 1) 大気下における GeO2 膜の性質の理解

GeO<sub>2</sub>/Ge 構造が大気曝露により劣化することに加えて、GeO<sub>2</sub> 膜を保護するために窒化を 施すこと、または極薄 Al<sub>2</sub>O<sub>3</sub> 膜でキャップすることで劣化を抑制できることを述べた。すな わち、GeO<sub>2</sub> 膜と大気との反応を抑制することが電気特性向上のキーファクターである。し かしながら、GeO<sub>2</sub> 膜と大気との間の反応挙動やその生成物については詳細に調べられてい ない。大気下における GeO<sub>2</sub> 膜の性質を理解すれば、電気特性をさらに向上させる指針や、 あるいは踏み込んだデバイス作製プロセスの提案が可能になると考えられる。

そこで第2章において、大気下における GeO<sub>2</sub>膜の性質を理解することを目的として、GeO<sub>2</sub> 膜が大気と反応した際の生成物および大気から GeO<sub>2</sub>膜中に拡散する不純物の種類および量 を様々な分析手法を駆使して調べた。さらに、GeO<sub>2</sub> 膜中の不純物が電気特性に及ぼす影響 を評価し、Ge-MOSFET 実現に向けた GeO<sub>2</sub> 膜質制御の指針を示す。

#### <u>ゲート電極/GeO2</u>界面の性質の理解

GeO<sub>2</sub>/Ge 界面の劣化抑制および性能向上に関する研究は活発に行われているが、ゲート電 極/GeO<sub>2</sub> 界面の反応についての詳細な議論はこれまでなされてこなかった。しかしながら、 ゲート電極/GeO<sub>2</sub> 界面の性質は、ゲートリーク電流量の増大、実効仕事関数の変調、さらに は EOT の変化など MOS キャパシタの電気特性に強く影響を及ぼす。CMOSFET への導入を 考慮すると、pFET, nFET それぞれで仕事関数が異なる金属種のゲート電極を用いる可能性 も高いため、ゲート電極形成時のゲート電極/GeO2界面の性質と電気特性に及ぼす影響を理解し、高品質 MOS キャパシタ形成のための指針を得る必要がある。

そのため第3章で、GeO<sub>2</sub> 膜上に金属電極を成膜した際の金属電極/GeO<sub>2</sub> 界面における反応の理解と制御を目的として、反応性が異なる金属を成膜した際の金属電極/GeO<sub>2</sub> 界面の構造や化学状態を調べた。金属電極/GeO<sub>2</sub> 界面の反応と電気特性の相関を調査し、界面反応制御および電気特性向上への指針を示す。

## <u>3) HfO2/GeO2/Ge スタック構造の性質の理解</u>

Ge が MOSFET に導入される世代では high-k 膜が絶縁膜に採用される可能性が高い。その ため、Si-MOSFET で既に実用化されている HfO<sub>2</sub> 膜を Ge-MOS にも適用することに期待が 寄せられている。しかしながら HfO<sub>2</sub>/Ge スタック構造の電気特性は劣化が著しい。HfO<sub>2</sub>/GeO<sub>2</sub> 界面に対して安定な界面層を挿入し電気特性劣化を抑制する技術が一部報告されているが、 HfO<sub>2</sub>/GeO<sub>2</sub> 界面で起きる反応やその生成物、また界面反応により引き起こされる原子拡散な どの物理現象の詳細なメカニズムは明らかにされていない。したがって、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge 界 面で起きる反応の性質および電気特性改善メカニズムを明らかにして、高性能 Ge-MOSFET デバイス実現に向けた指針を示す必要がある。

そこで第4章では、HfO<sub>2</sub>膜を GeO<sub>2</sub>膜上に積層しアニールを施した際の HfO<sub>2</sub>/GeO<sub>2</sub>界面の 反応および原子拡散を詳細に調べた。また、HfO<sub>2</sub>/GeO<sub>2</sub>界面に極薄 AlO<sub>x</sub>層を挿入すること で界面反応が制御できることを確認し、HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>積層構造の MOS キャパシタがアニ ール後も良好な電気特性を維持できることの物理的起源を明らかにする。

### 4) MOS 界面評価のための分析技術の確立

作製した MOS デバイスの構造や状態を理解することが特性改善の指針を得るために極め て重要である。しかしながら、Ge-MOS キャパシタの解析に一般的に行われるのは、X 線光 電子分光法によるデバイス表面の評価、透過型電子顕微鏡による断面構造の観察、加えて 動的 2 次イオン質量分析法による不純物分布の評価など極めて限定的である。これらの手 法は MOS キャパシタの状態を解釈する上で有用ではあるが、それぞれメリットとデメリッ トがあるため、適用する分析手法の偏りは重要な情報を見逃すことにつながりかねない。

そこで本研究では、Ge-MOS キャパシタに起きる諸現象を解明するための適切な手法の選定と、通常の分析手法では評価することができない現象を調べるための独自性のある分析 手法の導入を進めた。確立した分析手法により、これまで理解されていなかった現象を解 明すること、さらに Ge-MOS デバイスの研究開発における新たなアプローチ方法を構築す ることを目的とした。



図 1.16 Ge-MOS 構造の高品質化に向けた本研究の取り組み

## 参考文献

[1] J. Bardeen and W. H. Brattain, "The Transistor, a Semiconductor Triode" Phys. Rev. 71, 230 (1948).

[2] 世界半導体市場統計(World Semiconductor Trade Statistics: WSTS) HP, (https://www.wsts.org/) (2016).

[3] D. Kahng and M. M. Atalla, "Silicon-Silicon Dioxide Surface Device" in IRE Device Research Conference, Pittsburgh, (1960).

[4] S. M. Sze, "SEMOCONDUCTOR DEVICES Physics and Technology", John Wiley & Sons, 2nd edition, 1987, p.184.

[5] G. E. Moore, "Cramming More Components onto Integrated Circuits", Electronics **38**, 114 (1965).

[6] R. H. Dennard, F. H. Gaensslen, H. N. Yu, V. L. Rideout, E. Bassous, and A. R. LeBlanc, "Design of Ion-Implanted MOSFETs with Very Small Physical Dimensions", IEEE J. Solid-State Circuits **SC-9**, 256 (1974).

[7] INTERNATIONAL TECHNOLOGY ROADMAP FOR SEMICONDUCTORS (ITRS) 2015 Edition

(http://www.semiconductors.org/main/2015\_international\_technology\_roadmap\_for\_semiconductors\_itrs/) (2015).

[8] 電子デバイス工学(宮尾 正信,佐藤 泰造 著),株式会社朝倉書店,(2007).

[9] プロセスインテグレーション(谷口 研二, 鳥海 明, 財満 鎭明 編著), 丸善出版株式 会社, (2010).

[10] C. Hobbs, H. Tseng, K. Reid, B. Taylor, L. Dip, L. Hebert, R. Garcia, R. Hegde, J. Grant,

D. Gilmer, A. Franke, V. Dhandapani, M. Azrak, L. Prabhu, R. Rai, S. Bagchi, J. Conner, S. Backer,
F. Dumbuya, B. Nguyen, and P. Tobin, "80 nm Poly-Si Gate CMOS with HfO<sub>2</sub> Gate Dielectric",
Tech. Dig. Int. -Electron Devices Meet., 2001, p.651.

[11] J. Schaeffer, L. Fonseca, S. Samavedam, Y. Liang, P. Tobin, and B. White, "Contributions to the effective work function of platinum on hafnium dioxide", Appl. Phys. Lett. **85**, 1826 (2004).

[12] K. Shiraishi, K. Yamada, K. Torii, Y. Akasaka, K. Nakajima, M. Konno, T. Chikyo, H. Kitajima, and T. Arikado, "Oxygen Vacancy Induced Substantial Threshold Voltage Shifts in the Hf-Based High-*k* MISFET with p<sup>+</sup> poly-Si Gates -A Theoretical Approach-", Jpn. J. Appl. Phys. 43, L1413 (2004).

[13] Y. Yamamoto, K. Kita, K. Kyuno, and A. Toriumi, "Study of La-Induced Flat Band Voltage Shift in Metal/HfLaO<sub>x</sub>/SiO<sub>2</sub>/Si Capacitors", Jpn. J. Appl. Phys. 46, 7251 (2007).

[14] H. Arimura, R. Haight, S. L. Brown, A. Kellock, A. Callegari, M. Copel, H. Watanabe, V. Narayanan, and T. Ando, "Temperature-dependent La- and Al-induced dipole behavior monitored by femtosecond pump/probe photoelectron spectroscopy", Appl. Phys. Lett. 96, 132902 (2010).

[15] 松下 大介, 村岡 浩一, 加藤 弘一, "次世代極薄ゲートシリコン酸窒化膜の実現", 東芝 レビュー 60, 44 (2005).

[16] A. Chatterjee, R. A. Chapman, G. Dixit, J. Kuehne, S. Hattangady, H. Yang, G. A. Brown,
R. Aggarwal, U. Erdogan, Q. He, M. Hanratty, D. Rogers, S. Murtaza, S. J. Fang, R. Kraft,
A. L. P. Rotondaro, J. C. Hu, M. Terry, W. Lee, C. Fernando, A. Konicni, G. Wells, D. Frystak,
C. Bowen, M. Rodder, and I. C. Chen, "Sub-100 nm gate length metal gate NMOS transistors fabricated by a replacement gate process", Tech. Dig. -Int. Electron Devices Meet., 1997, p.821.

[17] D. Hisamoto, T. Koga, Y. Kawamoto, and H. Suzuki, "A Fully Depleted Lean-Channel Transistor (DELTA) -A Novel Vertical Ultra Thin SOI MOSFET-", Tech. Dig. –Int. Electron Devices Meet., 1989, p.833.

[18] Intel HP, (http://www.intel.com/content/www/us/en/silicon-innovations/standards-22nm-3d-trigate-transistors-presentation.html?wapkw=transistor)

[19] 岩井 洋, 角嶋 邦之, 川那子 高暢, "ゲートスタック技術", 表面科学 33, 600 (2012).

[20] S. M. Sze, "Physics of Semiconductor Devices", Wiley, New York, 2nd edition, 1981, p. 849.

[21] T. Takahagi, I. Nagai, A. Ishitani, H. Kuroda, and Y. Nagasawa, "The formation of hydrogen passivated silicon single-crystal surfaces using ultraviolet cleaning and HF etching", J. Appl. Phys. **643**, 3516 (1988).

[22] K. Prabhakaran and T. Ogino, "Oxidation of Ge(100) and Ge(111) surfaces: an UPS and XPS study", Surf. Sci. **325**, 263 (1995).

[23] K. Prabhakaran, F. Maeda, Y. Watanabe, and T. Ogino, "Thermal decomposition pathway of Ge and Si oxides: observation of a distinct difference", Thin Solid Films **369**, 289 (2000).

[24] K. Kita, S. Suzuki, H. Nomura, T. Takahashi, T. Nishimura, and A. Toriumi, "Direct Evidence of GeO Volatilization from GeO<sub>2</sub>/Ge and Impact of Its Suppression on GeO<sub>2</sub>/Ge Metal-Insulator-Semiconductor Characteristics", Jpn. J. Appl. Phys. 47, 2349 (2008).

[25] T. Hosoi, K. Kutsuki, G. Okamoto, M. Saito, T. Shimura, and H. Watanabe, "Origin of flatband voltage shift and unusual minority carrier generation in thermally grown GeO<sub>2</sub>/Ge metal-oxide-semiconductor devices", Appl. Phys. Lett. **94**, 202112 (2009).

[26] F. I. Alzakia, K. Kita, T. Nishimura, K. Nagashio, and A. Toriumi, "Effects of GeO<sub>2</sub>-Metal Interaction on  $V_{FB}$  of GeO<sub>2</sub> MIS Gate Stacks", Extended Abstracts of the 2010 International Conference on Solid State Devices and Materials, Tokyo, 2010, P. 29.

[27] Y. Kita, S. Yoshida, T. Hosoi, T. Shimura, K. Shiraishi, Y. Nara, K. Yamada, and H. Watanabe, "Systematic study on work-function-shift in metal/Hf-based high-*k* gate stacks", Appl. Phys. Lett. **94**, 122905 (2009).

[28] H. Matsubara, T. Sasada, M. Takenaka, and S. Takagi, "Evidence of low interface trap density in GeO<sub>2</sub>/Ge metal-oxide-semiconductor structures fabricated by thermal oxidation", Appl. Phys. Lett. 93, 032104 (2008).

[29] M. Houssa, G. Pourtois, M. Caymax, M. Meuris, M. M. Heyns, V. V. Afanas'ev, and A. Stesmans, "Ge dangling bonds at the (100)Ge/GeO<sub>2</sub> interface and the viscoelastic properties of GeO<sub>2</sub>", Appl. Phys. Lett. **93**, 161909 (2008).

[30] S. Saito, T. Hosoi, H. Watanabe, and T. Ono, "First-principles study to obtain evidence of low interface defect density at Ge/GeO<sub>2</sub> interfaces", Appl. Phys. Lett. **95**, 011908 (2009).

[31] N. Wu, Q. Zhang, C. Zhu, C. C. Yeo, S. J. Whang, D. S. H. Chan, M. F. Li, and B. J. Cho, "Effect of surface NH<sub>3</sub> anneal on the physical and electrical properties of HfO<sub>2</sub> films on Ge substrate", Appl. Phys. Lett. **84**, 3741 (2004).

[32] Y. Kamata, Y. Kamimuta, T. Ino, and A. Nishiyama, "Direct Comparison of ZrO<sub>2</sub> and HfO<sub>2</sub> on Ge Substrate in Terms of the Realization of Ultrathin High-*k* Gate Stacks", Jpn. J. Appl. Phys., Part 1 44, 2323 (2005).

[33] M. Houssa, T. Conard, F. Bellenger, G. Mavrou, Y. Panayiotatos, A. Sotiropoulos, A. Dimoulas,
M. Meuris, M. Caymax, and M. M. Heyns, "Electrical Properties of Atomic-Beam Deposited
GeO<sub>1-x</sub>N<sub>x</sub>/HfO<sub>2</sub> Gate Stacks on Ge", J. Electrochem. Soc. 153, G1112 (2006).

[34] T. Hosoi, I. Hideshima, R. Tanaka, Y. Minoura, A. Yoshigoe, Y. Teraoka, T. Shimura, and H. Watanabe, "Ge diffusion and bonding state change in metal/high-*k*/Ge gate stacks and its impact on electrical properties", Microelectron. Eng. **109**, 137 (2013).

[35] N. Lu, W. Bai, A. Ramirez, C. Mouli, A. Ritenour, M. L. Lee, D. Antoniadis, and D. L. Kwong, "Ge diffusion in Ge metal oxide semiconductor with chemical vapor deposition HfO<sub>2</sub> dielectric", Appl. Phys. Lett. **87**, 051922 (2005).

[36] R. Zhang, P. C. Huang, N. Taoka, M. Takenaka, and S. Takagi, "High Mobility Ge pMOSFETs

with 0.7 nm Ultrathin EOT using HfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge Gate Stacks Fabricated by Plasma Post Oxidation", Dig. Tech. Pap. - Symp. VLSI Technol. 2012, p.161.

[37] R. Asahara, I. Hideshima, H. Oka, Y. Minoura, S. Ogawa, A. Yoshigoe, Y. Teraoka, T. Hosoi, T. Shimura, and H. Watanabe, "Comprehensive study and design of scaled metal/high-k/Ge gate stacks with ultrathin aluminum oxide interlayers", Appl. Phys. Lett. **106**, 233503 (2015).

[38] 朽木 克博, "高移動度ゲルマニウムMOSデバイスの実現に向けたプラズマ窒化応用ゲートスタック技術に関する研究", 大阪大学 博士論文, 2011, p.89.

[39] T. Hosoi, Y. Minoura, R. Asahara, H. Oka, T. Shimura, and H. Watanabe, "Schottky source/drain germanium-based metal-oxide-semiconductor field-effect transistors with self-aligned NiGe/Ge junction and aggressively scaled high-*k* gate stack", Appl. Phys. Lett. **107**, 252104 (2015).

## 第2章 GeO2絶縁膜の安定性

## および不純物吸収特性の評価

Ge-MOS デバイスを実用化するためには、Ge 上に高品質な絶縁膜を形成する必要がある。 現在主流の SiO<sub>2</sub>/Si スタック構造と同様に、Ge 上に Ge の酸化絶縁膜である GeO<sub>2</sub> 膜を形成 することが基本的構造であるが、GeO<sub>2</sub> 膜の熱的不安定性および大気下で劣化する性質が Ge-MOS デバイスの実用化を阻んできた。そこで本章において、電気特性改善の指針を得る ことを目的として、GeO<sub>2</sub> 膜と大気の反応および不純物を吸収する特性を明らかにする。 Ge-MOS デバイス高性能化のために GeO<sub>2</sub> 膜の性質を理解し制御することが本論文の一貫し た研究命題である。

## 2.1 緒言

シリコン(Si)に対して熱酸化処理を施すとSi上には絶縁性および安定性に優れたSiO2 膜が形成される。さらに、熱酸化により形成したSiO2膜とSiの界面は平滑かつ均一で欠陥 が少ない特徴を有するため、SiO2/Si構造はこれまでLSI回路のMOSFETの主流となり続け た。一方、MOSFETのチャネルを現行のSiから高移動度のゲルマニウム(Ge)に置き換え る場合、Si上のSiO2膜と同様にGe上にはGeO2膜を形成することが、Ge-MOSFETの最も 基本的なプロセスになると考えられる。しかしながら、GeO2膜は熱的に不安定であり、か つ、水溶性を示すことが知られており、Ge-MOSデバイスの実用に不適であると考えられて きた[1,2]。さらに、GeO2/Ge構造では、400°C以上の熱処理により界面からGeO分子が脱 離し、Ge-MOSデバイスの電気特性は著しく劣化することが知られている[3]。そのため、 Geチャネル上に高品質な絶縁膜を形成することがGe-MOSデバイスに関する最も需要な課 題の一つである。

しかし一方で近年、理論計算結果から、GeO<sub>2</sub>/Ge 界面は、GeO<sub>2</sub> 骨格構造の柔軟さのため、 SiO<sub>2</sub>/Si 界面よりさらに欠陥 (Ge ダングリングボンド) が少ない界面を形成可能であること が示された[4, 5]。また、実際の実験結果でも熱酸化 GeO<sub>2</sub>/Ge スタック構造の MOS キャパ シタにて良好な電気特性が報告されている[6-9]。それらの報告の中で、細井らは Ge 表面の 熱酸化後、電極形成前に 300℃ の *in situ* 真空アニールを施すことで Ge-MOS キャパシタの 電気特性が改善すること、加えて、形成した MOS キャパシタを大気に曝露することで容量 -電圧 (Capacitance-Voltage: C-V) 曲線の反転領域の容量が増大するが、GeO<sub>2</sub>表面を極薄の Al<sub>2</sub>O<sub>3</sub>膜でキャップすることでその反転容量増大は抑制可能であることを見出した[7]。さら に、朽木らは、GeO<sub>2</sub>膜の表面に窒化処理を施した GeON 膜が、MOS キャパシタのリーク電 流低減に効果的であることを報告した[8]。これらの研究結果は、GeO<sub>2</sub>表面に形成した Al<sub>2</sub>O<sub>3</sub> 膜や窒化膜(Ge<sub>3</sub>N<sub>4</sub>)がGeO2膜と大気との反応を抑制するバリアの働きをすることで、GeO2 膜の安定性や電気特性が向上したことを示唆している。一方、Amy らは、GeO2 膜が大気中 でハイドロカーボンを吸収する特異な性質を有することを示した。図 2.1 に、大気曝露後の Ge ウェハ表面の変化を赤外吸収分光法で調べた結果を示す[10]。大気曝露時間が増加する と、Geウェハ表面の自然酸化GeO,膜が増加するとともに(GeO,膜厚は1nm程度と推定さ れる)、ハイドロカーボンである CH、量も増加したことが確認できる。すなわち、GeO,膜 は大気との反応による劣化や不純物吸収などの特異な性質を示すことが明らかとなったが、 GeO, 膜と大気との反応およびその反応が電気特性に与える影響を詳細に調べた研究はない。 また、Amyらの実験はGe表面に自然酸化で成長した極薄GeO,膜を用いているため、不安 定な GeO,膜であった可能性もある。そのため、熱酸化により形成した高品質な GeO,膜の 性質を理解し、高品質 GeO<sub>2</sub>/Ge スタック構造を有する MOS キャパシタの実現に向け新たな 指針を見出す必要がある。また、GeO2/Geスタック構造の評価において、透過型電子顕微鏡 やX線光電子分光法などの分析手法が適用された事例は多いが、評価手法は限定的であり、 その他の分析手法で評価した事例はまだ少ない。Ge-MOS デバイスに適用できる分析技術の 確立と、大気中で試料を取扱う際に注意すべき事項の明確化が今後は必要である。そこで 本章では、GeO,膜の大気曝露の影響と電気特性改善のメカニズムを明らかにすることを目 的として、GeO2 膜が大気中で吸収する不純物の種類およびその拡散挙動や真空アニールの 効果を様々な分析手法を適用して調べた。



図 2.1 赤外吸収分光法による大気曝露後の Ge ウェハ表面構造の評価[10]
# 2.2 実験

## 2.2.1 試料作製

試料作製プロセスを図 2.2 に示した。p型 Ge(100)基板(抵抗値 0.1~0.5 Ωcm)を約5%の 希フッ酸と超純水に交互に浸漬(サイクリック洗浄)することで、Ge 基板表面の自然酸化 膜およびダメージ層の除去を行った。その後、洗浄後の Ge 基板を速やかに横型の石英チュ ーブ酸化炉端部(低温部)に導入しアルゴンガス雰囲気で保持した。酸化炉中心部(加熱 部)が 550°C に到達した時点でアルゴンガスからドライ酸素ガスに切り替え、Ge 基板を酸 化炉中心部に導入し熱酸化処理を施した。熱酸化時間は 4~6 時間であり Ge 基板上に GeO<sub>2</sub> 膜を約 20~30 nm 形成した。作製した GeO<sub>2</sub>/Ge スタック構造の試料のうち、7 日間および 3 ヶ月間大気(温度 20-25°C、湿度 40-50%)に曝露したもの、6×10<sup>4</sup> Pa の真空中で 300°C, 30 分アニールしたものをそれぞれ用意した。なお、熱酸化後および真空アニール後の試料は、 速やかに分析装置に搬送したものの、一時的に大気に触れるため、後述する通り高い吸湿 性を有する GeO<sub>2</sub>膜において、リファレンスとすべき酸化後大気曝露無し(as-oxidation)の 試料を用意することができなかった。そのため、真空アニール後の試料を基準として大気 に曝露した試料と比較した。



図 2.2 試料作製プロセス

## 2.2.2 評価手法

本章で用いた分析手法を以下にまとめた。

#### 2.2.2.1 GeO2膜の表面状態および表面吸着物の評価

<u>X 線光電子分光法(X-ray photoelectron spectroscopy: XPS)</u>

GeO2 膜最表面の元素組成および各元素の化学状態を XPS により調べた。 XPS の概念図を 図 2.3 に示す。XPS は試料表面に軟 X 線を照射した際、軟 X 線により励起され真空中に放 出された電子(光電子)のエネルギー分布を調べる手法である[図 2.3(b)]。励起された光電 子の運動エネルギー(結合エネルギー)値から元素の種類を同定することができ、ピーク 強度(ピーク面積)から元素組成を調べることができる(水素を除く)。また、ピーク位置 およびピーク形状を詳細に解析することで、各元素の化学状態(価数など)も評価できる。 軟 X 線で励起された光電子の平均自由行程は、光電子のエネルギー値や物質の分子量(原 子量)、密度などにも依存するがおおむね数 nm 程度であるため、本手法の検出深さも数 nm 程度となる。 すなわち、 XPS は物質の表面数 nm の情報をバルクと切り分けて選択的に得る ことができる手法である。また、数 nm 以下の極薄膜の評価も可能であるため、半導体デバ イス開発のみならずあらゆる材料の評価において極めて有用な手法として認識されている。 さらに、XPS は非破壊で評価できることも特徴の一つである(ただし、X 線照射により変 性が起こる試料に対しては注意が必要である)。本章で実施した XPS の測定系の模式図を図 2.3(a)に示す。軟X線の入射角度は試料平面に対して45°、光電子検出角度は90°に設定した。 X線源は単色化 Al Kα線であり、X線のエネルギーは 1486.6 eV である。なお、検出角度は 0~90°の範囲において、検出角度が大きいほど検出深さが深くなる。本測定条件での検出深



図 2.3 XPS の概念図. (a) 測定系の模式図, (b) 光電子放出の概念図

さ(情報深さ)は、検出するピークのエネルギー値にも依存するが、GeO<sub>2</sub>膜(密度 4.76 g/cm<sup>3</sup> と仮定)中の Ge3d の平均自由行程( $\lambda$ )を計算し[11]、Ge3d の 95 %の情報が検出される深 さ( $3\lambda \cdot \sin \theta$ )を計算すると約 9 nm であることを付記しておく[12]。また、得られた各光電 子スペクトルのエネルギー軸(横軸)は、Ge3d メインピーク位置が 32.5 eV になるように 補正した。

## <u>飛行時間型 2 次イオン質量分析法 (Time-of-flight secondary ion mass spectrometry: TOF-SIMS)</u>

GeO<sub>2</sub> 膜表面に吸着した有機分子種を TOF-SIMS により定性した。TOF-SIMS の概念図を 図 2.4 に示す。TOF-SIMS は試料表面に1次イオンを照射し、スパッタリング現象により放 出された 2 次イオンを飛行時間型の質量検出器で検出し、試料表面に存在する元素または 分子種を評価する手法である[13]。試料表面で原子がスパッタリングされる現象を利用した 手法ではあるものの、TOF-SIMS で照射する 1 次イオンのドーズ量(約 10<sup>12</sup> ions/cm<sup>2</sup>)は、 試料表面に存在する原子の総数(約 10<sup>15</sup> atoms/cm<sup>2</sup>)より数桁以上低いため、発生する 2 次 イオンがある程度、元の分子構造を保ったまま検出器に到達する。イオンの検出感度が高 いことに加えて、飛行時間型質量検出器の質量分解能が高い特徴があるため、TOF-SIMS は 表面(検出深さは数 nm 程度)に存在する分子種を高感度、高質量分解能で定性できる特徴 を有する。また、位置(面)分解能が比較的高い(位置分解能:数百 nm)手法であるため、



図 2.4 TOF-SIMS の概念図

表面に存在する異物などの定性にも利用される。なお、TOF-SIMS のように照射する1次イ オンのドーズ量が極めて低く、非破壊に近い状態で評価する場合は Static-SIMS と定義し、1 次イオンのドーズ量が高く、1次イオンにより試料をエッチングしながら深さ方向の不純物 元素の分布を評価する場合は Dynamic-SIMS と定義する(Dynamic-SIMS の原理については 後述する)。

本章で用いた TOF-SIMS 装置の 1 次イオンには Bi<sub>3</sub><sup>2+</sup>イオンを用いた。また、検出した 2 次イオンは正 2 次イオンであり、各イオン種は主成分である GeO<sub>2</sub>に由来するピーク(<sup>74</sup>Ge<sup>+</sup>) の強度で規格化して試料間比較を行った(負 2 次イオンも別途測定しているがデータ掲載 無し)。

原子間力顕微鏡(Atomic force microscope: AFM)

GeO<sub>2</sub> 膜表面のモルフォロジーは AFM で調べた。AFM の概念図を図 2.5 に示す。AFM は 鋭角に削り込まれた探針を試料表面に近付け、探針と試料表面の間の原子間力を感知しな がら探針を走査させることで、試料表面の原子レベルでの凹凸をマッピングする手法であ る[14]。超高真空中で試料表面と探針の間に流れるトンネル電流を計測することで原子像マ ッピングを取得する走査型トンネル顕微鏡 (Scanning tunneling microscope: STM) と比べて、 AFM は空間分解能では劣るものの、絶縁物の測定も可能であり、加えて大気下または液中 でも測定できることから、半導体デバイス材料だけでなく、あらゆる固体表面の凹凸評価 に適用されている。また、LSI の MOSFET に用いられる Si 表面は、原子 1 層レベルでの平 坦性が求められるため、AFM による評価が広く普及している。本章では、探針を試料表面 に周期的に接触させ、カンチレバーの振動振幅の変化から表面形状を測定するタッピング モードで GeO<sub>2</sub> 膜表面の凹凸を評価した。タッピングモードは試料に接触させる探針の圧力



図 2.5 AFM の概念図

を極めて低くすることができ、試料表面へのダメージを抑制できる方式である。マッピン グ測定の走査範囲は3×3µmとし、凹凸の指標として算術平均粗さ(Ra)を算出した。

## 2.2.2.2 GeO2膜の膜質評価

## フーリエ変換赤外吸収分光法(Fourier transform infrared spectroscopy: FT-IR)

GeO<sub>2</sub>膜が吸収した分子種および GeO<sub>2</sub>膜の化学状態を FT-IR により調べた。FT-IR の概念 図を図 2.6 に示す。FT-IR は試料に赤外光を照射した際、試料が吸収した赤外光の波長分布 を調べる手法である[15]。原子間の固有振動エネルギー値が赤外光のエネルギー帯に存在す る場合、外部から入射した赤外光と原子間または分子間の結合が共鳴し赤外光が吸収され る。吸収された赤外光のエネルギー分布から、分子または原子の結合情報を得ることがで きる。水分子や有機分子の結合に加えて、Si-O-Si 結合または Ge-O-Ge 結合などの無機物の 構造情報も得られることから、有機物、無機物を問わず様々な材料の評価に適用される。 また、減衰全反射法 (Attenuated total reflection: ATR)を用いれば、表面吸着官能基や数 nm 以下の極薄膜の評価も可能であるため、MOSFET の微細化の歴史とともに、Si 表面および 極薄 SiO<sub>2</sub> 膜の Si-H 結合や Si-O-Si 結合の詳細な研究が FT-IR (ATR 法)を用いて進められ てきた[16, 17]。

本章では、膜厚 20 nm の GeO<sub>2</sub> 膜全体の情報を得るため透過法にて評価を行った。GeO<sub>2</sub> 膜付きの試料の測定と GeO<sub>2</sub> 膜を除去した後の Ge 基板のみの測定を行い、両者の差分を取 ることで GeO<sub>2</sub> の情報を得た。



図 2.6 FT-IR の概念図

## <u>昇温脱離質量分析法(Temperature programmed desorption mass spectrometry: TPD-MS)</u>

7日間大気に曝露した GeO<sub>2</sub>膜が吸収した水分量を TPD-MS にて評価した。TPD-MS は、 試料をヘリウムガス雰囲気下で加熱し、発生したガスを質量検出器で検出する手法である [18]。一般的に、発生ガス分析 (Evolved gas analysis: EGA) や昇温熱脱離質量分析法 (Thermal desorption spectroscopy: TDS) とも呼ばれる手法であるが、本章では TPD-MS と呼ぶ。TPD-MS により各温度での発生ガス量を定量的に評価できるため、半導体材料の評価に広く適用さ れている[19]。真空中で加熱処理を行い発生するガスを検出する場合もあるが、本研究では、 真空に引くことにより水分が脱離する可能性も考慮し、大気圧下で測定を実施した。また、 ガス発生量を十分確保し定量精度を向上させるために、試料1水準につき、Ge 基板を 2×2 cm サイズ4 枚分用意して測定を行った。測定時のヘリウムガス流速は 50 ml/min.、昇温速 度は 10°C/min.とした。

# 動的 2 次イオン質量分析法(Dynamic secondary ion mass spectrometry: Dynamic-SIMS)

大気に曝露した際に GeO<sub>2</sub> 膜中に拡散した水素(H)、炭素(C)、窒素(N)の深さ方向 分布(デプスプロファイル)を Dynamic-SIMS により調べた。Dynamic-SIMS は、前述した TOF-SIMS と同様に、1 次イオンを照射し、スパッタリングにより放出された 2 次イオンの 質量を検出することで試料に含まれる不純物の濃度を高感度で調べる手法であるが[13, 20]、 TOF-SIMS との違いは、1 次イオンにより試料をエッチングしながら、深さ方向の不純物分 布を調べることである。半導体デバイスでは、材料に不純物を導入することで電気伝導性 などの特性を制御するため、不純物の濃度を評価する際に Dynamic-SIMS は欠かせない手法 である。なお、Dynamic-SIMS の 2 次イオン検出機構には 2 種類あり、それぞれに特徴があ る。図 2.7 に Dynamic-SIMS の検出機構を示した[13, 21]。二重収束型(セクター磁場型)の SIMS 装置は、高感度、高質量分解能に加えて高い位置(面)分解能を有する特徴があるが、

(a) 二重収束型質量分析器 (b) 四重極型質量分析器



図 2.7 Dynamic-SIMS の検出機構. (a) 二重収束型質量分析器, (b) 四重極型質量分析器

1 次イオンの加速電圧を下げることができないため、深さ分解能を高くできないデメリット がある。一方、四重極型の SIMS 装置では、1 次イオンの加速電圧を低く設定でき、かつ、 1 次イオンの入射角も独立で設定できるため、高い深さ分解能で測定できる特徴がある。そ のため、数十 nm 以下の薄膜材料の評価には、四重極型 SIMS 装置を用いることが多く、本 研究でも四重極型 SIMS 装置を採用している。本章の Dynamic-SIMS 測定では、一次イオン として Cs<sup>+</sup>を用い、加速電圧 500 V とした。Dynamic-SIMS では不純物濃度を定量する場合、 濃度既知の標準試料が必要であるが、本研究では、水素、炭素および窒素の濃度既知の GeO<sub>2</sub> の標準試料を用意できなかった。そのため、GeO<sub>2</sub> 膜中の主成分元素である酸素に由来する イオンの強度で各不純物イオンの強度を、各深さにおいて規格化することで、GeO<sub>2</sub> 膜中の 不純物分布および試料間の不純物濃度(強度)比較を行った。

#### 2.2.3 重水を用いた GeO2 膜中の水分拡散挙動の動的評価

本研究では、大気中の水分が GeO<sub>2</sub> 膜に拡散する挙動を詳細に調べるため、水素(H)の 同位体である重水素(D)で構成される高純度の重水(D<sub>2</sub>O)を用いて、GeO<sub>2</sub> 膜に対して重 水曝露処理を施し、その時の GeO<sub>2</sub> 膜中の不純物元素の分布を調べた。重水素 D(質量数: 約2)は水素 H(質量数:約1)の同位体であり、自然界での存在比率は全水素のうち0.015% 程度であるため、通常の物質中に D はごくわずかしか存在しない。そのため、水の代わり に重水を用いれば、大気から GeO<sub>2</sub> 膜中に拡散する水分(重水)由来の水素(重水素)と、 それ以外の GeO<sub>2</sub> 膜中にもともと存在する可能性がある水素や汚染由来の水素(例えば、有 機物の水素)を区別してモニターすることができる。このような同位体を用いた研究は、 水素を含有する有機物中の水素の拡散(<sup>1</sup>H と<sup>2</sup>D)、酸化膜中の酸素の拡散(<sup>16</sup>O と <sup>18</sup>O)ま た、Si 中の Si の拡散(<sup>28</sup>Si と <sup>30</sup>Si) などを評価するために行われている[22-24]。

本実験では、300℃, 30 分真空アニールを施した GeO<sub>2</sub>膜を、大気に曝露させること無く重 水雰囲気(温度: 20-25℃,湿度: 80-90%,窒素充填下)に曝露し、重水曝露時間を 0.1 分、 1 分、10 分および 60 分と変えた際の GeO<sub>2</sub> 膜中の不純物の分布を、D も含め Dynamic-SIMS で調べた。なお、Dynamic-SIMS では H と D を質量数で区別してモニターすることができ る。

# 2.3 結果と考察

#### 2.3.1 大気曝露による GeO<sub>2</sub> 膜表面の反応挙動

熱酸化により形成した GeO<sub>2</sub>膜を大気に曝露した際の GeO<sub>2</sub>膜表面の反応挙動を、表面の 元素組成、吸着物およびモルフォロジーの観点で各種表面分析手法により評価した。300℃ 真空アニール後(Vac. anneal)の GeO<sub>2</sub>膜を基準として、大気曝露7日後(Air expo.)の GeO<sub>2</sub> 膜の表面の変化を調べた。

## GeO2 膜表面の組成および化学状態の評価

XPSにより得られた300℃真空アニール後(Vac. anneal)および大気曝露7日後(Air expo.) の GeO<sub>2</sub> 膜表面の元素組成および原子数比(O/Ge 比)を表 2.1 に示し、C1s, O1s および Ge3d スペクトルを図 2.8 に示した。表 2.1 において、両試料とも、GeO<sub>2</sub>に由来する酸素および Ge が検出され、加えて微量の炭素も認められた。両者の元素組成はおおむね同程度であっ たが、大気曝露7日後(Air expo.)は300℃真空アニール後(Vac. anneal)より O/Ge 比が わずかに高かった。

ゲルマニウムの化学状態について、O1s, Ge3d スペクトル形状から判断して[図 2.8(b), (c)]、 両試料とも最表面のゲルマニウムは GeO<sub>2</sub>に帰属される。両者のゲルマニウムの化学状態に 顕著な違いは認められなかった。一方、炭素の化学状態について、C1s スペクトル形状から 判断して、両試料とも CH<sub>x</sub>, C-C が主成分であり、その他、酸素を含有する成分(C-O, C=O, O=C-O, CO<sub>3</sub><sup>2-</sup>)も認められたが、大気曝露 7 日後(Air expo.)は 300°C 真空アニール後(Vac. anneal)より炭酸塩 (CO<sub>3</sub><sup>2-</sup>) (O=C-O を含む)の割合がわずかに高かった。以上の結果より、 大気曝露を施した試料の GeO<sub>2</sub> 膜表面は、GeO<sub>2</sub> 構造を保持しているものの、微量の炭酸塩 形成が起き、元素組成として酸素濃度がわずかに増加したと考えられる。

|             | Atomic % |      |      |      |
|-------------|----------|------|------|------|
|             | С        | О    | Ge   | U/Ge |
| Vac. anneal | 3.8      | 63.4 | 32.8 | 1.93 |
| Air expo.   | 5.4      | 64.0 | 30.6 | 2.09 |

表 2.1 XPS により得られた GeO<sub>2</sub> 膜表面の元素組成および O/Ge 比



図 2.8 XPS により得られた 300°C 真空アニール後(Vac. anneal) および大気曝露 7 日後(Air expo.)の GeO<sub>2</sub> 膜の(a) C1s, (b) O1s および (c) Ge3d スペクトル. 各ス ペクトルの縦軸はピークトップ位置で規格化した.

## GeO2 膜表面の吸着物の評価

300℃ 真空アニール後(Vac. anneal) および大気曝露 7 日後(Air expo.)の GeO2 膜につい て、TOF-SIMS により得られた各種2次イオンの相対ピーク強度を図 2.9 に示した。参考の ため、大気曝露した自然酸化 SiO2 膜(Air expo.)の結果も併せて示した[25]。TOF-SIMS 結 果より、GeO<sub>2</sub>膜表面には、炭化水素系分子(<sup>27</sup>C<sub>2</sub>H<sub>2</sub><sup>+</sup>, <sup>57</sup>C<sub>4</sub>H<sub>9</sub><sup>+</sup>)、ヒドロキシ基またはカルボ ニル基などの酸素官能基を有する分子(<sup>43</sup>C<sub>2</sub>H<sub>3</sub>O<sup>+</sup>)、アンモニウム塩(<sup>18</sup>NH<sub>4</sub><sup>+</sup>)およびアミ ン系分子 ( ${}^{30}CH_4N^+ {}^{102}C_6H_{16}N^+$ ) など、様々な有機分子が吸着していると考えられる。なお、 大気曝露7日後(Air expo.)のGeO2膜だけでなく、300℃真空アニール後(Vac. anneal)の GeO, 膜にも吸着物が存在するのは、300℃ 真空アニールを施した後に試料を速やかに測定 チャンバーに導入したものの、短時間ではあるが大気に曝露されたためであると考えられ る。300°C 真空アニール後(Vac. anneal)と大気曝露7日後(Air expo.)を比較すると、ア ンモニウム塩(<sup>18</sup>NH<sub>4</sub><sup>+</sup>)やアミン系分子(<sup>30</sup>CH<sub>4</sub>N<sup>+</sup>, <sup>102</sup>C<sub>6</sub>H<sub>16</sub>N<sup>+</sup>)は、大気曝露時間が長くな るほど増加することが確認された。ただし、図 2.9 の SiO, 膜表面の吸着物の結果からもわ かるように、GeO, 膜表層に吸着した有機分子は SiO, 膜表層にも存在している。そのため、 有機分子の吸着が GeO, 膜特有の現象ではないと判断される。また、質量スペクトルから総 合的に判断しても、大気曝露の際に GeO,膜のみに特異的に吸着する分子があるわけではな いことも確認している。



図 2.9 300°C 真空アニール後 (Vac. anneal) および大気曝露 7 日後 (Air expo.) の GeO<sub>2</sub>膜の TOF-SIMS により得られた各種 2 次イオンの相対ピーク強度.参考として 大気曝露した自然酸化 SiO<sub>2</sub>膜 (Air expo.) の結果も併せて示した[25]. GeO<sub>2</sub>膜およ び SiO<sub>2</sub>膜の 2 次イオンピーク強度は検出された <sup>74</sup>Ge<sup>+</sup>および <sup>30</sup>Si<sup>+</sup>のピーク強度でそれ ぞれ規格化した.

# GeO2 膜表面のモルフォロジーの評価

図 2.10 に 300°C 真空アニール後(Vac. anneal) および大気曝露 7 日後(Air expo.)の GeO<sub>2</sub> 膜の AFM 像を示した。大気曝露 7 日後(Air expo.)は 300°C 真空アニール後(Vac. anneal) より像の分解能がごくわずかに低い(ぼやけて見える)が、これは表面に吸着物の存在を 示唆している。ただし、Ra 値で示した両者の粗さは同程度であることから、この条件で大 気曝露を施しても、表面モルフォロジーに顕著な変化は無いと言える。



図 2.10 (a) 300°C 真空アニール後(Vac. anneal) および(b) 大気曝露 7 日後(Air expo.)の GeO<sub>2</sub>表面の AFM 像. Ra は算術平均粗さ.

以上の結果から、熱酸化 GeO<sub>2</sub> 膜を大気に曝露した際の GeO<sub>2</sub> 膜表面には以下の特徴があることを確認した。

- 1) GeO<sub>2</sub> 膜を大気曝露しても GeO<sub>2</sub> 構造を保持している。ただし、炭酸塩がわずかに形成 され、表面の酸素濃度(O/Ge 比)が増加する。
- 2) GeO<sub>2</sub> 膜を大気曝露すると、いくつかの有機分子が吸着するが、それらの有機分子はSiO<sub>2</sub> 膜表面にも存在するものであり GeO<sub>2</sub> 膜特有の現象ではない。ただし、大気曝露時間が 長くなると、アンモニウム塩( $^{18}NH_4^+$ )やアミン系分子( $^{30}CH_4N^+$ , $^{102}C_6H_{16}N^+$ )など特 定分子の吸着量が増える。
- 3) GeO2 膜を大気曝露しても表面モルフォロジーの変化は無い。

#### 2.3.2 GeO2 膜が大気から吸収する不純物の評価

前項において、GeO<sub>2</sub>膜が大気に曝露されると、GeO<sub>2</sub>膜表面で反応や吸着が起きることが わかった。そこで、大気曝露により GeO<sub>2</sub>膜の表面で起きた反応が、GeO<sub>2</sub>膜中(GeO<sub>2</sub>膜全 体)に及ぼす影響を、バルク分析の観点で評価した。

### GeO2 膜の膜質および GeO2 膜が吸収した不純物の評価

図 2.11 に、300°C 真空アニール後 (Vac. anneal) および大気曝露 7 日後 (Air expo.) の GeO<sub>2</sub> 膜の FT-IR スペクトルを示した。なお、大気曝露の影響をより強調するため、大気曝露 3 ヶ月後 (3 months air expo.) の結果も併せて示した。図 2.11(a)において、300°C 真空アニール後では水分 (または水酸基) からの信号は弱いが、大気曝露 7 日後は水分に由来するシグナルが認められた。そのため、GeO<sub>2</sub> 膜は大気中の水分を吸収する性質を有することがわかる。また、大気曝露 3 ヶ月後では、水分吸収量がさらに増大し、加えて、N-H, C-H 基を有する有機物も吸収していることが確認できる。さらに、図 2.11(b), (c)から、大気曝露により炭酸塩またはアンモニウム塩や水酸基などの変性物も形成され、かつ、大気曝露時間が増大するに従い変性物の量が増加することがわかった。このような長期間に渡る大気曝露 により、不純物吸収量や炭酸塩、水酸基などの変性物が増大する挙動は、SiO<sub>2</sub> 膜では見られないため、GeO<sub>2</sub> 膜特有の現象であると言える。



図 2.11 300℃ 真空アニール後(Vac. anneal),大気曝露 7 日後(Air expo.)および大気曝露 3 ヶ月後(3 months air expo.)の GeO<sub>2</sub> 膜の FT-IR 透過法による赤外吸収スペクトル

## GeO2 膜が吸収した水分量の定量

続いて、図 2.12 に大気曝露 7 日後の GeO<sub>2</sub> 膜の水分脱離曲線を、2 種類の方法で成膜した SiO<sub>2</sub> 膜の結果[26]と対比して示した。その結果、大気曝露 7 日後の GeO<sub>2</sub> 膜は、SiO<sub>2</sub> 膜より 一桁近く多くの水分を吸収していることがわかった。また、吸収した水分量(脱離量)の 合計値と GeO<sub>2</sub> 膜最表面の GeO<sub>2</sub>分子の数を考慮すると、GeO<sub>2</sub> 膜表面のみに吸着した水分量 では説明できないことに加えて、比較的高温(300°C 以上)の温度帯でも水分脱離が継続し ていることから、脱離した水分には表面吸着物に加え、GeO<sub>2</sub> 膜の内部に取り込まれたもの も含まれると考えられる。これらの結果から、GeO<sub>2</sub> 膜は大気中において、特異的に水分お よび有機物を吸収し、かつ炭酸塩またはアンモニウム塩など変性物を形成する性質がある ことが明らかになった。したがって、GeO<sub>2</sub> 膜を Ge-MOS デバイスに用いる際は、大気中に 存在する特定の物質との反応が電気特性に及ぼす影響[7]を十分考慮する必要がある。



図 2.12 大気曝露 7 日後 (Air expo.) の  $GeO_2$  膜の TPD-MS による水分脱離曲線. 参 考として 2 種類の方法 (プラズマ支援化学気相蒸着: Plasma enhanced chemical vapor deposition [PE-CVD] および熱酸化) で成膜した  $SiO_2$  膜のスペクトルも併せて示し た[26]. Absorbed  $H_2O$  (1)は吸着水, Absorbed  $H_2O$  (2)は  $GeO_2$  膜中に取り込まれ Absorbed  $H_2O$  (1)よりやや強く結合した水分と帰属される.

#### GeO2 膜中の不純物分布の評価

吸着した不純物の GeO<sub>2</sub> 膜中への拡散挙動を調べるため、水素(H)、炭素(C) および窒素(N)の深さ方向分布(デプスプロファイル)を Dynamic-SIMS により調べた。図 2.13 に、

300°C 真空アニール後(Vac. anneal) および大気曝露 7 日後(Air expo.)の GeO<sub>2</sub>膜のデプス プロファイルを示す。水素、炭素および窒素ともに大気曝露 7 日後より真空アニール後の 方が GeO<sub>2</sub>膜中の濃度が低かった。また、大気曝露 7 日後および真空アニール後ともに、炭 素と窒素は GeO<sub>2</sub>膜の表面付近に多く分布している一方で、水素は GeO<sub>2</sub>膜中の全ての深さ において概ね同程度の濃度で分布していた。水素のデプスプロファイルを詳細に見ると、 GeO<sub>2</sub>膜の中間部(深さ約 10 nm)から GeO<sub>2</sub>/Ge 界面方向に向かって水素濃度は徐々に増加 した。これらの元素分布から、水素と、炭素および窒素では拡散挙動が全く異なることが 明らかになった。



図 2.13 Dynamic-SIMS により得られた  $300^{\circ}$ C 真空アニール後 (Vac. anneal) および 大気曝露 7 日後 (Air expo.)の GeO<sub>2</sub> 膜中の(a) H, (b) C および(c) N のデプスプロファ イル. 横軸 (深さ) は別途測定した Ge プロファイルにおける GeO<sub>2</sub>/Ge 界面を基準と して示した[図 2.13(a)]. 縦軸 (2 次イオン強度) は各深さにおいて酸素の強度で規格 化した. Ge 基板中 (深さ 0 nm 以下)のイオン強度は規格化方法固有のアーティフ ァクトであり正しい分布を示していない.

第2章 GeO,絶縁膜の安定性および不純物吸収特性の評価

#### 2.3.3 重水を用いた GeO2 膜中の水分拡散挙動の評価

これまでの実験結果から、GeO2 膜は大気中において以下の性質を有することがわかった。

- 1) 大気中において多くの水分を吸収する。
- 2) 不純物として有機物も吸収する。
- 3)変性成分(水酸基など)を形成する。
- 4) 水素は GeO<sub>2</sub>/Ge 界面まで速やかに拡散する。

これらの性質のうち、GeO<sub>2</sub>/Ge 界面まで拡散している水素は水分由来である可能性が高い と推定され、GeO<sub>2</sub>膜と水分の反応が電気特性に及ぼす影響は大きいと考えられる。そこで、 大気中から GeO<sub>2</sub>膜中に拡散する水分の挙動をより詳細に調べるため、重水(D<sub>2</sub>O)雰囲気 に試料を曝露し、重水素(D)のデプスプロファイルを調べた。

膜厚 20 nm の GeO₂ 膜に対して 300℃, 30 分の真空アニールを施し、その後、大気に触れ させることなく重水雰囲気内(湿度: 80-90%)に試料を導入しGeO2膜に重水曝露を施した。 なお、高湿度雰囲気に GeO2 膜を曝露することで、GeO2 膜と水分の反応を意図的に加速さ せた。重水曝露時間を変えた場合の GeO, 膜中の重水素と炭素の深さ方向分布を Dynamic-SIMS により調べた。図 2.14(a), (b)に重水素および炭素のデプスプロファイルをそ れぞれ示した。重水素は短時間の曝露時間で、膜の内部まで速やかに拡散し、その後、曝 露時間が増加するほど拡散量が増大することがわかった。すなわち、大気から GeO2 膜中に 拡散する水素には2通りの挙動があり、曝露初期の段階で速やかに GeO2/Ge 界面に到達す る挙動と、曝露時間に応じて徐々に拡散していく挙動がある。一方で、炭素は曝露時間 10 分まで膜中への顕著な拡散は認められなかったが、曝露時間60分で劇的に拡散が進行した。 図 2.14(c)に GeO2 膜中の深さ 10 nm の位置における重水素、炭素および Ge の検出強度を曝 露時間に対してプロットした。重水素の検出強度(GeO,膜中の濃度)は曝露時間 10 分まで、 曝露時間の平方根に比例して増加することがわかった。このことから、ごく短時間で速や かに拡散する重水素を除くと、大気から GeO2 膜中に拡散する重水素(水分由来の水素)は、 Fick の第2法則に則った拡散律速プロセスに従うと考えられる[27]。一方、曝露時間 60分 では、重水素、炭素の拡散量の劇的な増大に加え、Geの検出強度にも変化が認められた。 GeO2は大気中で変性物を生成することが2.3.1,2.3.2項で確認されたため、Geの強度変化は、 GeO2 膜の化学構造(化学状態)の変化によるものと推定される。以上の結果より、GeO2 膜は、短時間の重水曝露により水分(重水)を著しく吸収し、かつ時間が経つにつれ吸収 量が増大すること、また、GeO2 膜中の水分量(重水素濃度)が一定値に達すると、GeO2 の構造変化を伴って炭素などの不純物を吸収する性質があると考えられる。



図 2.14 Dynamic-SIMS により得られた 300°C, 30 分の真空アニール後に曝露時間を 変えて重水に曝した GeO<sub>2</sub> 膜中の(a) D および(b) C のデプスプロファイル. 横軸(深 さ)および縦軸(2 次イオン強度)の補正は図 2.13 と同様である. (c) GeO<sub>2</sub> 膜の深さ 10 nm の位置における D, C および Ge の重水曝露時間に対する検出強度の変化.

# 2.3.4 GeO2 膜中の特異な水素分布

これまでの結果から、GeO<sub>2</sub> 膜は大気中の水分を吸収しやすい性質を有することが確認された。そこで、GeO<sub>2</sub> 膜に拡散する水素の挙動をより詳細に調べるため、GeO<sub>2</sub> 膜厚約 15 nm (薄膜)と約 25 nm(厚膜)の2水準の膜厚を有する試料を用意し、それぞれの水素のデプ

スプロファイルを評価した。図 2.15(a)に、Dynamic-SIMS で得られた薄膜(thin)および厚 膜(thick)のGeO2膜について、400℃真空アニールを施す前後(w/o,w/)の水素のデプス プロファイルを示した。本実験では、400℃ 真空アニール後の試料は不活性ガス(窒素)の 雰囲気を通して測定チャンバーに導入したため、アニール後の大気曝露の影響は無い状態 で測定した。その結果、GeO2 膜厚に依存せず、400℃ 真空アニールにより GeO2 膜中の水素 濃度は減少した。この結果は、真空アニールにより Ge-MOS デバイスの電気特性が改善す ること[7]と明確に対応すると考えられる。さらに、GeO2/Ge 界面付近において、薄膜、厚 膜ともに、真空アニールの有無に関わらず水素分布は酷似していた。すなわち、GeO2/Ge 界面の水素分布が、GeO2/Ge 界面からの距離で決まり、表面からの拡散距離に依存しないこ とを示している。図 2.16 に、上記結果および前項の結果(重水素分布)を考慮して描いた GeO<sub>2</sub> 膜中における水素拡散の概念図を示した。大気曝露初期において、大気から GeO<sub>2</sub> 膜 中に拡散した水素は速やかに GeO2/Ge 界面まで到達する[図 2.16(b)]。大気曝露初期段階に 拡散した水素は、GeO2表面からの距離に依存せず、GeO2/Ge 界面からの距離に依存した分 布を示す。一方、大気曝露時間が増えると、表面側から拡散律速プロセスに則って比較的 遅い速度で拡散する水素が増大し、GeO2 膜中の水素濃度が増加する[図 2.16(c)]。すなわち GeO2膜中を拡散する水素の分布はGeO2膜の表面側とGeO2/Ge界面側において、2通りの特 異な拡散プロセスにより形成されることが明らかになった。これらのプロセスは、水分を 吸収する性質を有する GeO2膜が大気に曝された際、構造変化することも含め避けることは 出来ない現象である。なお、Wang らは GeO₂/Ge スタック構造の試料に対して 400℃ 以上の 熱処理を施すと、GeO2/Ge 界面で酸素欠損が生成し、その酸素欠損が GeO2 膜表面側に向か って拡散すること、さらに酸素欠損が GeO2 膜表面に達した際に GeO 分子が脱離すると報 告している[28]。また、喜多らはその GeO 分子の脱離レートは GeO2 膜中を拡散する拡散律 速プロセスに則ると報告している[29]。すなわち、GeO2/Ge 界面付近の水素分布は、GeO2 膜中を拡散する酸素欠損(反応性サイト)の量を反映した可能性がある(図 2.17 参照)。拡 散種やそれらのトラップサイトの起源を明確に特定するにはさらなる検証が必要ではある が、この欠損サイトが、高い拡散係数を有する水素または水素を含有する分子を捕獲する と仮定すると、GeO2膜の特異な不純物吸収特性を説明することができる。



図 2.15 Dynamic-SIMS により得られた薄膜(thin)および厚膜(thick)GeO<sub>2</sub> 試料中の H のデプスプロファイル. 400°C, 30 分の真空アニール前後(w/o, w/) での比較. 真空 アニール後大気曝露させずに測定チャンバー内に導入した. 横軸(深さ)および縦 軸(2 次イオン強度)の補正は図 2.13 と同様である.



図 2.16 GeO<sub>2</sub> 膜中に拡散した水素分布の概念図. (a) イニシャル状態(水分曝露無し), (b) 大気曝露第1(初期)段階:水素の急速な拡散, (c) 大気曝露第2段階:拡 散律速プロセスに従う比較的遅い拡散.



図 2.17 (a) 400℃以上のアニールを施した際の GeO<sub>2</sub> 膜中の酸素欠損の分布のモデ ル図. アニールにより GeO<sub>2</sub>/Ge 界面で発生した酸素欠損は GeO<sub>2</sub> 膜中を拡散律速プ ロセスに則り拡散し、GeO<sub>2</sub> 膜表面に到達すると GeO 分子として脱離する[28, 29]. (b) GeO<sub>2</sub> 膜表面から拡散した水素が酸素欠損サイトにトラップされるモデル図.

## 2.3.5 Ge-MOS デバイスの電気特性と不純物吸収との関係

図 2.18 に、細井らが報告した Au/GeO<sub>2</sub>/Ge MOS キャパシタの C-V 測定結果を示した[7]。 GeO<sub>2</sub> 膜厚は約 20 nm,真空アニールは 300°C,30 分であり、本章で評価した試料とほぼ同じ 条件の試料である。真空アニール無し[図 2.18(a)]と比べて、金属電極形成前に真空アニール を施すことで[図 2.18(c)]、フラットバンド電圧(V<sub>FB</sub>)のシフト(固定電荷または界面ダイ ポール量の変化)、低周波測定での反転領域の容量減少(少数キャリア応答の減少)および C-V 曲線のヒステリシス低減が確認できる。GeO<sub>2</sub> 膜中に存在する不純物は、真空アニール により低減することが本章で示されたため、不純物の除去と電気特性の改善に明らかな相 関が認められる。また、電極形成前に真空アニールを実施し、その後 24 時間大気中で保持 した試料[図 2.18(d)]では、真空アニール後の試料[図 2.18(c)]と比べて、V<sub>FB</sub>には変化が無い が、ヒステリシスの増大および反転領域での容量増大が認められる。

図 2.19 は、反転領域における容量の大気曝露時間による変化をプロットした図である[7]。 Au/GeO<sub>2</sub>/Ge スタック構造では、大気曝露時間が増加するにつれ反転領域の容量が増加する ことがわかる。不純物分布の重水曝露時間依存性の調査結果(図 2.14)から、大気曝露初 期においては水分由来の水素のみ経時的変化が認められたため、拡散する水素の量と反転 領域における容量増加を引き起こす少数キャリアの生成に関係があると推定される。なお、 重水曝露実験は高湿度雰囲気で行ったため、GeO<sub>2</sub> 膜質の劣化を加速させた状態で評価して いることを付記しておく。そのため、反転容量増加と重水素濃度増加のタイムスケールが 異なるのは曝露雰囲気の違いによるものと推定される。GeO<sub>2</sub> 膜中に取り込まれた水素が GeO<sub>2</sub>/Ge 界面まで速やかに拡散することからも、水素が電気特性に与える影響は大きいと考 えられる。以上のことから、GeO<sub>2</sub> 膜中の水素濃度の制御が、電気特性向上のための極めて 重要なファクターであると言える。



図 2.18 Au/GeO<sub>2</sub>/Ge MOS キャパシタの C-V 曲線. (a) 真空アニール無し, (b) 金電極 形成後に真空アニールを実施, (c) 金電極形成前に真空アニールを実施, (d) 金電極形 成前に真空アニールを実施し金電極を形成, その後 24 時間大気中で保持. [7]



図 2.19 Au/GeO<sub>2</sub>/(Al<sub>2</sub>O<sub>3</sub>)/Ge MOS キャパシタの C-V 曲線における反転領域(V<sub>g</sub>=1 V) の容量(Forward 時). 大気曝露時間による変化. 測定周波数は 10 kHz. [7]

# 2.4 結言

本章では、GeO<sub>2</sub>/Ge スタック構造を有する試料が大気曝露により受ける影響を、様々な分 析手法を用いて詳細に調べた。大気下で脆弱な性質を有する GeO<sub>2</sub> 膜に起きる諸現象を解明 し、電気特性改善の指針を得るために、GeO<sub>2</sub> 膜形成後に大気に曝露させることなくアニー ル処理を施し評価する実験や、水の同位体である重水を充満させた雰囲気に曝露して水分 拡散の動的な挙動を評価する実験など、雰囲気を制御した試料作製とそのプロセスを経た 試料の評価を行うことで、GeO<sub>2</sub> 膜の特異な不純物吸収特性を明らかにした。得られた知見 および成果を以下にまとめた。

### GeO2膜の不純物吸収特性

GeO<sub>2</sub> 膜を大気に曝露すると、表面モルフォロジーに変化は起きないが、GeO<sub>2</sub> 膜表面において反応が起きる。水分由来の水素は速やかに GeO<sub>2</sub> 膜内部まで拡散し、曝露時間に応じて 膜中の水素濃度が増加する。結果的に GeO<sub>2</sub> 膜は多くの水分を吸収するが、水素含有量があ る一定の値に達すると、一部の GeO<sub>2</sub> が炭酸塩やアンモニウム塩、水酸基などに変性し、そ れに伴い有機物を急激に膜内部まで吸収するようになる。

# GeO2 膜中の特異な水素分布

GeO<sub>2</sub>膜に吸収された水分由来の水素は、GeO<sub>2</sub>膜の表面側では大気中からの拡散律速に則り、GeO<sub>2</sub>/Ge界面側では界面からの距離に依存する。拡散律速に則った水素の拡散は、大気

第2章 GeO2絶縁膜の安定性および不純物吸収特性の評価

曝露の際、避けることができない現象であり、GeO<sub>2</sub> 膜質の制御において極めて重要な知見 である。また、GeO<sub>2</sub> 膜中より GeO<sub>2</sub>/Ge 界面近傍の方が水素濃度は高い傾向があり、GeO<sub>2</sub>/Ge 界面付近には水素がトラップされやすいサイトが多く存在する可能性がある。

GeO2/Geスタック構造の電気特性改善への指針

GeO<sub>2</sub>膜が吸収した不純物は真空アニールにより低減可能である。GeO<sub>2</sub>膜中の不純物量の 低減が電気特性改善のファクターのひとつであることは明らかであり、特に水分に由来す る水素の拡散量が C-V 特性における反転領域の容量(少数キャリアの応答)に影響を及ぼ す可能性が高い。したがって、Ge-MOS デバイス形成時の成膜雰囲気の制御は極めて重要で あると言える。

## GeO2 膜を評価する分析技術の確立

本研究では、大気下に曝露された GeO<sub>2</sub>膜に起きた諸現象を様々な分析手法を活用して多 角的に評価した。これまで十分な評価が行われていなかった GeO<sub>2</sub>膜に対して、大気中で脆 弱であることに注意を払いながら、分析手法それぞれの特徴を活かした評価を行った。特 に、大気中の水分の GeO<sub>2</sub>膜中への拡散挙動を、重水雰囲気に GeO<sub>2</sub>膜を曝露し重水素の分 布を Dynamic-SIMS でモニターすることで調べた。GeO<sub>2</sub>膜中を拡散する水分由来の水素の 動的な評価を可能にしたことは、本研究における分析技術確立の観点において特徴ある成 果であったと言える。

# 参考文献

[1] K. Prabhakaran and T. Ogino, "Oxidation of Ge(100) and Ge(111) surfaces: an UPS and XPS study", Surf. Sci. **325**, 263 (1995).

[2] K. Prabhakaran, F. Maeda, Y. Watanabe, and T. Ogino, "Thermal decomposition pathway of Ge and Si oxides: observation of a distinct difference", Thin Solid Films **369**, 289 (2000).

[3] K. Kita, S. Suzuki, H. Nomura, T. Takahashi, T. Nishimura, and A. Toriumi, "Direct Evidence of GeO Volatilization from GeO<sub>2</sub>/Ge and Impact of Its Suppression on GeO<sub>2</sub>/Ge Metal-Insulator-Semiconductor Characteristics", Jpn. J. Appl. Phys. 47, 2349 (2008).

[4] M. Houssa, G. Pourtois, M. Caymax, M. Meuris, M. M. Heyns, V. V. Afanas'ev, and A. Stesmans, "Ge dangling bonds at the (100)Ge/GeO<sub>2</sub> interface and the viscoelastic properties of GeO<sub>2</sub>", Appl. Phys. Lett. **93**, 161909 (2008).

[5] S. Saito, T. Hosoi, H. Watanabe, and T. Ono, "First-principles study to obtain evidence of low interface defect density at Ge/GeO<sub>2</sub> interfaces", Appl. Phys. Lett. **95**, 011908 (2009).

[6] H. Matsubara, T. Sasada, M. Takenaka, and S. Takagi, "Evidence of low interface trap density in

GeO<sub>2</sub>/Ge metal-oxide-semiconductor structures fabricated by thermal oxidation", Appl. Phys. Lett. **93**, 032104 (2008).

[7] T. Hosoi, K. Kutsuki, G. Okamoto, M. Saito, T. Shimura, and H. Watanabe, "Origin of flatband voltage shift and unusual minority carrier generation in thermally grown GeO<sub>2</sub>/Ge metal-oxide-semiconductor devices", Appl. Phys. Lett. **94**, 202112 (2009).

[8] K. Kutsuki, G. Okamoto, T. Hosoi, T. Shimura, and H. Watanabe, "Germanium oxynitride gate dielectrics formed by plasma nitridation of ultrathin thermal oxides on Ge(100)", Appl. Phys. Lett. **95**, 022102 (2009).

[9] C. H. Lee, T. Tabata, T. Nishimura, K. Nagashio, K. Kita, and A. Toriumi, "Ge/GeO<sub>2</sub> Interface Control with High-Pressure Oxidation for Improving Electrical Characteristics", Appl. Phys. Express **2**, 071404 (2009).

[10] S. R. Amy, Y. J Chabal, F. Amy, A. Kahn, C. Krugg, and P. Kirsch, "Wet Chemical Cleaning of Germanium Surfaces for Growth of High-*k* Dielectrics", Mater. Res. Soc. Symp. Proc. **917**, 0917-E01-05 (2006).

[11] M. P. Seah and W. A. Dench, "Quantitative Electron Spectroscopy of Surfaces: A Standard Data Base for Electron Inelastic Mean Free Paths in Solids", Surf. Interf. Anal. **1**, 2 (1979).

[12] X線光電子分光法(日本表面科学会編), 丸善株式会社, (1998).

[13] 二次イオン質量分析法(日本表面科学会編), 丸善株式会社, (1999).

[14] 走査型プローブ顕微鏡 最新技術と未来予測(森田 清三 編著),丸善株式会社,(2005).
[15] 新訂版・表面科学の基礎と応用(日本表面科学会編),株式会社エヌ・ティー・エス,(2004).

[16] S. Miyazaki, H. Nishimura, M. Fukuda, L. Ley, and J. Ristein, "Structure and electronic states of ultrathin SiO<sub>2</sub> thermally grown on Si(100) and Si(111) surfaces", Appl. Surf. Sci. **113/114**, 585 (1997).

[17] T. Takahagi, I. Nagai, A. Ishitani, H. Kuroda, and Y. Nagasawa, "The formation of hydrogen passivated silicon single-crystal surfaces using ultraviolet cleaning and HF etching", J. Appl. Phys. 64, 3516 (1988).

[18] S. Bernal, R. Garcia, and J. M. Rodriguez-Izquierdo, "Characterization of an experimental TPD-MS System. Quantitative calibrations", Thermochimica Acta **70**, 249 (1983).

[19] R. I. Masel, "Principles of Adsorption and Reaction on Solid Surfaces", (John Wiley & Sons, NY, 1996).

[20] R. G. Wilson, F. A. Stevie, and C. W. Magee, "Secondary ion Mass Spectrometry, A PRACTICAL HANDBOOK FOR DEPTH PROFILING AND BULK IMPURITY ANALYSIS", (John Wiley & Sons, NY, 1989).

[21] 山元 隆志, "高誘電率ゲート絶縁膜の高機能化に向けた化学構造および界面反応に関する研究", 大阪大学 博士論文, 2012, p.43.

[22] 宮本 隆志, "同位体マーカー法を用いた封止性能評価", The TRC News 112, 16 (2016).

[23] S. K. Wang, K. Kita, C. H. Lee, T. Tabata, T. Nishimura, K. Nagashio, and A. Toriumi, "Desorption kinetics of GeO from GeO<sub>2</sub>/Ge structure", J. Appl. Phys. **108**, 054104 (2010).

[24] S. Fukatsu, T. Takahashi, K. M. Itoh, M. Umetsu, A. Fujiwara, H. Kageshima, Y. Takahashi,
K. Shiraishi, and U. Gosele, "Effect of the Si/SiO<sub>2</sub> interface on self-diffusion of Si in semiconductor-grade SiO<sub>2</sub>", Appl. Phys. Lett. 83, 3897 (2003).

[25] A. Karen, K. Ozawa, and A. Ishitani, "ANALYSIS OF ORGANIC CONTAMINANTS ON SILICON WAFERS BY TOF-SIMS AND PURGE-AND-TRAP GC/MS", in Proceedings of SIMS XI (Wiley, Chichester, 1997), p. 229.

[26] 石切山 一彦, 高井 良浩, 泉 由貴子, "層間絶縁用酸化膜の加熱時発生水分分析 – TPD-MS法とFT-IR法の応用-", The TRC News **87**, 36 (2004).

[27] For example, J. Crank, "The Mathematics of Diffusion" (Clarendon, Oxford, 1956).

[28] S. K. Wang, K. Kita, T. Nishimura, K. Nagashio, and A. Toriumi, "Isotope Tracing Study of GeO Desorption Mechanism from GeO<sub>2</sub>/Ge Stack Using <sup>73</sup>Ge and <sup>18</sup>O", Jpn. J. Appl. Phys. **50**, 04DA01 (2011).

[29] K. Kita, C. H. Lee, T. Nishimura, K. Nagashio, and A. Toriumi, "Study of Kinetic Behaviors of GeO in GeO<sub>2</sub>/Ge stacks", ECS Trans. **16**, 187 (2008).

# 第3章 金属電極/GeO2絶縁膜界面反応の理解と制御

本章において、脆弱な性質を有する GeO<sub>2</sub> 膜上に金属電極を形成した際の金属電極/GeO<sub>2</sub> 界面の反応と反応後の生成物が電気特性に及ぼす影響を明らかにする。不活性な性質を有 する Au と比較的反応性が高い Al を電極とした MOS キャパシタの界面構造を調べ、さらに Al/GeO<sub>2</sub> 界面反応を制御する安定層挿入プロセスの検証も進める。

# 3.1 緒言

2章において、水分が存在する環境下(大気中)での GeO<sub>2</sub>膜の劣化現象を論じた。GeO<sub>2</sub> 膜は水分に対して脆弱な性質を有するが、それでも欠陥の少ない高品質な GeO<sub>2</sub>/Ge 界面を 形成できる優位性があるため、現在でも Ge-MOS デバイスのゲート絶縁膜または、high-k 絶縁膜/Ge 界面に挿入する界面層として有力な候補である。既に各機関の研究において、 GeO<sub>2</sub>膜の膜質を向上させる技術[1,2]や、GeO<sub>2</sub>膜上部への安定層の挿入[3-5]、または、異元 素導入による結合の安定化[6]などの様々な改善技術が報告されており、Ge-MOS デバイス としての良好な電気特性が示されている。しかしながら、GeO<sub>2</sub> 膜を用いた高品質なゲート スタック構造形成のためのさらなる改善技術や物理的および電気的特性のより深い理解が、 Ge-MOS デバイスの実現のために望まれている。

一方、これまでに GeO<sub>2</sub>/Ge 界面については、特性劣化を抑制するための研究が精力的に 行われてきたが、ゲート電極と GeO2膜の界面(上界面)の性質については、電気特性に影 響を及ぼす重要な要素であるにも関わらず、研究事例が少なく体系的な理解が進められて こなかった。例えば、ゲート電極/絶縁膜界面で化学的な反応が起きると、絶縁膜の膜厚や 膜質が変化する可能性があり、MOS デバイスの重要なパラメータである SiO₂等価換算膜厚 (Equivalent oxide thickness: EOT)の変化やリーク電流の増大が引き起こされる可能性があ る。また、ゲート電極/絶縁膜界面に変性物が生成することで実効仕事関数(Effective work function: EWF)の変調およびフラットバンド電圧 (VFB)の変化が起きる可能性があり、MOS デバイスの信頼性および特性制御の観点で問題になる。Metal/GeO2 界面の研究の一例とし て、大田らが報告した GeO2 膜上にアルミニウム(Al) 膜を 4 nm 形成した試料の XPS 結果 を図 3.1 に示す[7]。各種金属薄膜(約4nm)を熱酸化 GeO2 膜上に形成した際の Metal/GeO2 界面の化学状態を、金属膜越しに XPS で評価した結果、GeO₂膜上に金(Au)薄膜を形成し た場合は顕著な反応は起きないが、GeO2膜上に Al 薄膜を形成すると、Al/GeO2界面で反応 が起き、Ge-Al 結合(GeAl, alloy)が形成される。平山らは Al 電極と GeO2膜の間に SiO2 膜を挿入することで、良好な MOS キャパシタ特性が得られることを報告している[8]。一方、 Alzakia らは、GeO2膜上に Al 電極を形成したゲートスタック構造の V<sub>FB</sub>は Al と Ge の仕事 関数差から見積もられる理想 VFB値に近いが、Au 電極を形成したゲートスタック構造では、

 $V_{FB}$ が理想値より負方向にシフトすることを報告している[9]。このように電極の元素種により Metal/GeO<sub>2</sub> 界面の性質が異なることが報告されているが、界面の性質や反応生成物が電気特性に与える影響は十分な理解がなされていない。Metal/GeO<sub>2</sub> 界面の体系的な理解を進めるため、より詳細な研究が必要であると考えられる。そこで本章では、ゲート電極と GeO<sub>2</sub> 膜の界面における界面反応の理解と制御を目的として、反応性が異なる 2 種類の金属、Au と Al (Al は酸素と反応し易い性質を有する)をゲート電極に用いた際の GeO<sub>2</sub> 膜との界面の状態を詳細に調べた。ゲート電極/GeO<sub>2</sub> 界面の化学的な構造と Ge-MOS キャパシタの特性との相関、および、Al/GeO<sub>2</sub> 界面の反応を抑制する技術について論じる。



図 3.1 XPS により得られた Al (4 nm)/GeO<sub>2</sub> (1.7 nm)/Ge スタック構造の (a) Al2p<sub>3/2</sub> および(b) Ge3d<sub>5/2</sub> スペクトル.光電子検出角度は 30 および 90°. [7]

# 3.2 実験

# 3.2.1 試料作製

試料作製プロセスの概念図を図 3.2 に示した。p型 Ge(100)基板(抵抗値 0.1~0.5 Ωcm) を約5%の希フッ酸と超純水に交互に浸漬することで洗浄した。洗浄後の Ge 基板を酸化炉 に導入し、550°C で熱酸化 GeO<sub>2</sub> 膜を形成した。熱酸化時間を調整することで GeO<sub>2</sub> 膜厚 5 nm および 20 nm の試料を用意し、電気特性評価用および物理分析用にそれぞれ用いた。一部 の試料には電子サイクロトロン共鳴 (Electron cyclotron resonance: ECR) プラズマ源を用い て、GeO<sub>2</sub> 膜表面のプラズマ窒化処理を施し[4]、GeO<sub>2</sub> 膜表層に Ge<sub>3</sub>N<sub>4</sub> 膜を約 1 nm 形成した。 プラズマ窒化条件は、基板温度 350°C, 窒素分圧  $1 \times 10^4$  Pa, 投入電力 50 W, 処理時間は 30 分とした。また、反応性スパッタリング法 (室温, 酸素分圧  $1 \times 10^4$  Pa) により GeO<sub>2</sub> 膜上に 約 1 nm の Al<sub>2</sub>O<sub>3</sub> 膜を堆積した試料も用意した。これらの試料にゲート電極として、膜厚約 15 nm (物理分析用) または 100 nm (電気特性評価用) の Au または Al 膜を真空蒸着 (室 温) によりそれぞれ形成し MOS 構造を作製した。また、電気特性評価用試料には、裏面に Al 電極を 100 nm 形成した。



図 3.2 試料作製プロセス

#### 3.2.2 評価手法

本章で用いた評価(分析)手法を以下にまとめた。

## 3.2.2.1 Ge-MOS キャパシタの電気特性評価

容量-電圧特性(Capacitance-Voltage: C-V)、電流-電圧特性(Current-Voltage: I-V)

作製した MOS キャパシタの電気特性は、C-V 測定および I-V 測定により評価した。典型 的な MOS キャパシタの電気特性の事例として、熱酸化により p 型 Si 基板上に SiO<sub>2</sub> 膜を 100 nm 形成した試料の C-V, I-V 結果を図 3.3 に示した。図 3.3(a)において、ゲート電圧 0 V 付近 を境にして負電圧側は容量が増加し、正電圧側は容量が低下していることがわかる。この 容量が増加しはじめる電圧値は、絶縁膜のエネルギーバンドがフラットな状態であること を意味しており、V<sub>FB</sub> と定義される[10]。V<sub>FB</sub> は MOS 構造のエネルギーバンド構造の指標 であり、MOS キャパシタの動作を制御する上で重要なパラメータの一つである。ゲート電 極に負電圧が印加されたキャリア蓄積状態の容量から EOT が求められる。EOT は絶縁膜厚 をスケーリングする際の MOS キャパシタの性能の指標となる。一方、正電圧方向に電圧が 印加されると、正孔が SiO<sub>2</sub>/Si 界面から遠ざかるため容量が低下し(空乏領域)、さらに正 方向に電圧が印加されると、Si のエネルギーバンドの曲がりが増加し、少数キャリアであ る電子が SiO<sub>2</sub>/Si 界面に蓄積される(反転領域:ただし、高周波数 C-V 測定では容量の増加 は見られない)。空乏領域、反転領域の容量は SiO<sub>2</sub>/Si 界面に存在する欠陥などにトラップ されるキャリアの応答を示すため、MOS キャパシタの界面特性を示す指標となる。また、 図 3.3(a)において、C-V 曲線における行き(赤)と帰り(青)の差(ヒステリシス)は絶縁 膜または SiO<sub>2</sub>/Si 界面にトラップされる電荷の応答を表すため、MOS 特性の重要な指標であ る。なお、図 3.3(a)はヒステリシスが小さいことを示しており、熱酸化で形成された SiO<sub>2</sub>/Si 構造の MOS キャパシタの電荷トラップサイトが少ないことを表す。図 3.3(b)は絶縁膜のリ ーク電流特性を表しており、SiO<sub>2</sub>膜においては、ゲート電圧、-55 V 程度まで絶縁破壊が起 きない良好な膜であることが確認できる。

本章の Ge-MOS キャパシタは周波数 1 MHz で C-V 測定を行った。また、C-V, I-V ともに 室温で測定した。EOT は C-V 曲線の容量最大値から、V<sub>FB</sub> は絶縁膜の容量および Ge 基板の 容量から見積もられるフラットバンド容量(C<sub>FB</sub>)から求めた。



図 3.3 熱酸化 SiO<sub>2</sub> 膜(100 nm)を絶縁膜とする MOS キャパシタの電気特性事例. (a) C-V 結果, (b) I-V 結果

## 3.2.2.2 金属電極/GeO2界面の構造および化学状態の評価

透過型電子顕微鏡観察(Transmission electron microscope: TEM)

作製した Ge-MOS キャパシタの断面構造は TEM により観察した。TEM は、厚さ 50~150 nm 程度まで薄片化した試料に電子線を入射し、電子線の透過像を観察することで、ナノメートルオーダーの微小領域の形態を観察する手法である[11]。近年の微細化された最先端 MOSFET の構造はナノメートルオーダーのサイズであるため、作製した実際のデバイス構 造の評価にも原子レベルの観察が必要となる。そのため、今や半導体デバイスの開発には TEM 観察が必須である。図 3.4 に、TEM の電子線光路の模式図および多波干渉像の事例 (多 結晶 Si) を示した。試料を透過した電子線は最初に対物レンズにより拡大され、さらに中 間レンズで拡大される。光学顕微鏡のレンズがガラスなどの屈折率が空気と異なるものを 利用するのに対し、電子顕微鏡のレンズは電磁石であり、これにより電子線の向きを変える。また、試料が結晶物であった場合、一部の入射電子は回折の影響を受ける。多波干渉 像[図 3.4(b)]には回折の影響を受けた電子も取り込まれており像中に格子縞が観察される。

本研究では、試料加工ダメージが比較的少ないイオンミリング法により試料を薄片化し、 入射電子線の加速電圧を 300 kV に設定し多波干渉像を取得した。



図 3.4 (a) TEM の電子線光路の模式図, (b) 多波干渉像の概念図と観察像の事例(多結晶 Si)

## <u>X 線光電子分光法(X-ray photoelectron spectroscopy: XPS)</u>

XPSの原理は2章で述べた通りである。本章では、測定チャンバー内でAr<sup>+</sup>イオンによる エッチングと XPS 測定を繰り返すことで、MOS 構造試料の深さ方向の元素分布(デプスプ ロファイル)を調べた。XPS は検出深さが浅い特徴と主成分元素の定量が可能な特徴があ るため、イオンエッチングを併用することで元素組成の深さ方向分析ができる。図 3.5 に、 XPS 深さ方向分析の模式図と、XPS により得られた Si 基板上に SiO<sub>2</sub> 膜が 100 nm 形成され た試料のデプスプロファイルおよび光電子スペクトルの重ね合わせを示す。図 3.5(b)におい て、横軸はエッチング時間(スパッタリング時間)、縦軸は元素組成である。エッチング時 間0分(最表面)から約17分まで、SiO2膜の情報が得られていることが元素組成からも判 断でき、エッチング時間 17 分以降は Si 基板の情報が検出されていることがわかる。一般的 な XPS 装置にはエッチング用のイオン源が標準的に搭載されており、深さ方向の元素分析 が実施できるようになっている。ただし、材料によっては、Ar<sup>+</sup>イオンでエッチングを施し た際に、顕著に変性が起きる場合があり注意が必要である。例えば、TiO2やHfO2などの酸 化物は、Ar<sup>+</sup>イオンでエッチングすると、チタンやハフニウムの還元が起きることが知られ ている[12]。なお、SiO2はイオンエッチングを施しても顕著な変性が起きない(無視できる) ことが知られており、図 3.5 のデプスプロファイル (組成) や Ols. Si2p スペクトルでも SiO<sub>2</sub> の顕著な変性は認められない。本研究で取り扱う GeO2 についても、SiO2 と同様に Ar<sup>+</sup>イオ ンエッチングによる還元の影響が少ない(無視できる)ことを事前に確認している。

本章で使用した XPS 装置の X 線源は Al Ka線源 (hv= 1486.6 eV)、X 線入射角度は試料平 面に対して 90°、光電子検出角度は 45°である(検出角度が大きいほど検出深さが深い)。ま た、エッチング用の Ar<sup>+</sup>イオンの加速電圧は 1 kV、ラスターサイズ(エッチングした領域) は 2×2 mm に設定した。



図 3.5 (a) XPS による深さ方向分析の模式図, (b) XPS により得られた Si 基板上に SiO<sub>2</sub> 膜が 100 nm 形成された試料のデプスプロファイル, (c) O1s, (d) Si2p スペクトル. 光電子検出角度は 45°、Ar<sup>+</sup>イオンの加速電圧は 2 kV に設定した.

# 3.2.2.3 硬 X 線光電子分光法による金属電極/GeO2 界面の評価

硬 X 線光電子分光法(Hard x-ray photoelectron spectroscopy: HAXPES)

上述した実験室で一般的に用いられる XPS の検出深さは表面から深さ数 nm 程度である。 そのため、金属電極の膜厚が 10 nm を超えている試料の Metal/GeO<sub>2</sub> 界面を XPS で評価する ためには、上述した Ar<sup>+</sup>イオンエッチングを施す必要がある。GeO<sub>2</sub>は Ar<sup>+</sup>イオンエッチング の影響が少ないことを確認しているものの、本来は非破壊で Metal/GeO<sub>2</sub> 界面の化学状態を 調べることが望ましい。 一方、金属電極を数 nm 以下の膜厚で成膜し、XPS で Metal/GeO<sub>2</sub>界面を評価することも 可能ではあるが、金属電極が薄すぎると金属膜が均一に成膜できない場合があることや、 金属電極としての機能を果たさない可能性もある。その場合、物理分析用の試料と実際の MOS キャパシタとで Metal/GeO<sub>2</sub>界面の状態が変わる可能性がある。そのため、物理分析用 の試料についても、金属膜を 10 nm 以上成膜し、実際の金属電極/GeO<sub>2</sub>スタック構造に近い 状態で評価を行うことが望ましい。

そこで本研究では、GeO2 膜上に金属膜を約 15 nm 成膜したスタック構造の試料について、 入射 X 線のエネルギーが XPS の軟 X 線(AI Ka線源:1486.6 eV)より高く、検出深さが XPS より深い HAXPES 測定を適用した[13]。HAXPES の測定原理は XPS と基本的に同じで あり、異なるのは入射 X 線のエネルギーと検出する光電子の運動エネルギーである。 HAXPES の特徴を示す事例として、Si 基板上に SiO2膜が 25 nm 形成された試料に対して、 XPS と HAXPES を適用した結果を図 3.6 に示した[14]。XPS で得られた Si2p では、SiO2 膜 の情報のみが得られており、SiO2 膜(25 nm)の下の Si 基板(Si<sup>0</sup>)の情報は得られていな い。一方、HAXPES で得られた Si1s では、SiO2 膜の情報だけでなく、25 nm の SiO2 膜越し に Si 基板の情報も得られていることがわかる。HAXPES は、材料の構成元素や測定する光 電子ピークのエネルギーにも依存するが、最大で 30 nm 程度の深さの情報を非破壊で得る ことができる特徴を有する。検出深さが通常の XPS より深いことを利用して積層膜の界面 の情報を得る使い方に加えて、試料表面に少量の汚染物が付着していても無視できるレベ ルで評価する使い方もある。本研究では、放射光施設 SPring-8 の BL47XU にて HAXPES 測 定を実施した。入射 X 線のエネルギーは 7939.9 eV であり、X 線の入射角度は試料平面に対 して 2°, 光電子検出角度は 88°に設定した(検出角度が大きいほど検出深さが深い)。



図 3.6 Si 基板上に SiO<sub>2</sub> 膜が 25 nm 形成された試料の XPS および HAXPES 結果の比較. (a) XPS (hv= 1486.6 eV)で得た Si2p, (b) HAXPES (hv= 7939.9 eV)で得た Si1s スペクトル. 光電子検出角度はどちらも 80°. [14]

# 3.3 結果と考察

#### 3.3.1 異なる電極材料を有した Ge-MOS キャパシタの電気特性

図 3.7 に、Au/GeO<sub>2</sub>/Ge および Al/GeO<sub>2</sub>/Ge MOS キャパシタの C-V, I-V 特性を示した。C-V 結果において、両試料ともゲート電極に負方向の電圧が印加されると、p型 Ge 基板側に正 孔が蓄積され容量が増加する。蓄積領域(-2.0~-1.5 V 付近)の容量最大値( $C_{max}$ )から見 積もった EOT は、どちらの MOS キャパシタとも 4.6~4.7 nm であり試料間で顕著な違いは 認められなかった。また、Au ゲートおよび Al ゲート MOS キャパシタの V<sub>FB</sub> はそれぞれ-0.05, -0.45 V と見積もられた。金属の真空仕事関数を考慮すると、Au ゲートおよび Al ゲート MOS キャパシタの理想 V<sub>FB</sub> 値はそれぞれ約 0.5, -0.5 V である。すなわち、Al ゲート MOS キャパシタの V<sub>FB</sub> は理想値に近いが、Au ゲート MOS キャパシタでは、V<sub>FB</sub>が理想値より負方向 にシフトしていた。この結果は、Alzakia らが過去に報告した傾向と一致しており[9]、 Au/GeO<sub>2</sub> 界面における GeO<sub>2</sub>の酸素欠損が誘起する正電荷が V<sub>FB</sub>の負方向シフトを引き起こ したと考えられる。Au ゲート MOS キャパシタの C-V 曲線においてヒステリシスがわずか に認められたことも、このような電荷が生じるトラップサイトの存在を示唆したと考えら れる。

一方、Al ゲート MOS キャパシタでは、Au ゲート MOS キャパシタと比べて C-V 曲線の ヒステリシスは小さいものの、空乏領域(0 V 付近)において顕著なハンプ(コブ)構造が 認められた。この結果は、GeO<sub>2</sub> 膜上に Al 膜を形成しただけで、GeO<sub>2</sub> 膜中または GeO<sub>2</sub>/Ge 界面に欠陥準位が形成されたことを示唆している[15, 16]。また、I-V 結果において、Al ゲ ート MOS キャパシタは Au ゲート MOS キャパシタと比べて、リーク電流量が 4 桁以上高 いことがわかった。これらの結果は、Ge-MOS キャパシタの電気特性が金属電極の元素種に 強く依存することを明確に示しており、特に Al ゲート MOS キャパシタでは深刻な絶縁特 性の劣化があると認識された。Al 電極は MOS キャパシタのゲート電極として一般的に用い られる材料でもあり、特に仕事関数が小さいためn チャネル MOSFEET のしきい値電圧(V<sub>th</sub>) 制御の観点で有利であることから、Al と GeO<sub>2</sub>の界面反応メカニズムの理解と、このような 不利益をもたらす界面反応の抑制が極めて重要であると言える。



図 3.7 Au/GeO<sub>2</sub>/Ge および Al/GeO<sub>2</sub>/Ge MOS キャパシタの(a) C-V および(b) I-V 曲線

## 3.3.2 金属電極/GeO2界面構造の物理分析結果

図 3.8 に、Au/GeO<sub>2</sub>/Ge および Al/GeO<sub>2</sub>/Ge スタック構造の断面 TEM 像(多波干渉像)を 示した。Au ゲートスタック構造では、Au/GeO<sub>2</sub> 界面に顕著な反応層は認められなかった。 Au が不活性な性質を有するためであると考えられる。一方で、Al ゲートスタック構造では、 Al/GeO<sub>2</sub> 界面に数 nm 程度のコントラストが異なる層が明確に観察された。この界面層のコ ントラストは Al 電極の表層側に認められる Al の自然酸化膜(Al<sub>2</sub>O<sub>3</sub>)のコントラストと類 似しているため(図中の矢印で示した領域)、GeO<sub>2</sub> 膜上に Al 膜を形成すると、Al/GeO<sub>2</sub> 界 面に Al の酸化層が形成されると推定される。加えて、Al/GeO<sub>2</sub> 界面の Al 酸化層の直下にコントラストがやや濃い領域が認められており、この領域についても界面反応による変性物の存在が疑われる。



図 3.8 (a) Au/GeO<sub>2</sub>/Ge および(b) Al/GeO<sub>2</sub>/Ge スタック構造の断面 TEM 像

そこで、Metal/GeO<sub>2</sub>界面の反応を詳細に調べるため、Au/GeO<sub>2</sub>および Al/GeO<sub>2</sub>界面の化学 状態を XPS 深さ方向分析により調べた。図 3.9 に、XPS により得られた Au/GeO<sub>2</sub>/Ge および Al/GeO<sub>2</sub>/Ge スタック構造における各元素のデプスプロファイルを示した。なお、各深さに おいて取得した Al2p および Ge3d スペクトルの化学状態解析を行い、それぞれ Al<sub>2</sub>O<sub>3</sub> と Al<sup>0</sup> および GeO<sub>2</sub> と Ge<sup>0</sup> を成分分離しデプスプロファイルに反映させたことを付記しておく (Al2p, Ge3d スペクトルは図 3.10 参照)。Au ゲートスタック構造のデプスプロファイルで は、Au/GeO<sub>2</sub> 界面において顕著な界面層は認められなかった。そのため、TEM 像で見られ た通りの急峻な界面が形成されていると XPS 結果からも判断される。対照的に Al ゲートス タック構造のデプスプロファイルでは、Al 酸化物 (Al<sub>2</sub>O<sub>3</sub>) が Al 電極表面および Al/GeO<sub>2</sub> 界面で顕著に検出された。なお、Al<sub>2</sub>O<sub>3</sub> が GeO<sub>2</sub> 膜中で減衰しつつも存在しているように見 えるが、Al<sub>2</sub>O<sub>3</sub> はイオンエッチング時に一部が深部に押し込まれ (ノックオン)、デプスプ ロファイルが見かけ上テーリングすることが知られているため、GeO<sub>2</sub> 膜中の Al<sub>2</sub>O<sub>3</sub>の存在 有無は判断できないことに注意が必要である。ただし、Al/GeO<sub>2</sub> 界面で Al<sub>2</sub>O<sub>3</sub> の濃度が局所 的に増加していることから、Al/GeO<sub>2</sub> 界面に Al<sub>2</sub>O<sub>3</sub> が存在(Al/GeO<sub>2</sub> 界面で偏析)している ことは明確に判定できる。ここで、Al 電極表面の Al<sub>2</sub>O<sub>3</sub> は Al の自然酸化膜に由来すると考 えられ、Al/GeO<sub>2</sub> 界面の Al<sub>2</sub>O<sub>3</sub> は Al 電極形成の際に Al と GeO<sub>2</sub> が反応し形成されたと考え られる。また、Al/GeO<sub>2</sub> 界面において Ge<sup>0</sup> も検出されている。Au ゲートスタック構造の Au/GeO<sub>2</sub> 界面で Ge<sup>0</sup> は認められないことから、Al/GeO<sub>2</sub> 界面で認められた Ge<sup>0</sup> はイオンエッ



図 3.9 XPS 深さ方向分析により得られた(a) Au/GeO<sub>2</sub>/Ge および(b) Al/GeO<sub>2</sub>/Ge ス タック構造のデプスプロファイル. 横軸 (スパッタリング時間) は、金属電極表 面を基準としたスタック構造の深さを表す. なお、Al2p および Ge3d の波形分離 を行い、それぞれ Al<sub>2</sub>O<sub>3</sub> と Al<sup>0</sup>および GeO<sub>2</sub> と Ge<sup>0</sup>に成分分離してデプスプロファ イルに反映させた.
チングで生成されたものでは無いと言える。すなわち、 $GeO_2$ 膜上に Al 電極を形成した時に、 Al の酸化と  $GeO_2$ の還元が同時に起きたと考えられる。この Al/ $GeO_2$ 界面における酸化 - 還 元反応は大田らの報告とも一致している[7]。Al ゲートスタック構造の TEM 像において、 Al/ $GeO_2$ 界面の Al<sub>2</sub>O<sub>3</sub>層の直下で認められたコントラストがやや濃い領域は、 $GeO_2$ より密度 が高い  $Ge^0$ に由来する可能性が高い。さらに我々は、 $Ge^0$ に帰属される成分がわずかに Al 電極の表層にも存在することを見出した[図 3.9(b)]。

図 3.10 に、XPS 深さ方向分析で得られた Al ゲートスタック構造の Al 電極表面(スパッ タ時間 3 分) および Al/GeO<sub>2</sub> 界面(スパッタ時間 10 分)の Al2p および Ge3d スペクトルの 重ね合わせを示した。Al2p スペクトルから、Al/GeO<sub>2</sub> 界面において Al<sup>0</sup> と Al<sub>2</sub>O<sub>3</sub> がともに存 在することがわかる。さらに、Al/GeO<sub>2</sub> 界面において、GeO<sub>2</sub> だけでなく Ge<sup>0</sup> も存在すること が Ge3d スペクトルより判断できる。これらは上述した Al 膜と GeO<sub>2</sub> 膜の界面における酸化 一還元反応を示している。ここで、Al 電極表面で検出された Ge<sup>0</sup> は、Al/GeO<sub>2</sub> 界面で認めら れた Ge<sup>0</sup> より低結合エネルギー側にシフトしていた。Al/GeO<sub>2</sub> 界面の Ge<sup>0</sup> は、Ge3d ピーク位 置から判断して Ge-Ge 結合に帰属される。一方で Al 電極表面の Ge<sup>0</sup> は、Al 膜中で Ge が Al と結合し Ge-Al 合金を形成したと考えると、Ge と Al の電気陰性度(Ge: 1.8, Al: 1.5)の違 いによる電荷移動の観点で低結合エネルギー側へのシフトを説明できる[17]。なお、Al ゲー トスタック構造の試料において、Al 膜の膜厚が厚くなっても、Al 電極表層側に Ge-Al 結合 (Ge-Al 合金)が存在することを確認している(図 3.11 参照)。Ge-Al 合金は Al 膜の中間層 領域に存在しないことから、Al 膜厚に依存せず Al 膜表層のみに存在することがわかった。



図 3.10 XPS 深さ方向分析により得られた Al 電極表面(スパッタリング時間 3 分) および Al/GeO<sub>2</sub> 界面(スパッタリング時間 10 分)の(a) Al2p および(b) Ge3d スペ クトル.スパッタリング時間は図 3.9(b)の横軸(深さ)に相当する.スペクトルの 縦軸は光電子強度の最大値と最小値で規格化されている.



図 3.11 XPS 深さ方向分析により得られた Al/GeO<sub>2</sub>/Ge スタック構造のデプスプロファイル.図 3.9(b)の Al ゲートスタック構造より Al 電極の膜厚が厚い試料の結果. データ処理方法は図 3.9 と同様である.

さらに Ge-Al 合金について調べるため、HAXPES による Ge の化学状態解析を行った。図 3.12 に、HAXPES により得られた Au/GeO<sub>2</sub>/Ge および Al/GeO<sub>2</sub>/Ge スタック構造における Ge2p<sub>3/2</sub> スペクトルを示した。HAXPES により、膜厚約 15 nm の Al または Au 膜越しに、GeO<sub>2</sub> および Ge<sup>0</sup> (Ge 基板の情報も含む)の情報が非破壊で検出されている。Au/GeO<sub>2</sub>/Ge スタッ ク構造では Ge-Al 合金の存在は認められないが、Al/GeO<sub>2</sub>/Ge スタック構造では合金層に由 来するピーク (1217 eV 付近)が明確に検出された。すなわち、HAXPES を用いることで、 Metal/GeO<sub>2</sub>界面の非破壊分析が可能となった。



図 3.12 HAXPES により得られた Au/GeO<sub>2</sub>/Ge および Al/GeO<sub>2</sub>/Ge スタック構造の Ge2p<sub>3/2</sub> スペクトル.縦軸は GeO<sub>2</sub> ピークで規格化されている.

ここで、大気曝露による GeO<sub>2</sub> 膜の劣化が Metal/GeO<sub>2</sub> 界面の状態に及ぼす影響を確認する 実験を行った。2 章で述べた通り、GeO<sub>2</sub> 膜は大気曝露により水分などの不純物を吸収し劣 化する。これまで述べた実験で用いた試料は全て、GeO<sub>2</sub> 膜形成後速やかに金属電極を形成 することで、可能な限り大気曝露の影響を抑えて作製しているが、劣化した状態の GeO<sub>2</sub> 膜 の上に金属膜が成膜された場合の挙動を把握しておく必要がある。

図 3.13 に、HAXPES により得られた GeO<sub>2</sub> 膜形成後速やかに金属膜を形成した試料と、1 日間大気曝露(Air expo.) した後に金属膜を形成した試料の Ge2p<sub>3/2</sub> スペクトルを示した。 Au ゲートスタック構造および Al ゲートスタック構造の試料どちらも大気曝露による Ge2p<sub>3/2</sub> スペクトルの顕著な変化は認められなかった。すなわち、Metal/GeO<sub>2</sub> 界面の研究で は大気曝露の影響を顕著に受けることはなく、Al/GeO<sub>2</sub> 界面反応により生成される Ge-Al 合 金も大気曝露とは無関係であり、Al/GeO<sub>2</sub> 界面の本質的な現象であると言える。



図 3.13 HAXPES により得られた GeO<sub>2</sub> 膜形成後速やかに金属膜を形成した試料 と、1 日間大気曝露(Air expo.) した後に金属膜を形成した試料の Ge2p<sub>3/2</sub> スペク トルの比較. (a) Au/GeO<sub>2</sub>/Ge, (b) Al/GeO<sub>2</sub>/Ge. 縦軸は GeO<sub>2</sub> ピークで規格化されて いる.

#### 3.3.3 Al/GeO2界面反応メカニズムのモデル化

上述した実験事実に基づき、GeO2 膜上に Al 電極を形成した際の界面反応メカニズムをモデル化した。図 3.14 に Al/GeO2 界面反応モデルを模式図で示した。

**GeO**<sub>2</sub> 膜上への Al 蒸着の初期段階(1st stage)において、酸素との反応性が高い Al は、室 温蒸着であっても GeO<sub>2</sub> から酸素を引き抜き、AlO<sub>x</sub> を形成する。その際、GeO<sub>2</sub> は還元し Al/GeO<sub>2</sub>界面において Ge-Ge および Ge-Al 結合が形成される(2nd stage)。その後、Al 電極 が連続的に形成される過程において、Ge-Al 合金は Al 電極の表層に拡散する (Final stage)。 Ge-Al 合金は Al 電極の中間層領域には存在しないため[図 3.9(b), 図 3.11]、Al 表面に偏析す る性質を有すると考えられる。Al 中の Ge の固溶限は 2 %以下程度であることが報告されて おり[18, 19]、また、理論研究において、Al バルク中で Ge 原子は不安定であり、Al 表面に 自発的に拡散することが示唆されている[20]。すなわち、界面反応後の GeO<sub>2</sub> の還元により 形成された Ge<sup>0</sup>の一部は Al 膜中に拡散するが、Al 中で Ge 原子は安定化しないため、Al 連 続成膜の過程で Ge-Al 結合からエネルギー的に安定な Al-Al 結合と連続的に置換されながら Al 電極表面に拡散すると考えることができる。その結果、Ge-Al 合金は Al 電極表面に偏析 する。Prabhakaran らは、Si 基板上にコバルト (Co) および Ge を積層した試料 (Co/Ge/Si 基板) に対して熱処理を施すと、Ge が表層側に拡散し、Ge/CoSi<sub>2</sub>/Si 基板構造に変化するこ とを報告している[21]。Ge が Co 中で安定化せず上方に拡散すると考えると、本研究の Ge 拡散の挙動と類似した現象であると考えられる。また、このような Ge の拡散現象は、ヘテ ロエピタキシャル成長の際に界面活性材として機能する原子の拡散および表面偏析現象に も似していることも付記しておく[22]。



図 3.14 Al 電極と GeO2 絶縁膜の界面反応の模式図

#### 3.3.4 Al/GeO2界面反応制御技術の検証

これまでの電気特性評価と物理分析の結果を総合的に判断すると、Al/GeO<sub>2</sub>界面の反応が GeO<sub>2</sub>の還元を引き起こし、その結果、GeO<sub>2</sub>中に欠陥準位が形成され、加えて、変性物であ り絶縁性が低い Ge<sup>0</sup>はゲートリーク電流増加を引き起こすと考えられる。このような Al ゲ ート Ge-MOS キャパシタの電気特性に対して不利益をもたらす Al/GeO<sub>2</sub>界面反応を抑制す るため、界面反応のトリガーとなる界面での Al の酸化を抑制する技術を検証した。 Al に対する耐性を高めるため、Al と GeO<sub>2</sub>の間に安定バッファー層を挿入することを意 図して、Al 成膜前の GeO<sub>2</sub> 膜表面の窒化(Ge<sub>3</sub>N<sub>4</sub>形成[4])、また、極薄 Al<sub>2</sub>O<sub>3</sub> 膜成膜[3]を試 みた。

図 3.15 に HAXPES により得られた Al 膜形成前に GeO<sub>2</sub> 膜表面を窒化した試料 (Al/Ge<sub>3</sub>N<sub>4</sub>/GeO<sub>2</sub>/Ge)、Al 膜形成前に極薄 Al<sub>2</sub>O<sub>3</sub> 膜(約 1 nm)を成膜した試料 (Al/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub>/Ge)およびGeO<sub>2</sub> 膜上にAl 膜を直接成膜した試料(Al/GeO<sub>2</sub>/Ge)のGe2p<sub>3/2</sub>



図 3.15 (a) HAXPES により得られた Au/GeO<sub>2</sub>/Ge, Al/GeO<sub>2</sub>/Ge, Al/Ge<sub>3</sub>N<sub>4</sub>/GeO<sub>2</sub>/Ge および Al/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub>/Ge スタック構造の Ge2p<sub>3/2</sub> スペクトル. (b) Al 電極試料の Ge2p<sub>3/2</sub> スペクトルにおける Ge<sup>0</sup>領域の拡大図. 縦軸は Ge<sup>0</sup> (Ge-Ge)ピークで規格化 している.

スペクトルを示した。比較として、GeO<sub>2</sub> 膜上に Au 膜を直接成膜した試料(Au/GeO<sub>2</sub>/Ge)の結果も併せて示した。Al/GeO<sub>2</sub>/Ge スタック構造では Ge-Al 合金が明確に検出されているが、GeO<sub>2</sub> 膜表面を窒化することで、Ge-Al 合金の生成が若干抑制されることを確認した。さらに、Al 膜形成前に極薄 Al<sub>2</sub>O<sub>3</sub> 膜を成膜すると、Ge-Al 合金は検出されず、Al/GeO<sub>2</sub> 界面の反応が顕著に抑制されることが明らかになった。XPS 深さ方向分析でも、Al/GeO<sub>2</sub> 界面反応により生成される Ge<sup>0</sup>(Ge-Al)の評価を行った結果(図 3.16)、Al 膜中(エッチング時間:0~7分)の Ge<sup>0</sup>の濃度の傾向は HAXPES で認められた Ge-Al の強度の傾向と一致した。ただし、Al/GeO<sub>2</sub> 界面において極薄 Al<sub>2</sub>O<sub>3</sub> 膜を挿入した試料でも、Ge<sup>0</sup> がわずかに認められた。つまり、膜厚 1 nm 程度の極薄 Al<sub>2</sub>O<sub>3</sub> 膜成膜では、Al 蒸着時の GeO<sub>2</sub> の還元を完全には抑制できていない可能性があり、さらなる最適化が求められている。



図 3.16 XPS 深さ方向分析により得られた Al/GeO<sub>2</sub>/Ge, Al/Ge<sub>3</sub>N<sub>4</sub>/GeO<sub>2</sub>/Ge および Al/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub>/Ge スタック構造の Ge<sup>0</sup>のデプスプロファイル重ね合わせ. データ処 理方法は図 3.9 と同様である.

本実験における GeO<sub>2</sub> 膜表面の窒化は Ge-Al 合金形成を十分に抑制できておらず、さらな る条件最適化が必要であったが、その後、本研究の共同実施者であった箕浦らは GeO<sub>2</sub> 膜表 面窒化後の *in situ* Al 電極形成やアニール条件の検討を行い、Al/GeON/Ge MOS キャパシタ において良好な電気特性を報告している[23]。図 3.17 に、箕浦らが報告した *in situ* または *ex situ* Al 電極形成プロセスにより作製した Al/GeON/Ge MOS キャパシタの C-V 特性評価結 果を示す。GeON 膜形成後、大気曝露した後(*ex situ*)に Al 電極を形成した MOS キャパシ タは、大気曝露せずに(*in situ*) Al 電極を形成した場合より C-V 曲線のヒステリシス増大が 認められる。GeON 膜は GeO<sub>2</sub> 膜より大気への耐性が向上しているが[4]、大気中の水分によ り膜質の劣化が起きることも確認されている[24]。劣化した GeON 膜上に Al 電極を形成す ると、Al/GeON 界面で反応が起きやすくなると推定されたため、*in situ* プロセスで MOS キ ャパシタを形成し、かつアニール条件も最適化することで良好な C-V 特性が得られている [図 3.17(d)]。他の研究機関においても、GeO<sub>2</sub> 膜上への極薄 Al<sub>2</sub>O<sub>3</sub> 膜形成による Al ゲート MOS キャパシタのおける良好な電気特性結果も報告されており[25]、Al/GeO<sub>2</sub> 界面反応の理 解と制御が電気特性改善の重要な指針であると結論付けられる。



図 3.17 (a) *in situ*, (b) *ex situ* Al 電極形成プロセスにより作製された Al/GeON/Ge MOS キャパシタの C-V 曲線. (c) 様々な条件で作製された *in situ* 成膜 MOS キャパシタのゲート電圧 0 V 付近の C-V 曲線拡大図. (d) 最適条件で作製した *in situ* プロセス成膜 Al/GeON/Ge MOS キャパシタの高周波数 (1 MHz) C-V 曲線. [23]

### 3.4 結言

本章では、Metal/GeO<sub>2</sub>/Ge スタック構造の試料を作製し、ゲート電極の元素種の違いが MOS キャパシタの電気特性に及ぼす影響と Metal/GeO<sub>2</sub> 界面の化学状態との相関関係を詳細 に調べた。顕著な界面反応が認められた Al/GeO<sub>2</sub> 界面については、実験事実に基づいて界面 反応メカニズムのモデルを提案し、Al/GeO<sub>2</sub> 界面反応を抑制するための改善技術について検 証した。以下、本章で得られた知見および成果をまとめた。

#### 電気特性のゲート電極金属種依存性

C-V, I-V 特性から、Ge-MOS キャパシタの電気特性は金属電極の元素種に強く依存することが示された。Au ゲート MOS キャパシタでは V<sub>FB</sub>の理想値からの乖離がやや大きく、C-V 曲線にわずかなヒステリシスも認められた。一方、Al ゲート MOS キャパシタでは、欠陥準位の生成(C-V 曲線のハンプ構造)やリーク電流の増加など、電気特性の深刻な劣化が認められた。仕事関数が小さい Al 電極は、n チャネル MOSFEET の V<sub>th</sub>制御の観点で重要な材料であるため、Al/GeO<sub>2</sub>界面反応メカニズムの理解と抑制が重要である。

#### Metal/GeO2界面の構造および化学状態

TEM, XPS および HAXPES 結果から判断して、Au/GeO<sub>2</sub> 界面に界面反応は認められなかった。一方、Al/GeO<sub>2</sub> 界面では顕著な界面反応が認められ、Al 電極形成時に Al の酸化と GeO<sub>2</sub> の還元が同時に起こることが確認された。さらに、Al/GeO<sub>2</sub> 界面反応により生成した Ge<sup>0</sup>の一部が Al 電極中を拡散し、Al 電極表層に偏析する特異な現象を明らかにした。

#### Al/GeO2界面反応と電気特性との相関関係の理解

Al 電極形成時に Al/GeO2 界面で反応が起き GeO2 が還元される。それにより GeO2 膜中に 欠陥が生成され、さらに絶縁性が低い Ge<sup>0</sup> がリーク電流増大を引き起こしたと考えられる。 電気特性評価と物理分析の相関解析により、電気特性劣化メカニズムを明確に提案できた ことは本研究の重要な成果であると考えられる。

#### Al/GeO2界面反応抑制技術の検証

電気特性に不利益をもたらす Al/GeO<sub>2</sub>界面の反応を抑制するため、界面反応のトリガーと なる Al/GeO<sub>2</sub>界面での Al の酸化を止める目的で、Al 電極形成前に GeO<sub>2</sub> 膜表面の窒化(Ge<sub>3</sub>N<sub>4</sub> 形成) および極薄 Al<sub>2</sub>O<sub>3</sub> 膜の成膜を行った。GeO<sub>2</sub> 膜表面を窒化することで、Al/GeO<sub>2</sub> 界面の 反応を和らげることができ、また、極薄 Al<sub>2</sub>O<sub>3</sub> 膜成膜を施せば界面反応は顕著に抑えられる ことがわかった。Ge-MOS デバイスの電気特性が Metal/GeO<sub>2</sub> 界面の反応や界面反応による 副生成物に強く依存することが示されたため、適切な電極の選定や界面反応の制御などの 界面エンジニアリングが Ge-MOS デバイス実現のために必要である。

#### Metal/GeO2界面を非破壊で評価する HAXPES 技術の導入

本章では、ゲート電極(約15 nm)を形成した後、Metal/GeO<sub>2</sub>界面の化学状態を HAXPES で調べた。通常の XPS ではゲート電極形成後に Metal/GeO<sub>2</sub>を評価する場合、イオンエッチ ングを併用して深さ方向分析を実施することなる。しかし、イオンエッチングは試料を変 性させる可能性もあるため、全ての材料に適用できるわけでは無い。そこで、本研究では XPS 深さ方向分析だけでなく、検出深さが深い HAXPES も併せて実施して相補的な解析を 行った。HAXPES により界面の情報が非破壊で抽出されており、当手法の有用性を示すこ とができた。

## 参考文献

 H. Matsubara, T. Sasada, M. Takenaka, and S. Takagi, "Evidence of low interface trap density in GeO<sub>2</sub>/Ge metal-oxide-semiconductor structures fabricated by thermal oxidation", Appl. Phys. Lett. 93, 032104 (2008).

[2] C. H. Lee, T. Tabata, T. Nishimura, K. Nagashio, K. Kita, and A. Toriumi, "Ge/GeO<sub>2</sub> Interface Control with High-Pressure Oxidation for Improving Electrical Characteristics", Appl. Phys. Express 2, 071404 (2009).

[3] T. Hosoi, K. Kutsuki, G. Okamoto, M. Saito, T. Shimura, and H. Watanabe, "Origin of flatband voltage shift and unusual minority carrier generation in thermally grown GeO<sub>2</sub>/Ge metal-oxide-semiconductor devices", Appl. Phys. Lett. **94**, 202112 (2009).

[4] K. Kutsuki, G. Okamoto, T. Hosoi, T. Shimura, and H. Watanabe, "Germanium oxynitride gate dielectrics formed by plasma nitridation of ultrathin thermal oxides on Ge(100)", Appl. Phys. Lett. **95**, 022102 (2009).

[5] R. Zhang, T. Iwasaki, N. Taoka, M. Takenaka, and S. Takagi, "Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge gate stacks with low interface trap density fabricated by electron cyclotron resonance plasma postoxidation", Appl. Phys. Lett. **98**, 112902 (2011).

[6] C. Lu, C. H. Lee, W. Zhang, T. Nishimura, K. Nagashio, and A. Toriumi, "Enhancement of thermal stability and water resistance in yttrium-doped GeO<sub>2</sub>/Ge gate stack", Appl. Phys. Lett. **104**, 092909 (2014).

[7] A. Ohta, T. Fujioka, H. Murakami, S. Higashi, and S. Miyazaki, "X-ray Photoelectron Spectroscopy Study of Interfacial Reactions between Metal and Ultrathin Ge Oxide", Jpn. J. Appl. Phys. **50**, 10PE01 (2011).

[8] K. Hirayama, R. Ueno, Y. Iwamura, K. Yoshino, D. Wang, H. Yang, and H. Nakashima, "Fabrication of Ge Metal-Oxide-Semiconductor Capacitors with High-Quality Interface by ultrathin SiO<sub>2</sub>/GeO<sub>2</sub> Bilayer Passivation and Postmetallization Annealing Effect of Al", Jpn. J. Appl. Phys. 50, 04DA10 (2011). [9] F. I. Alzakia, K. Kita, T. Nishimura, K. Nagashio, and A. Toriumi, "Effects of GeO<sub>2</sub>-Metal Interaction on  $V_{FB}$  of GeO<sub>2</sub> MIS Gate Stacks", Extended Abstracts of the 2010 International Conference on Solid State Devices and Materials, Tokyo, 2010, P. 29.

[10] 電子デバイス工学(宮尾 正信,佐藤 泰造 著),株式会社朝倉書店,(2007).

[11] 坂 公恭, "結晶電子顕微鏡学 - 材料研究者のための - ",株式会社内田老鶴圃, (1997).

[12] X 線光電子分光法(日本表面科学会編), 丸善株式会社, (1998).

[13] K. Kobayashi, "High-resolution hard X-ray photoelectron spectroscopy: Application of valence band and core-level spectroscopy to materials science", Nucl. Instr. and Meth. A **547**, 98 (2005).

[14] 藤田 学, 安居 麻美, 小川 慎吾, 山元 隆志, "硬 X 線光電子分光法による状態分析への 新たなアプローチ - 「より内部」や「埋もれた界面」の非破壊分析を目指して-", The TRC News 112, 23 (2011).

[15] C. O. Chui, S. Ramanathan, B. B. Triplett, P. C. McIntyre, and K. C. Saraswat, "Germanium MOS Capacitors Incorporating Ultrathin High-*k* Gate Dielectric", IEEE Electron Device Lett. **23**, 473 (2002).

[16] P. Masson, J. L. Autran, M. Houssa, X. Garros, and C. Leroux, "Frequency characterization and modeling of interface traps in HfSi<sub>x</sub>O<sub>y</sub>/HfO<sub>2</sub> gate dielectric stack from a capacitance point-of-view", Appl. Phys. Lett. **81**, 3392 (2002).

[17] L. Pauling, "The Nature of Chemical Bond 3rd ed.", (Cornell University Press, Ithaka, NY, 1960).

[18] I. I. Tashlykova-Bushkevich and V. G. Shepelevich, "Dope depth distribution in rapidly solidified Al–Ge and Al–Me (Me5Fe, Cu, Sb) alloys", J. Alloys Compd. **299**, 205 (2000).

[19] K. Kaneko, K. Inoke, K. Sato, K. Kitawaki, H. Higashida, I. Arslan, P.A. Midgley, "TEM characterization of Ge precipitates in an Al–1.6 at% Ge alloy", Ultramicroscopy 108, 210 (2008).
[20] X. Zhang, J. Liu, J. Tang, L. Li, M. Chen, S. Liu, B. Zhu, "Element segregation on the surfaces of pure aluminum foils", Appl. Surf. Sci. 256, 7300 (2010).

[21] K. Prabhakaran, K. Sumitomo, and T. Ogino, "Fabrication of buried epitaxial CoSi<sub>2</sub> layer through selective diffusion", Appl. Phys. Lett. **70**, 607 (1997).

[22] M. Copel, M. C. Reuter, E. Kaxiras, and R. Tromp, "Surfactants in Epitaxial Growth", Phys. Rev. Lett. **63**, 632 (1989).

[23] Y. Minoura, A. Kasuya, T. Hosoi, T. Shimura, and H. Watanabe, "Design and control of Ge-based metal-oxide-semiconductor interfaces for high-mobility field-effect transistors with ultrathin oxynitride gate dielectrics", Appl. Phys. Lett. **103**, 033502 (2013).

[24] 朽木 克博, "高移動度ゲルマニウムMOSデバイスの実現に向けたプラズマ窒化応用ゲートスタック技術に関する研究", 大阪大学 博士論文, 2011, p.60.

## 第3章 金属電極/GeO2 絶縁膜界面反応の理解と制御

[25] R. Zhang, P. C. Huang, J. C. Lin, M. Takenaka, and S. Takagi, "Physical Mechanism Determining Ge p- and n-MOSFETs Mobility in High  $N_s$  Region and Mobility Improvement by Atomically Flat GeO<sub>x</sub>/Ge Interfaces", Tech. Dig. – Int. Electron Devices Meet. 2012, 16.1.1-16.1.4.

# 第4章 HfO<sub>2</sub>/GeO<sub>2</sub>界面反応の理解

## および原子拡散制御効果の検証

Ge-MOS デバイスにも将来的に high-k 絶縁膜を導入する必要がある。しかしながら代表的 な high-k 膜であり Si-CMOS デバイスにも導入されている HfO2 膜を Ge 上に成膜すると、多 くの界面欠陥が形成され電気特性が劣化すると報告されている。そこで本章では、 HfO2/GeO2/Ge スタック構造を形成した際の HfO2/GeO2 界面の反応および原子拡散の挙動を 調べて電気特性劣化の要因を明らかにするとともに、電気特性改善技術の検証を行う。HfO2 膜中への Ge 拡散が HfO2/GeO2 界面に極薄 AlOx 膜を挿入することで制御できること、およ び分析結果に基づき最適化された MOS デバイスの良好な電気特性を示す。

## 4.1 緒言

2章で Ge 基板上に熱酸化で形成した GeO<sub>2</sub>膜の性質について論じ、3章では GeO<sub>2</sub>膜上に ゲート電極を形成した際の界面反応の挙動を論じた。GeO<sub>2</sub>膜は比誘電率が 6 程度と高くは ないが、一方で、MOS 界面特性の観点では特別な界面終端処理を施さなくても、GeO<sub>2</sub>/Ge 界面の品質が SiO<sub>2</sub>/Si より優れていると実験的にも理論的にも明らかにされている[1-4]。す なわち、高性能 Ge-MOSFET を実現するために、高品質な GeO<sub>2</sub>膜を Ge チャネル上に形成 する必要があることに疑いの余地は無い。ただし、将来の最先端 MOSFET の性能指標にお いて、絶縁膜の SiO<sub>2</sub>等価換算膜厚(Equivalent oxide thickness: EOT) は 1 nm 以下であるこ とが要求されている。そのため、MOS キャパシタのゲート絶縁膜には高誘電率(high-k)絶 縁膜と GeO<sub>2</sub>膜を原子レベルで制御して積層した high-k/GeO<sub>2</sub>/Ge スタック構造の導入が必須 であると考えられている。ここで、典型的な high-k 絶縁膜である酸化ハフニウム(HfO<sub>2</sub>) 膜は、比誘電率が 20 程度と高く、Si チャネルで構成される Si-MOSFET の先端デバイスに は一部、既に実用化が進められている。これまでに HfO<sub>2</sub>膜に関する多くの研究が行われて いるため、汎用性、プロセス適合性の観点から、Ge-MOS デバイスのゲート絶縁膜にも HfO<sub>2</sub> 膜を適用することが、高性能 Ge-MOS デバイス実現に向けた最重要課題の一つである[5-10]。

Ge-MOS デバイスへの HfO<sub>2</sub> 膜導入の研究において、Ge チャネル上への HfO<sub>2</sub> 膜の直接成 膜は HfO<sub>2</sub>/Ge スタック構造の界面特性を著しく劣化させることが報告されている[5, 7, 9]。 また、HfO<sub>2</sub>/Ge 界面に GeO<sub>2</sub> 膜または GeON 膜を挿入したスタック構造であっても、熱処理 により電気特性が劣化することが報告されている[7, 8, 10]。図 4.1 に、Lu らにより報告され た TaN/HfO<sub>2</sub>/GeON/Ge スタック構造の電気特性および断面 TEM 像を示した[7]。600°C アニ ール後に、リーク電流が増加し、かつ界面 GeON 層のコントラストが不明瞭になっている ことがわかる。この様に HfO<sub>2</sub>/GeO<sub>2</sub> 積層構造の試料に対して熱処理を施すと、HfO<sub>2</sub>/GeO<sub>2</sub> 界面で反応が起き、原子拡散が起きることが示唆されている[7, 8, 10]。

一方で、GeO<sub>2</sub>/Ge 界面は 450°C 以上の温度領域では不安定であることが知られており[11]、 GeO<sub>2</sub>/Ge 界面を起点として GeO 分子が熱脱離し、結果として電気特性の顕著な劣化が引き 起こされる[12]。また、酸素の拡散について、典型的な共有結合性酸化物の SiO<sub>2</sub> や Al<sub>2</sub>O<sub>3</sub> より、イオン結合性酸化物の HfO<sub>2</sub> 中では酸素原子または酸素欠損が容易に拡散することが 知られている[13-19]。すなわち、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造は、Ge や酸素が拡散しやすい 環境である。





(b)

図 4.1 TaN/HfO<sub>2</sub>/GeON/Ge スタック構造の(a)電気特性(C-V, I-V)および(b)断面 TEM 像. TaN 電極形成後の 600°C アニール有無の比較[7]. 断面 TEM 像において、600°C アニー ル後(ii)に GeON 層のコントラストが不明瞭になっており、HfO<sub>2</sub>/GeON 界面での原子拡 散が示唆されている.

また、理論計算結果からもHfO2/GeO2/Geスタック構造は電気特性に対してデメリットが あることが示唆されている。図 4.2 に Houssa らにより得られた Ge 上 GeO2 薄膜において Ge 原子の一部を異元素に置き換えた構造の電子状態密度(Density of state: DOS)の第1原理計 算結果を示した[20]。GeO2 中に La や Al を導入した場合はジャーマネート構造 (Ge-O-La, Ge-O-AI) が形成され GeO,のバンドギャップ内に準位を作らないが、Hf を導入すると Ge-Hf 結合が形成され GeO,のバンドギャップ内に準位が形成されることが報告されている。すな わち、HfO2と GeO2が接した界面では金属的な結合である Ge-Hf 結合が形成される可能性が あり、その場合にはリーク電流増加が引き起こされる。そのため、HfO<sub>2</sub>/GeO<sub>2</sub>界面の反応を 抑制することを目的として、HfO, 膜成膜前の GeO, 膜の窒化[5, 7]や、HfO,/GeO, 界面への Al<sub>2</sub>O<sub>3</sub>薄膜の挿入など[21]、いくつかの手法が報告されている。しかしながら、HfO<sub>2</sub>/GeO<sub>2</sub> 界面への界面層の挿入の効果が認められているにも関わらず、ゲートスタック構造中の Ge や酸素の詳細な拡散メカニズムはいまだ明らかにされていない。GeO の生成や、Ge、酸素 または酸素欠損あるいはそれらの複合体の拡散など、複雑な反応が引き起こされている可 能性もある。HfO,/GeO,界面における Ge や酸素の挙動を理解することで、電気特性劣化を 引き起こす起源を特定し、電気特性改善の指針を見出すことが望まれている。そこで本研 究では、HfO,/GeO,界面から HfO,膜中に拡散する Ge や酸素の挙動、および極薄 AlO,界面 層の役割を各種分析手法により系統的に調べた。特に、高純度の同位体酸素(<sup>18</sup>O)を用い て酸化膜を形成し、<sup>18</sup>0の深さ方向分布を評価することで、酸化膜中の酸素拡散を詳細に評 価した。



図 4.2 Ge 上の GeO<sub>2</sub> 膜に異元素 (Hf, La, Al) を導入した構造における電子状態密度 (Density of state: DOS)の理論計算結果[20]

#### 4.2 実験

#### 4.2.1 試料作製

本章では、電気特性評価および断面構造観察用プロセスとスタック構造試料の原子拡散 評価用プロセスの2通りの試料を作製した。

#### 電気特性評価および断面構造観察用プロセス

MOS キャパシタ形成プロセスを図 4.3(a)に示した。約5%の希フッ酸と超純水で洗浄した p型 Ge(100)基板(抵抗値 0.1~0.5 Ωcm)を超高真空チャンバーに導入し、有機汚染および 自然酸化膜除去のため、550°C, 10分の加熱清浄化処理を施した。その後、一部の試料にお いて、極薄 AlO<sub>x</sub>界面層を有するゲート絶縁膜を作製するため、Ge 基板上に AlO<sub>x</sub>を蒸着レ ート換算値で 0.15 nm 成膜し、加えて電子サイクロトロン共鳴(Electron cyclotron resonance: ECR) プラズマ酸化を施すことで、AI 層の酸化と同時に GeO2 界面層を成長させて AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造を形成した。なお、Ge 基板上に極薄 Al<sub>2</sub>O<sub>3</sub> 膜または Al 膜を成膜 した後にプラズマ酸化処理を施すことで、Al<sub>2</sub>O<sub>3</sub> 膜越しに Ge 基板が酸化され、Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub>/Ge スタック構造が形成されることが確認されている[22,23]。加熱清浄化処理後の Ge 基板また は Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub>/Ge スタック構造形成後の試料に対して、酸素雰囲気(1×10<sup>-4</sup> Pa)において 電子ビーム蒸着法により HfO2 膜を約2 nm 成膜し、さらにプラズマ酸化処理を施すことで HfO<sub>2</sub>/GeO<sub>2</sub>/Ge またはHfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub>/Ge スタック構造を形成した。絶縁膜上にゲート電極 として白金(Pt)を約3 nm 蒸着することで MOS キャパシタ構造を形成した。以上のプロ セスは大気曝露せず in situ プロセスで行った。Pt 電極の上にさらに Au 膜を成膜しパターニ ングによりゲート電極を形成し、裏面には Al 膜を成膜した。ゲート電極形成後の試料に対 して、窒素雰囲気中で300~500℃の加熱アニール処理を施した。

#### 原子拡散評価用プロセス

原子拡散評価用のゲート絶縁膜スタック構造形成プロセスを図 4.3(b)に示した。ウェット 洗浄および超高真空中での加熱清浄化処理を施した p型 Ge(100)基板に、高純度同位体酸素 (<sup>18</sup>O<sub>2</sub>) 雰囲気 (300°C, 0.4 Pa) で ECR プラズマによるラジカル酸素処理を行い、Ge 基板 上に Ge<sup>18</sup>O<sub>2</sub>膜を約 2 nm 形成した。Ge<sup>18</sup>O<sub>2</sub>膜を形成した後、通常の酸素(<sup>16</sup>O<sub>2</sub>) 雰囲気(室 温,1×10<sup>4</sup> Pa)において電子ビーム蒸着法により Ge<sup>18</sup>O<sub>2</sub>膜上に Hf<sup>16</sup>O<sub>2</sub>膜を約 17 nm 成膜し、 HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造を形成した。MOS キャパシタ形成プロセスと同様に、極薄 AlO<sub>x</sub> 界面層を有するゲート絶縁膜を作製するため、Ge 基板上に Alを蒸着レート換算値で 0.15 nm 成膜し、その後 ECR プラズマ<sup>18</sup>O 酸化を施すことで、AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造を形成し た試料も準備した。この AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造に対し、さらに HfO<sub>2</sub> 膜を成膜し、 HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造を形成した。これらのゲート絶縁膜スタック構造は大気曝 露せず *in situ* プロセスにて形成し、その後、超高真空中で 200~500°C, 10 分のアニール処 理を施した。過去の研究において、超高真空中での適切な温度でのアニールにより、電気 特性の改善に加えて、EOT もスケーリングできることが報告されている[24]。また、近年、 HfO2 膜と GeO2 膜の間に原子層堆積法(Atomic layer deposition: ALD)で形成した AlO<sub>x</sub> 界面 層を挿入することで、電気特性が顕著に改善されることが報告されている[21]。共同研究者 である淺原らも、極薄 AlO<sub>x</sub> 膜を導入したゲート絶縁膜により EOT を 0.56 nm までスケーリ ングした状態で、絶縁特性および低界面準位密度(D<sub>it</sub>)を達成している[25]。以上の知見に 基づき、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造のモデル試料を作製し、真空アニールの影響および HfO<sub>2</sub>/GeO<sub>2</sub>界面への極薄 AlO<sub>x</sub> 界面層挿入の効果を原子拡散の観点で調べた。



図 4.3 試料作製プロセス.

(a) 電気特性評価および断面構造観察用プロセス,(b)原子拡散評価用プロセス

#### 4.2.2 評価手法

本章で用いた評価(分析)手法を以下にまとめた。

#### 4.2.2.1 Ge-MOS キャパシタの構造およびデプスプロファイルの評価

走查型透過電子顕微鏡観察(Scanning transmission electron microscope: STEM)

本章で作製した Ge-MOS キャパシタの断面構造は STEM により観察した。STEM は3章 で述べた TEM より入射電子線のプローブ径が小さく、ナノメートル以下まで絞った電子線 を試料上で走査することで像を得る手法である。本研究で用いた STEM 観察は電子線の球 面収差(Spherical aberration: Cs)を補正する機能(図 4.4)を搭載した装置で実施しており、 プローブ径が 0.1 nm 程度まで絞られ、高空間分解能かつ高感度観察を可能としている。ま た、入射電子線が絞られていることで、様々な観察方法が可能となる。図 4.5 に高角度環状 暗視野(High-angular annular dark field: HAADF)検出器を用いた HAADF-STEM 観察および 入射電子線のエネルギー損失分光法(Electron energy loss spectroscopy: EELS)の模式図とSi 結晶の HAADF-STEM 観察事例を示した。図 4.5(a)において、入射した電子線のうち、一部 は試料と相互作用し高角度で散乱される。その際、散乱角度は試料中に存在する原子の重 さ(原子番号)に依存するため、HAADF検出器で散乱電子の位置を調べることで原子番号 を反映したコントラスト像を得ることができる。HAADF-STEM により観察すると、試料に よっては原子レベルの空間分解能で像を得ることができる[図 4.5(b)]。また、入射電子線の EELS スペクトルを取得することで、極微小領域に存在する原子種の同定および(半)定量 が可能である。さらに、STEM では通常、加速電圧を高くして電子線プローブ径を絞るが、 Cs 補正を行えば、それ自身によりプローブ径が十分に絞られるため電子線の加速電圧を下 げることができる。そのため電子線によりダメージを受けやすい試料に対して、比較的ダ メージを抑えた状態で測定できることも Cs 補正 STEM 観察の特徴である。HfO2 膜は電子 線ダメージを受けやすいことが知られているため、本研究では、加速電圧を 80 kV と比較的 低い加速電圧に設定し、HAADF-STEM 観察および EELS による断面方向のラインプロファ イル分析を実施した。



図 4.4 STEM の収差補正機構の概念図. (a) 収差補正前, (b) 収差補正後



図 4.5 (a) HAADF-STEM 観察および EELS 測定の概念図, (b) Si(110)の HAADF-STEM 観察事例 (Cs 補正有り). 超高分解能 HAADF-STEM 観察により結晶 Si の原子位置を直接 観察できる.

#### 4.2.2.2 HfO<sub>2</sub>/GeO<sub>2</sub>界面の反応および原子拡散の評価

#### <u>X 線光電子分光法(X-ray photoelectron spectroscopy: XPS)</u>

原子拡散評価用プロセスにより作製したスタック構造試料の HfO<sub>2</sub>膜(膜厚約 17 nm)表 面の元素組成および化学状態を XPS により評価した。本章で使用した XPS 装置の X 線源は Al Ka線源(hv= 1486.6 eV)、X 線入射角度は試料平面に対して 90°、光電子検出角度は 45° である(光電子検出角度が大きいほど検出深さが深い)。なお、本測定条件における検出深 さを 2 章で述べた方法と同様に HfO<sub>2</sub>膜(密度 9.68 g/cm<sup>3</sup> と仮定)中における光電子の平均 自由行程から見積もると、おおむね 3~6 nm 程度となる。そのため、膜厚 17 nm の HfO<sub>2</sub>膜 の表層の情報を得ていることを付記しておく。また、XPS は得られた各元素に由来する内 殻ピークの面積比から定量値(半定量値)を算出できる特徴がある。本研究において、後 述する Dynamic-SIMS では拡散原子の定量ができないため(相対強度比較のみ)、HfO<sub>2</sub>膜中 に拡散した Ge の濃度は XPS 分析結果を指標にした。スペクトルのエネルギー軸(横軸) は、Hf4f<sub>7/2</sub>ピーク位置が 17.0 eV(HfO<sub>2</sub>)になるように補正した。

#### 動的 2 次イオン質量分析法 (Dynamic secondary ion mass spectrometry: Dynamic-SIMS)

本章では、同位体酸素 (<sup>18</sup>O) を用いて、酸化膜中の酸素の拡散を調べた。図 4.6 に、Wang らにより得られた同位体酸素を用いて GeO<sub>2</sub> 膜中の酸素拡散を評価した事例を示す[26]。図 4.6(a)は昇温熱脱離質量分析法 (Thermal desorption spectroscopy: TDS) により得られた Ge<sup>16</sup>O と Ge<sup>18</sup>O の熱脱離スペクトルであり、GeO 分子の熱脱離において、Ge<sup>16</sup>O と Ge<sup>18</sup>O を質量 で区別して測定することができる。図 4.6(b)-(d)は Dynamic-SIMS により得られた <sup>16</sup>O, <sup>18</sup>O お よび Ge のデプスプロファイルである。Dynamic-SIMS でも <sup>16</sup>O と <sup>18</sup>O を質量分離して検出 することができ、熱処理温度 520°C までは上層 Ge<sup>16</sup>O<sub>2</sub> 膜と下層 Ge<sup>18</sup>O<sub>2</sub> 膜の酸素の拡散は認 められていないが、580°C の熱処理により、下層 Ge<sup>18</sup>O<sub>2</sub> 膜と Ge<sup>16</sup>O<sub>2</sub> 膜の酸素が相互拡散す る挙動が確認されている。

本章では、<sup>18</sup>O<sub>2</sub>で形成した 2 nm 厚の GeO<sub>2</sub> 膜から HfO<sub>2</sub> 膜中に拡散する <sup>18</sup>O の挙動を調べた。Dynamic-SIMS の測定条件は、1 次イオン源: Cs<sup>+</sup>、加速電圧: 500 V とした。HfO<sub>2</sub>中の Ge および酸素の標準試料が無いため、本測定で不純物濃度の定量はできない。そのため、 Ge および <sup>18</sup>O の強度(縦軸)を HfO<sub>2</sub> 膜中の HfO<sup>+</sup>の平均強度で規格化して比較した。また、 深さ(横軸)は <sup>18</sup>O の強度が GeO<sub>2</sub> 膜中の半分になる深さを HfO<sub>2</sub>/GeO<sub>2</sub> 界面と定義し基準位 置とした。



図 4.6 同位体酸素 (<sup>18</sup>O) を用いて Ge<sup>16</sup>O<sub>2</sub>/Ge<sup>18</sup>O<sub>2</sub>/Ge 積層構造を作成し、GeO<sub>2</sub> 膜中の酸素拡散を評価した事例. (a) TDS スペクトル, (b)-(d) アニール処理前後の SIMS デプスプロファイル. [26]

## 4.3 結果と考察

#### 4.3.1 Pt/HfO<sub>2</sub>/GeO<sub>2</sub>/Ge MOS キャパシタの電気特性と界面構造

図 4.7 に細井らにより得られた、電極形成後のアニール温度が異なる Pt/HfO<sub>2</sub> (2 nm)/GeO<sub>2</sub> (1 nm)/Ge MOS キャパシタのリーク電流と EOT のプロットを示した[10]。アニール温度 300 ~400°C ではアニール無し (w/o) よりリーク電流が低減している。加熱処理により HfO<sub>2</sub> 腹および GeO<sub>2</sub>膜の膜質が向上したためであると考えられる。しかしながら、アニール温度 が 450°C を超えると、リーク電流が増加し、EOT も増加している。この原因を調べるため、 STEM による断面構造解析を行った。図 4.8 に、(a)アニール無しおよび(b)500°C アニール後 の HAADF-STEM 像および EELS ラインプロファイルを示した。STEM 像から、500°C アニ ールにより、GeO<sub>2</sub>界面層の膜厚が増加し、さらに HfO<sub>2</sub> 膜表層のコントラストのムラが増加 していることがわかる。また、EELS プロファイルから、HfO<sub>2</sub>表層側に Ge が拡散している ことも確認された。比誘電率が低い GeO<sub>2</sub> 膜の増膜および HfO<sub>2</sub> 膜中への Ge の拡散 (HfO<sub>2</sub> 膜の誘電率低下)が、ゲート絶縁膜の容量低下すなわち図 4.7 における EOT 増膜を招いた と推定される。また、HfO<sub>2</sub> 膜中への Ge の拡散は絶縁膜中に欠陥を生成させると考えられ、 リーク電流増加も引き起こしたと推定される。すなわち、450°C 以上の熱処理により、 HfO<sub>2</sub>/GeO<sub>2</sub>界面にて反応が起き、それがトリガーとなって電気特性を著しく劣化させたと考 えられる。これらの結果は、過去の報告とも良い一致を示すとともに[7,8]、より明確に極 薄ゲートスタック構造中の原子拡散現象を捉えたものである。なお、拡散した Ge のプロフ ァイルから判断して、Ge は HfO<sub>2</sub> 膜の中間部より表層側に偏析する傾向があると考えられる。 すなわち、HfO<sub>2</sub>/GeO<sub>2</sub>界面の反応により HfO<sub>2</sub> 膜中に拡散した Ge は、HfO<sub>2</sub> 膜中で安定化せ ず HfO<sub>2</sub>表層まで突き抜け偏析する性質を有する。この挙動は、3 章で示した Al 膜中を拡散 する Ge の挙動と類似しており、HfO<sub>2</sub>と Ge の親和性の低さを示唆した可能性がある。



図 4.7 電極形成後のアニール温度を変えた場合の Pt/HfO<sub>2</sub>/GeO<sub>2</sub>/Ge MOS キャパシタ におけるリーク電流と EOT のプロット.実線は Poly-Si/SiO<sub>2</sub>/Si MOS キャパシタによ り見積もられる特性であり EOT スケーリングの指標となる.[10]



図 4.8 Pt/HfO<sub>2</sub>/GeO<sub>2</sub>/Ge MOS キャパシタの HAADF-STEM 像および EELS プロファ イル. (a) アニール無し, (b) 500°C アニール後. EELS プロファイルの縦軸(強度) は任意単位である.

#### 4.3.2 HfO<sub>2</sub>/GeO<sub>2</sub>界面への極薄 AlO<sub>x</sub> 膜挿入効果

HfO<sub>2</sub>/GeO<sub>2</sub>スタック構造におけるアニール時の界面反応を抑制するため、HfO<sub>2</sub>/GeO<sub>2</sub>界面への極薄 AlO<sub>x</sub>膜の挿入効果を検証した。図 4.9 に、淺原らにより得られた AlO<sub>x</sub>膜厚をスケ

ーリング(0.15~0.5 nm)した Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタのリーク電流と EOT のプロットを示した[25]。なお、電極形成後のアニール温度はいずれも 400°C である。極薄 AlO<sub>x</sub> 膜挿入により良好な電気特性が示されており、EOT 1 nm 以下で Poly-Si/SiO<sub>2</sub> スタック より数桁低いリーク電流を達成している。AlO<sub>x</sub> 膜厚が約 0.15 nm (換算値)と極めて少ない 成膜量であっても、十分な特性改善効果が認められ、EOT 0.6 nm 以下にまでスケーリング されている。

そこで、HfO<sub>2</sub>/GeO<sub>2</sub>界面に極薄 AlO<sub>x</sub>膜(0.15 nm)を挿入したゲートスタック構造の STEM 観察を行った。図 4.10 に、(a)400°C アニール後および(b)500°C アニール後の HAADF-STEM 像および EELS ラインプロファイルを示した。400°C, 500°C アニール後であっても、界面層 の GeO<sub>2</sub> 膜は 1 nm 以下に保たれていることから、図 4.9 で示した sub-nm オーダーの EOT が 実現されている結果とも整合する。また、EELS ライン分析において、HfO<sub>2</sub> 膜中への Ge の 顕著な拡散も認められなかった。このことが、低いリーク電流が維持されている要因であ ると推定される。しかしながら、500°C アニール後に HfO<sub>2</sub> 膜表層側のコントラストムラの 増加が認められた。このコントラストムラはボイドの形成または Ge の拡散(ただし、EELS の検出下限以下)に由来すると推定され、C-V 特性においても欠陥準位の存在を示す周波数 分散がわずかに認められたため(データ掲載なし)、さらなるプロセス改善が必要であるこ



図 4.9 AlO<sub>x</sub> 膜厚をスケーリングした Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタのリー ク電流と EOT のプロット. 電極形成後のアニール温度はいずれも 400°C. [25]

とも確認された。

以上の結果により、HfO<sub>2</sub>/GeO<sub>2</sub>界面の反応が引き起こすGeの拡散が、MOSキャパシタの 電気特性に有害な影響を及ぼすこと、および極薄AlO<sub>x</sub>膜挿入の効果を相関付けて説明する ことができた。MOSキャパシタの特性改善の指針として、HfO<sub>2</sub>/GeO<sub>2</sub>界面反応および界面 反応により引き起こされる原子拡散を制御する必要があると結論付けられる。



図 4.10 Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタの HAADF-STEM 像および EELS プ ロファイル. (a) 400°C アニール後, (b) 500°C アニール後.

#### 4.3.3 HfO<sub>2</sub>/GeO<sub>2</sub>界面反応が引き起こす原子拡散挙動の解析

4.3.1, 4.3.2 項で、電気特性とスタック構造の特徴を相関付けて評価した。しかしながら、 主成分である酸素の拡散の影響やGeとの相関関係は明らかになっていない。酸素の拡散は、 酸化膜中の酸素欠損の生成や酸化膜厚の増膜など電気特性への影響が大きいため、Ge だけ でなく酸素の拡散も含め、HfO<sub>2</sub>/GeO<sub>2</sub>界面における反応モデルを構築し、デバイス設計の指 針として組み込む必要がある。そこで本項では、Ge と酸素の拡散現象をより詳細に調べる ため、絶縁膜スタック構造のモデル試料を作製し、原子拡散の詳細な評価を行った。

最初に、作製したスタック構造の試料に真空アニール処理を施した際の HfO<sub>2</sub> 膜表面の元 素組成と各原子の化学状態を XPS により調べた。図 4.11 に、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge および HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造の HfO<sub>2</sub> 膜表面の Hf4f、Ge2p<sub>3/2</sub> スペクトルを示した。なお、 HfO<sub>2</sub> 膜厚は約 17 nm であるため、HfO<sub>2</sub> 膜の下の GeO<sub>2</sub> 膜の情報は XPS では得られないこと を付記しておく。Hf4f スペクトルから判断して、極薄 AlO<sub>x</sub> 膜の挿入有無に関わらず、ハフ ニウムは HfO<sub>2</sub> が主成分であると考えられる (Hf ジャーマネートをわずかに含む可能性があ



図 4.11 XPS により得られた HfO<sub>2</sub>/GeO<sub>2</sub>/Ge および HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造 の(a, c)Hf4f および(b, d)Ge2p<sub>3/2</sub>スペクトル. Hf4f スペクトルは縦軸を最大・最小値で 規格化してあり、Ge2p<sub>3/2</sub>スペクトルは縦軸の規格化無し.

る)。アニール処理温度が高くなると、Hf4f ピークがわずかにシャープになり、Hf4f<sub>7/2</sub> ピー クと Hf4f<sub>5/2</sub> ピークの谷が深くなった。XPS で得られるスペクトルは化学状態が均一または 結晶性が高いほどピークがシャープになる傾向があるため(例えばアモルファス Si より結 晶 Si の方が光電子ピークがシャープになる)、アニール処理により HfO<sub>2</sub> 膜が緻密化したこ とでピークがシャープになったと考えられる。

一方、Ge2p<sub>3/2</sub>スペクトルにおいて、極薄 AlO<sub>x</sub> 膜を挿入していない HfO<sub>2</sub>/GeO<sub>2</sub>スタック構 造[図 4.11(b)]では、アニール温度 200°C で Ge が検出され、アニール温度が高くなるほどピ ーク強度が増大した。さらにアニール温度 500°C では Ge 強度の顕著な増大が確認された。 これらの結果から、HfO<sub>2</sub>/GeO<sub>2</sub>スタック構造では、200°C 程度の比較的低温においても HfO<sub>2</sub> 膜中を Ge が拡散し、かつアニール温度が高くなるほど拡散量が増大する。なお、Ge2p<sub>3/2</sub> ピーク位置から判断して、Ge は GeO<sub>2</sub>などの酸化物(Hf ジャーマネートを含む可能性があ る)に帰属されるため、HfO<sub>2</sub> 膜中で Ge は酸素と結合していると考えられる。ここで、 HfO<sub>2</sub>/GeO<sub>2</sub> 界面に極薄 AlO<sub>x</sub> 膜を挿入すると、アニール温度 400°C までは Ge の拡散を顕著に 抑制できているが、アニール温度 500°C では、Ge 強度の顕著な増大が確認された。図 4.12 に、XPS 結果から定量した Ge 濃度のアニール温度上昇に伴う変化をまとめた。アニール温 度が高くなるほど、拡散する Ge 濃度が増大する一方で、HfO<sub>2</sub>/GeO<sub>2</sub> 界面への極薄 AlO<sub>x</sub> 膜の 挿入により、Ge 拡散量は明らかに低減している。ただし、500°C のアニールでは極薄 AlO<sub>x</sub> 膜 が高くなるほど、拡散する Ge 濃度の増大が認められたため、400°C 以下と 500°C 以上 では Ge の拡散メカニズムが異なると推定される。なお、GeO<sub>2</sub>/Ge スタック構造の試料に対



図 4.12  $HfO_2/GeO_2/Ge$  および  $HfO_2/AIO_x/GeO_2/Ge$  スタック構造における  $HfO_2$  膜表面 の Ge 濃度のアニール温度上昇に伴う変化.

して 450°C 以上の加熱を行うと GeO 分子の熱脱離が起きることが知られている[12]。また、 図 4.13 に示した鎌田らの研究結果では、HfO<sub>2</sub> (3 nm)/Ge スタック構造においても 500°C 程 度の加熱により GeO が脱離することが報告されている[8]。そのため、アニール温度 500°C における Ge 拡散量の顕著な増大は、GeO 熱脱離がトリガーとなって引き起こされたか、ま たは Ge 拡散と GeO 熱脱離の連続的な反応の過程で引き起こされた可能性がある。 HfO<sub>2</sub>/GeO<sub>2</sub> 界面への膜厚 0.15 nm の AlO<sub>x</sub> 膜挿入は、500°C 以上の Ge の熱拡散への対策とし ては不十分であったと考えられ、さらなるプロセス改善が望まれる。



図 4.13 HfO<sub>2</sub> (3 nm)/Ge スタック構造の TDS スペクトル. 質量数 (M/Z) 88,90 は GeO 分子 (<sup>72</sup>Ge<sup>16</sup>O, <sup>74</sup>Ge<sup>16</sup>O) に由来する. [8]

より詳細に Ge の拡散挙動を評価するため、Dynamic-SIMS により Ge の深さ方向分布を調 べた。図 4.14 に、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge および HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造の Ge デプスプロ ファイルを示した。HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造[図 4.14(a)]では、200°C の比較的低温のアニ ールでも HfO<sub>2</sub>膜の表層側で Ge 強度が増大しており、アニール温度が高くなるほど Ge 強度 が増加する傾向が認められた。このことは、上述した XPS 結果と同様である。また、HfO<sub>2</sub> 膜の中間部よりも表層側で Ge 強度が高い傾向が得られている。このことは、STEM 観察の EELS プロファイル[図 4.8(b)]でも認められた現象であり、拡散した Ge の HfO<sub>2</sub>膜中での不 安定性を反映した結果であると考えられる。一方、HfO<sub>2</sub>/GeO<sub>2</sub>界面に極薄 AlO<sub>x</sub>膜を挿入す ることで、アニール温度 400°C 程度まで Ge 強度は検出下限レベル程度に抑えられており、 明確な極薄 AlO<sub>x</sub>膜の挿入効果が認められる。しかしながら、500℃ のアニールを施すと、 極薄 AlO<sub>x</sub>膜挿入の有無に関わらず顕著な Ge 拡散が認められ、加えて、HfO<sub>2</sub>膜の中間部に も比較的多くの Ge が存在するようになる。すなわち、500℃ のアニール処理により HfO<sub>2</sub> 膜中の Hf ジャーマネート結合形成が促進されたと考えられる。また、HfO<sub>2</sub>/GeO<sub>2</sub> 界面付近 (深さ:~0 nm 付近)において、Ge プロファイルに肩(2段)構造が認められる。この肩 構造はアニール無し(w/o)の試料でも認められるため、HfO<sub>2</sub>成膜時に HfO<sub>2</sub>/GeO<sub>2</sub> 界面に生 成された相互拡散層であり、Hf ジャーマネート界面層が形成されていると考えられる。こ の Hf ジャーマネート界面層形成も、HfO<sub>2</sub>/GeO<sub>2</sub> 界面への極薄 AlO<sub>x</sub>膜挿入により低減可能で あることが確認できる。

なお、XPS や Dynamic-SIMS では、極薄 AlO<sub>x</sub> 膜が挿入された HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub> スタック構 造に 500°C アニールを施すと Ge 拡散量の顕著な増加が確認されているが、STEM-EELS プ ロファイルでは、Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造に 500°C アニール(電極形成後)を施 しても Ge の拡散が認められなかった[図 4.10(b)]。喜多らは、GeO<sub>2</sub>/Ge 界面の反応により生 じる GeO 熱脱離は、GeO<sub>2</sub> 膜の上部に適切なキャップ層を形成すると抑制可能であると報告 している[12]。そのため、STEM-EELS で測定した試料は、膜厚約 3 nm の Pt 電極が完全で はないもののキャップ層の役割を果たし、結果として Ge の拡散が減少した可能性がある。 ただし、EELS の検出感度自体が XPS や Dynamic-SIMS より低いため、このことも Ge が検 出されなかった一因である可能性がある。



図 4.14 Dynamic-SIMS により得られた (a)  $HfO_2/GeO_2/Ge$  および (b)  $HfO_2/AlO_x/GeO_2/Ge$  スタック構造における Ge のデプスプロファイル.  $HfO_2$ 膜の表層 約 2 nm のプロファイルは、イオン強度が不安定な遷移層のためデプスプロファイル から除いた.参考として、アニール処理無しの試料の Hf, Al デプスプロファイルを 併せて示した.

次に、GeO2 膜から HfO2 膜に拡散した酸素の分布を、同位体酸素(<sup>18</sup>O)をトレーサーと して調べた。図 4.15 に、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge および HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック構造の<sup>18</sup>O のデ プスプロファイルを示した。HfO2/GeO2/Ge スタック構造[図 4.15(a)]において、アニール処 理により、Geのデプスプロファイルと同様にHfO2膜中の<sup>18</sup>O強度が増加していることがわ かる。ただし、HfO<sub>2</sub>膜中の分布は Ge と<sup>18</sup>O では異なり、<sup>18</sup>O は HfO<sub>2</sub>/GeO<sub>2</sub>界面から HfO<sub>2</sub> 膜表面側に向かって単調に減少する傾向が認められた。アニール温度が高くなるほど<sup>18</sup>0の 拡散量は増大するが、400℃ 以上では飽和している。一方、HfO→/GeO→界面に極薄 AlO、膜 を挿入した場合[図 4.15(b)]、極薄 AlO<sub>x</sub>膜挿入無しと比べて、ある程度<sup>18</sup>O 拡散を抑制する ことができているが、300℃以上のアニールで明確な<sup>18</sup>0 拡散が認められている。また、図 中に示したアニール処理無し(w/o)とアニール温度 500℃の <sup>16</sup>0 プロファイルから判断し て、アニール処理により HfO2 膜中の <sup>16</sup>O が GeO2 側に拡散していることがわかる。これら の結果を考慮すると、アニール処理により HfO<sub>2</sub>/GeO<sub>2</sub> 界面において酸素は相互に拡散し、 膜中に徐々に拡がっていくと考えられる。HfO2膜中を拡散する Ge は HfO2膜を突き抜けて HfO2 膜表層に偏析する挙動を示したことから、HfO2/GeO2 界面における Ge と酸素の拡散は お互いに相関が無くそれぞれ独立した挙動を示すと考えられ、すなわち、GeO 分子として 拡散している可能性も低いと結論付けられる。

ここで、GeO 熱脱離が起きないと推定される 400℃ 以下のアニール条件下で、HfO₂ 膜中の酸素(<sup>18</sup>O) 拡散が Fick の法則に基づく以下の原子拡散モデルに則ると仮定して、得られた<sup>18</sup>O プロファイルをフィッティングし、各アニール温度における酸素の拡散係数を見積もった[27]。

$$C(x, t) = \frac{1}{2}C_0 \operatorname{erfc}\left(\frac{x}{2\sqrt{Dt}}\right)$$
(1.1)

ここで、C<sub>0</sub>は GeO<sub>2</sub> 膜中の初期状態(アニール無し:w/o)の<sup>18</sup>O 強度、x は HfO<sub>2</sub>/GeO<sub>2</sub> 界面 からの深さ(m)、t はアニール時間(s) である。アニール温度 200~400℃の<sup>18</sup>O プロファ イルは上記の式に基づく拡散曲線でよくフィッティングされたため、得られた酸素の拡散 係数を温度の逆数に対してプロット(アレニウスプロット)し図 4.16 に示した。また、比 較のため、HfO<sub>2</sub>, GeO<sub>2</sub>, Al<sub>2</sub>O<sub>3</sub>の文献値も併せて示した[14, 16, 28, 29]。拡散係数の温度依存 性の傾きから算出した HfO<sub>2</sub> 膜中の酸素拡散の活性化エネルギーは、極薄 AlO<sub>x</sub> 膜挿入の有 無に関わらず約 0.5 eV 程度と低い値を示し、かつ、Zafer らにより得られた Si 基板上の HfO<sub>2</sub> 薄膜(3.5~4.0 nm)の酸素または酸素欠損の活性化エネルギー値(E<sub>a</sub>= 0.46-0.60 eV)と近 い値であった[14]。なお、拡散係数の値自身は本研究の結果と Zafer らにより得られた結果 で異なっているが、HfO<sub>2</sub> 膜中の酸素拡散係数は、HfO<sub>2</sub> 膜の膜質や結晶性に大きく依存する ことが知られているため、成膜方法の違いなどが影響を及ぼしたと推定される[14, 29]。 以上の結果から、HfO<sub>2</sub> 膜中に拡散する酸素の拡散のしやすさは、極薄 AlO<sub>x</sub> 膜の挿入や基 板材料とは無関係であるが、極薄 AlO<sub>x</sub> 膜が HfO<sub>2</sub>/GeO<sub>2</sub> 界面で Ge 拡散のバリア層として機 能し、その結果、電気特性改善に貢献していると結論できる。



図 4.15 Dynamic-SIMS により得られた(a)  $HfO_2/GeO_2/Ge$  および(b)  $HfO_2/AIO_x/GeO_2/Ge$  スタック構造における<sup>18</sup>O のデプスプロファイル.  $HfO_2$ 膜の表層約2nmのプロファイルは、イオン強度が不安定な遷移層のためデプスプロファイル から除いた. アニール処理無し(w/o)の  $HfO_2$  膜中の<sup>18</sup>O 強度は天然の酸素中に存在 する約0.2%の<sup>18</sup>O に由来するため、本測定のバックグラウンドレベルとなる. 参考 として、アニール処理無しおよびアニール温度 500°C の試料の<sup>16</sup>O デプスプロファ イルを示した.



図 4.16 <sup>18</sup>O デプスプロファイル (図 4.15) から見積もられた HfO<sub>2</sub> 膜中における酸素の 拡散係数のアレニウスプロット.アレニウスプロットから求めた HfO<sub>2</sub> 膜中の酸素拡散 の活性化エネルギーを図中に示した.また、比較のため他の文献値[14, 16, 28, 29]の値も 併せて示した.

これまでに得られた結果に基づき、HfO<sub>2</sub>/GeO<sub>2</sub>/Geスタック構造における Ge と酸素の熱拡 散挙動の模式図を図 4.17 に示し、HfO<sub>2</sub> 膜中の原子拡散モデルおよび極薄 AlO<sub>x</sub> 膜挿入の効 果を以下にまとめた。

HfO2/GeO2/Ge スタック構造における Ge および酸素の熱拡散モデル

- 図 4.17(a)は、高純度<sup>18</sup>O<sub>2</sub>源を用いたプラズマ酸化により Ge 基板上に GeO<sub>2</sub>膜を形成し、 同位体トレースによる酸素拡散評価が可能な HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造が作製されて いる初期状態である。
- 図 4.17(b)において、200~400°Cの比較的低温アニールでも、Ge、酸素ともに HfO<sub>2</sub>/GeO<sub>2</sub> 界面から HfO<sub>2</sub> 膜中に拡散するが、両者の拡散プロセスは独立している。Ge は HfO<sub>2</sub> 膜 を突き抜け HfO<sub>2</sub> 膜表層で偏析する特異な挙動を示し、電気特性を顕著に悪化させる。

一方で、酸素は低い活性化エネルギー(約0.5 eV)でHfO2膜中を拡散し、HfO2/GeO2 界面において相互拡散していると推定された。酸素の相互拡散が電気特性に及ぼす影響は少ないと考えられる。

3) 図 4.17(c)において、アニール温度が 500℃ を超えると、GeO 熱脱離を伴った Ge の顕著 な拡散が引き起こされる。また、HfO2 膜中間部にも Ge が比較的多く存在するようにな る。HfO2 膜中への Ge の顕著な拡散は、リーク電流特性の著しい劣化を引き起こす。

#### 極薄 AlOx 膜挿入の効果

- 極薄 AlO<sub>x</sub> 膜は、400℃ 以下のアニール温度において、HfO<sub>2</sub>/GeO<sub>2</sub> 界面の反応バリア層として機能し、スタック構造の熱的安定性を向上させる。Ge の拡散を顕著に抑制することができるため、リーク電流の増大を抑制でき、加えて界面層の増膜も抑え EOT 増膜も抑制される。一方で、酸素の拡散については抑制効果が小さい。
- アニール温度 500℃ の GeO 熱脱離が支配的な温度領域では、極薄 AlO<sub>x</sub> 膜挿入の顕著な 効果が認められなくなる。



図 4.17 HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造における Ge および酸素の熱拡散挙動の模式図. (a) アニール処理無し, (b) 400°C 以下の低温真空アニール処理, (c) 500°C 真空アニール処理

#### 4.3.4 Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタの構造と電気特性

HfO<sub>2</sub>膜中の Ge と酸素の熱拡散を評価した結果、Ge と酸素はお互いに独立した拡散挙動 を示し、加えて Ge の拡散が電気特性に強く影響を及ぼすことが示された。すなわち、Ge の拡散および GeO の熱脱離を抑制することが、電気特性改善の重要な指針であると考えら れる。4.3.2 項で示した約 3 nm の Pt 膜を成膜した Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタで は、Pt 膜成膜後の 500℃ アニールにおいて、Pt/HfO<sub>2</sub> 界面付近のラフネスが増大する現象が
認められた[図 4.10(b)]。EELS プロファイルにおいて Ge の拡散は認められなかったが、ア ニール温度を考慮すると GeO 熱脱離が引き起こされる温度領域であるため、Pt 膜厚 3 nm で はキャップ効果が弱かったと推定される。

そこで、共同研究者の淺原らによりプロセスの改善が行われ、厚い金属膜を形成した後 に 500℃ アニールを施す実験が行われた[25]。図 4.18 に、Pt 膜(3 nm) 成膜後さらに Au 膜 を厚く形成した後に 500℃ アニールを施した Au/Pt/HfO₂/AlO₂/GeO₂/Ge MOS キャパシタの HAADF-STEM 像および EELS プロファイルを示した。STEM 像から、500℃ アニール後も Pt/HfO<sub>2</sub> 界面にコントラストムラが無く、平坦性が維持されていることがわかり、EELS プ ロファイルにおいて Ge の拡散は認められなかった。また、20 nm の Pt 膜を形成した後に 500°C アニールを施した MOS キャパシタの C-V 特性および界面準位密度(D<sub>i</sub>) を図 4.19 に示した。C-V 特性[図 4.19(a)]において、EOT 1 nm 以下でありながら、周波数分散が極め て少ない C-V 特性が得られ、良好な界面特性を実現可能であることがわかった。また、D<sub>it</sub> 値においても[図 4.19(b)]、厚膜 GeO<sub>2</sub>/Ge MOS キャパシタに匹敵する極めて低い D<sub>it</sub>値(2.4 ×10<sup>11</sup> cm<sup>-2</sup>eV<sup>-1</sup>) が達成されている。膜厚約 3 nm および約 20 nm の Pt 膜を成膜した Pt/HfO₂/AlO₂/GeO₂/Ge スタック構造に対して 500℃ アニールを施した際の断面構造および Ge 拡散の模式図を図 4.20 に示した。Pt 膜厚約 3 nm では、500℃ アニール後に Pt/HfO<sub>2</sub> 界面 のラフネスが増大し、HfO2/GeO2界面に極薄 AlOx 膜を挿入していても GeO 脱離および Ge 拡散を完全には抑制できず界面特性の劣化が引き起こされる。一方、Pt 膜厚約 20 nm では Pt/HfO2界面のラフネス増大の抑制およびキャップ効果[12]による GeO 脱離および Ge 拡散 の抑制が両立され良好な界面特性が維持されたと考えられる。ゲートスタック構造におけ る界面反応メカニズムの理解と電気特性評価の両面からのアプローチにより、極めて良好 な電気特性がもたらされた。



図 4.18 キャップ層として厚い Au 膜を成膜した後に 500°C アニールを施した Au/Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタの HAADF-STEM 像および EELS プロファイ ル.



図 4.19 (a) キャップ層として約 20 nm の Pt 膜を成膜した後に 500°C アニールを施 した Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge MOS キャパシタの C-V 特性, (b) 各種条件で形成した MOS キャパシタの界面準位密度 (D<sub>it</sub>). 厚膜 GeO<sub>2</sub>/Ge MOS キャパシタの結果も併せ て示している. [25]



図 4.20 Pt 膜成膜後に 500°C アニールを施した際の Pt/HfO<sub>2</sub>/AlO<sub>x</sub>/GeO<sub>2</sub>/Ge スタック 構造および Ge 拡散の模式図. (a) Pt 膜厚約 3 nm, (b) Pt 膜厚約 20 nm. Pt 膜厚 20 nm では Ge 拡散が起きず、かつ Pt/HfO<sub>2</sub> 界面のラフネス増大も抑制される.

# 4.4 結言

本章では、HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造形成後の試料に対してアニールを施した際の MOS キャパシタ特性とスタック構造の相関関係の理解ならびに HfO<sub>2</sub>/GeO<sub>2</sub> 界面に極薄 AlO<sub>x</sub> 膜を 挿入した際の電気特性改善効果の物理的理解を進めるとともに、HfO<sub>2</sub>/GeO<sub>2</sub> 界面反応により 引き起こされる原子拡散挙動の系統的な評価を行った。以下、本章で得られた知見および 成果をまとめた。

<u>500°C アニールにより引き起こされる HfO2/GeO2 界面反応の理解</u>

Pt/HfO<sub>2</sub>/GeO<sub>2</sub>/Ge MOS キャパシタに 500°C アニールを施すと、リーク電流増大および EOT 増膜が引き起こされる。ゲートスタック構造を調べた結果、HfO<sub>2</sub>/GeO<sub>2</sub> 界面で反応が起き、 HfO<sub>2</sub> 膜中に Ge が拡散することが確認された。Ge の拡散は電気特性劣化を招く主要因であ ると特定された。

### HfO2/GeO2界面への極薄 AlOx 膜挿入効果の理解

HfO<sub>2</sub>/GeO<sub>2</sub>界面への極薄 AlO<sub>x</sub> 膜挿入は、アニール時の HfO<sub>2</sub>/GeO<sub>2</sub> 界面反応を抑制する役割がある。その結果、HfO<sub>2</sub> 膜中への Ge 拡散が顕著に抑制され、良好な電気特性が維持され

る。ただし、アニール温度 500℃ の GeO 熱脱離が支配的な温度領域では、極薄 AlO<sub>x</sub> 膜挿入の顕著な効果が認められなくなる。

#### HfO2/GeO2界面反応により引き起こされる原子拡散モデルの構築

アニール温度を 200~500°C まで変えた際に HfO<sub>2</sub> 膜中に拡散する Ge および酸素のデプス プロファイルを調べた結果、200~400°C の比較的低温アニールでも、Ge、酸素ともに HfO<sub>2</sub>/GeO<sub>2</sub> 界面から HfO<sub>2</sub> 膜中に拡散するが、両者は独立した拡散挙動を示す。Ge は HfO<sub>2</sub> 膜を突き抜け HfO<sub>2</sub> 膜表層で偏析する特異な挙動を示し、電気特性劣化を引き起こす。一方 で、酸素は HfO<sub>2</sub>/GeO<sub>2</sub> 界面で相互拡散しており、HfO<sub>2</sub> 膜中を低い活性化エネルギー(約 0.5 eV) で拡散する。酸素拡散が電気特性に与える影響は少ないと推定される。

アニール温度が500℃を超えると、GeO熱脱離を伴ったGeの顕著な拡散が引き起こされ、 リーク電流特性の著しい劣化を引き起こす。

#### 電気特性改善の指針およびプロセス改善後のゲートスタック構造と電気特性

本研究により、HfO<sub>2</sub>膜中への Ge の拡散および GeO 熱脱離の抑制が、電気特性改善の重 要な指針であることが示された。得られた知見に基づき、500℃ アニール時の Ge 拡散のト リガーとなる GeO 熱脱離を抑制する目的で HfO<sub>2</sub>膜を厚い金属膜でキャップし、その後アニ ールを施した試料の断面構造を調べた。その結果、Pt/HfO<sub>2</sub>界面のラフネス低減および Ge 拡散の抑制が確認され、電気特性改善のエビデンスを得た。MOS 界面における界面反応メ カニズムの理解と電気特性評価の総合的な解釈が技術革新のために極めて重要であると考 えられる。

### 同位体酸素(<sup>18</sup>O)を用いた酸化膜中の酸素拡散評価技術の確立

本章では、HfO<sub>2</sub>膜中を拡散する酸素の分布を評価する必要があった。そこで、試料作製の段階において同位体酸素を利用してHf<sup>16</sup>O<sub>2</sub>膜とGe<sup>18</sup>O<sub>2</sub>膜を作り分ける独自の技術を用いた。その結果、GeO<sub>2</sub>膜からHfO<sub>2</sub>膜に拡散する酸素の分布を明確に計測することができ、さらにHfO<sub>2</sub>膜中の酸素拡散係数の算出につながった。

# 参考文献

 H. Matsubara, T. Sasada, M. Takenaka, and S. Takagi, "Evidence of low interface trap density in GeO<sub>2</sub>/Ge metal-oxide-semiconductor structures fabricated by thermal oxidation", Appl. Phys. Lett. 93, 032104 (2008).

[2] M. Houssa, G. Pourtois, M. Caymax, M. Meuris, M. M. Heyns, V. V. Afanas'ev, and A. Stesmans, "Ge dangling bonds at the (100)Ge/GeO<sub>2</sub> interface and the viscoelastic properties of GeO<sub>2</sub>", Appl. Phys. Lett. **93**, 161909 (2008).

[3] T. Hosoi, K. Kutsuki, G. Okamoto, M. Saito, T. Shimura, and H. Watanabe, "Origin of flatband voltage shift and unusual minority carrier generation in thermally grown GeO<sub>2</sub>/Ge metal-oxide-semiconductor devices", Appl. Phys. Lett. **94**, 202112 (2009).

[4] S. Saito, T. Hosoi, H. Watanabe, and T. Ono, "First-principles study to obtain evidence of low interface defect density at Ge/GeO<sub>2</sub> interfaces", Appl. Phys. Lett. **95**, 011908 (2009).

[5] N. Wu, Q. Zhang, C. Zhu, C. C. Yeo, S. J. Whang, D. S. H. Chan, M. F. Li, and B. J. Cho, "Effect of surface NH<sub>3</sub> anneal on the physical and electrical properties of HfO<sub>2</sub> films on Ge substrate", Appl. Phys. Lett. **84**, 3741 (2004).

[6] K. Kita, K. Kyuno, A. Toriumi, "Growth mechanism difference of sputtered  $HfO_2$  on Ge and on Si", Appl. Phys. Lett. **85**, 52 (2004).

[7] N. Lu, W. Bai, A. Ramirez, C. Mouli, A. Ritenour, M. L. Lee, D. Antoniadis, and D. L. Kwong, "Ge diffusion in Ge metal oxide semiconductor with chemical vapor deposition HfO<sub>2</sub> dielectric", Appl. Phys. Lett. 87, 051922 (2005).

[8] Y. Kamata, Y. Kamimuta, T. Ino, and A. Nishiyama, "Direct Comparison of ZrO<sub>2</sub> and HfO<sub>2</sub> on Ge Substrate in Term of the Realization of Ultrathin High-*k* Gate Stacks", Jpn. J. Appl. Phys. 44, 2323 (2005).

[9] M. Caymax, S. V. Elshocht, M. Houssa, A. Delabie, T. Conard, M. Meuris, M. M. Heyns,
A. Dimoulas, S. Spiga, M. Fanciulli, J. W. Seo, and L. V. Goncharova, "HfO<sub>2</sub> as gate dielectric on
Ge: Interfaces and deposition techniques", Materials Science and Engineering B 135, 256 (2006).

[10] T. Hosoi, I. Hideshima, R. Tanaka, Y. Minoura, A. Yoshigoe, Y. Teraoka, T. Shimura, and H. Watanabe, "Ge diffusion and bonding state change in metal/high-*k*/Ge gate stacks and its impact on electrical properties", Microelectron. Eng. **109**, 137 (2013).

[11] K. Prabhakaran, F. Maeda, Y. Watanabe, and T. Ogino, "Thermal decomposition pathway of Ge and Si oxides: observation of a distinct difference", Thin Solid Films **369**, 289 (2000).

[12] K. Kita, S. Suzuki, H. Nomura, T. Takahashi, T. Nishimura, and A. Toriumi, "Direct Evidence of GeO Volatilization from GeO<sub>2</sub>/Ge and Impact of Its Suppression on GeO<sub>2</sub>/Ge Metal-Insulator-Semiconductor Characteristics", Jpn. J. Appl. Phys. **47**, 2349 (2008).

[13] S. Ferrari and G. Scarel, "Oxygen diffusion in atomic layer deposited ZrO<sub>2</sub> and HfO<sub>2</sub> thin films on Si(100)", J. Appl. Phys. **96**, 144 (2004).

[14] S. Zafer, H. Jagannathan, L. F. Edge, and D. Gupta, "Measurement of oxygen diffusion in nanometer scale HfO<sub>2</sub> gate dielectric films", Appl. Phys. Lett. **98**, 152903 (2011).

[15] J. D. Kalen, R. S. Boyce, and J. D. Cawley, "Oxygen Tracer Diffusion in Vitreous Silica", J. Am. Ceram. Soc. 74, 203 (1991).

[16] T. Nabatame, T. Yasuda, M. Nishizawa, M. Ikeda, T. Horikawa, and A. Toriumi, "Comparative Studies on Oxygen Diffusion Coefficients for Amorphous and  $\gamma$ -Al<sub>2</sub>O<sub>3</sub> Films using <sup>18</sup>O Isotope", Jpn. J. Appl. Phys. **42**, 7205 (2003).

[17]S. Ferrari and M. Fanciulli, "Diffusion Reaction of Oxygen in HfO<sub>2</sub>/SiO<sub>2</sub>/Stacks", J. Phys. Chem. B **110**, 14905 (2006).

[18] K. P. Bastos, J. Morais, L. Miotti, R. P. Pezzi, G. V. Soares, I. J. R. Baumvol, R. I. Hegde,
H. H. Tseng, and P. J. Tobin, "Oxygen reaction-diffusion in metalorganic chemical vapor deposition
HfO<sub>2</sub> films annealed in O<sub>2</sub>", Appl. Phys. Lett. 81, 1669 (2002).

[19] L. V. Goncharova, M. Dalponte, D. G. Starodub, T. Gustafsson, E. Garfunkel, P. S. Lysaght,
B. Foran, J. Barnett, and G. Bersuker, "Oxygen diffusion and reactions in Hf-based dielectrics",
Appl. Phys. Lett. 89, 044108 (2006).

[20] M. Houssa, G. Pourtois, M. Caymax, M. Meuris, and M. M. Heynsb, "First-principles study of the structural and electronic properties of (100)Ge/Ge(M)O<sub>2</sub> interfaces (M=Al, La, or Hf)", Appl. Phys. Lett. **92**, 242101 (2008).

[21] R. Zhang, P. C. Huang, N. Taoka, M. Takenaka, and S. Takagi, "High Mobility Ge pMOSFETs with 0.7 nm Ultrathin EOT using HfO<sub>2</sub>/Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge Gate Stacks Fabricated by Plasma Post Oxidation", Dig. Tech. Pap. - Symp. VLSI Technol. 2012, 161.

[22] R. Zhang, T. Iwasaki, N. Taoka, M. Takenaka, and S. Takagi, "Al<sub>2</sub>O<sub>3</sub>/GeO<sub>x</sub>/Ge gate stacks with low interface trap density fabricated by electron cyclotron resonance plasma postoxidation", Appl. Phys. Lett. **98**, 112902 (2011).

[23] I. Hideshima, T. Hosoi, T. Shimura, H. Watanabe, "Al<sub>2</sub>O<sub>3</sub>/GeO<sub>2</sub> stacked gate dielectrics formed by post-deposition oxidation of ultrathin metal Al layer directly grown on Ge substrates", Current Appl. Phys. **12**, S75 (2012).

[24] K. Kutsuki, I. Hideshima, G. Okamoto, T. Hosoi, T. Shimura, and H. Watanabe, "Thermal Robustness and Improved Electrical Properties of Ultrathin Germanium Oxynitride Gate Dielectric", Jpn. J. Appl. Phys. **50**, 010106 (2011).

[25] R. Asahara, I. Hideshima, H. Oka, Y. Minoura, S. Ogawa, A. Yoshigoe, Y. Teraoka, T. Hosoi, T. Shimura, and H. Watanabe, "Comprehensive study and design of scaled metal/high-k/Ge gate stacks with ultrathin aluminum oxide interlayers", Appl. Phys. Lett. **106**, 233503 (2015).

[26] S. K. Wang, K. Kita, C. H. Lee, T. Tabata, T. Nishimura, K. Nagashio, and A. Toriumi, "Desorption kinetics of GeO from GeO<sub>2</sub>/Ge structure", J. Appl. Phys. **108**, 054104 (2010).

[27] J. Crank, "The Mathematics of Diffusion, 2nd ed.", (Clarendon, Oxford, 1975).

[28] S. K. Wang, K. Kita, T. Nishimura, K. Nagashio, and A. Toriumi, "Isotope Tracing Study of GeO Desorption Mechanism from GeO<sub>2</sub>/Ge Stack Using <sup>73</sup>Ge and <sup>18</sup>O", Jpn. J. Appl. Phys. **50**, 04DA01 (2011).

[29] T. Nabatame, T. Yasuda, M. Nishizawa, M. Ikeda, T. Horikawa, and A. Toriumi, "Comparison Studies on Oxygen Diffusion Coefficients for ALD-Al<sub>2</sub>O<sub>3</sub> and PLD-HfO<sub>2</sub> Films Using <sup>18</sup>O Isotope", Extended Abstracts of the 2002 International Conference on Solid State Devices and Materials, Nagoya, 2002, C-2-4.

# 第5章 総括

# 5.1 GeO2 膜および MOS 界面の性質の理解と制御

世界ではじめて作製されたトランジスタに半導体として用いられたのは Si ではなく Ge であった。しかしながら、高い信頼性が要求される MOSFET に Ge を採用するためには、 Ge 上に高品質な絶縁膜を形成する必要があり、Ge の酸化絶縁膜である GeO<sub>2</sub>膜の材料学的 に脆弱な性質が MOSFET への実用化を阻んできた。一方、Si 上の SiO<sub>2</sub>膜は極めて高い安定 性を有することから SiO<sub>2</sub>/Si 構造が長きに渡り MOSFET の主流となったが、Si をチャネル 材料とする MOSFET (Si-MOSFET) は微細化の物理的な限界を迎えつつある。そのため、 チャネル材料を Si よりキャリア移動度が高い Ge に置き換えて MOSFET を高性能化するこ とに改めてスポットライトが当てられ、研究開発が加速している。このような潮流の中で、 GeO<sub>2</sub> 膜は脆弱な性質を有する反面、GeO<sub>2</sub>/Ge 界面の特性は本質的に良好であることが実験 的にも理論的にも報告された。そのため、高性能 Ge-MOSFET 実現のために高品質な GeO<sub>2</sub>/Ge スタック構造を形成することは欠くことができない要素であり、さらに high-k 絶縁膜やメ タルゲート電極のスタックと精密な制御も必要となる。

そこで本研究では、Ge-MOS デバイス実現に向けて GeO<sub>2</sub> 膜および GeO<sub>2</sub> 膜がスタックさ れた MOS 界面の高品質化と電気特性改善の指針を得るために、GeO<sub>2</sub> 膜そのものの性質を 理解すること、および MOS 構造の界面反応のメカニズムを明らかにすること、さらにそれ らの物理現象が MOS キャパシタの電気特性に及ぼす影響を総合的に把握することを目的と して研究を進めた。特に、GeO<sub>2</sub> 膜中を拡散する水素の特異な挙動、GeO<sub>2</sub> 膜上に反応性が比 較的高い AI 電極を形成した際の Al/GeO<sub>2</sub> 界面の反応および生成物、また、GeO<sub>2</sub> 膜上に HfO<sub>2</sub> 膜を形成した際の界面反応および HfO<sub>2</sub> 膜中への Ge および酸素の拡散挙動を明らかにした ことが本研究における重要な成果となった。以下、各章で得られた成果のまとめを示す。

第2章では、大気下に曝露された GeO<sub>2</sub> 膜がどのような反応を示すかを網羅的に調べ、大気曝露した際の電気特性の劣化との相関を調べた。

- GeO<sub>2</sub>膜は大気下で水分を吸収する。その際、水分由来の水素は速やかに GeO<sub>2</sub>膜の内部 まで拡散し蓄積されていく。水分吸収および GeO<sub>2</sub>膜中の水素濃度増加が GeO<sub>2</sub>膜質劣化 のトリガーとなるため、環境雰囲気の制御(特に水分)または GeO<sub>2</sub>膜中の水素濃度の 制御が極めて重要であると言える。
- 吸収した水素含有量がある一定の値に達すると、一部の GeO<sub>2</sub> が炭酸塩やアンモニウム 塩、水酸化物などに変性し、それに伴い有機物を吸収するようになる。

第5章 総括

- GeO<sub>2</sub> 膜が吸収した不純物は真空アニールにより低減でき、不純物量の低減は電気特性 改善につながる。特に膜中の水素濃度増加は少数キャリア生成と相関がある。さらに、 GeO<sub>2</sub>/Ge 界面近傍の水素分布は反応性が高い酸素欠損サイトの量を反映した可能性が あるため、水素分布は特性改善のための重要な知見になると考えられる。
- ・本章で明らかにした大気下における GeO<sub>2</sub> 膜の不安定性を考慮すると、高性能 Ge-MOS デバイスを作製するプロセスにおいて GeO<sub>2</sub> 膜を大気曝露させないプロセスが必然であ ると言える。ただし、GeO<sub>2</sub> 膜が大気下で示した特異な反応や不純物吸収の本質的なメ カニズム、すなわち実際にどのような反応が起き、どのような形態(原子、分子、イオ ンまたはラジカルなど)で不純物が拡散するかは完全に解明できていないため、GeO<sub>2</sub> 膜の性質をより詳細に理解することが、Ge-MOS デバイス作製プロセスおよびデバイス 性能を極限的に追求する上での今後の課題であると考えられる。

第3章では、GeO<sub>2</sub>膜上に反応性が異なる2種の金属をゲート電極として形成した際の金 属電極/GeO<sub>2</sub>界面の構造と電気特性との相関を調べた。また、界面反応を制御する技術の検 証を行った。

- GeO<sub>2</sub> 膜上に Au 電極を形成した場合、Au が不活性であるため Au/GeO<sub>2</sub> 界面の反応は起きない。そのため、Au ゲート MOS キャパシタは低いリーク電流特性を維持できる。ただし、V<sub>FB</sub>の負方向へのシフトや、わずかではあるが C-V 曲線においてヒステリシスが認められたため、電気特性制御のために今後さらなる改善が必要である。
- ・ GeO<sub>2</sub> 膜上に Al 電極を形成すると、比較的反応性が高い Al の性質に由来して Al/GeO<sub>2</sub> 界面で反応が起き、Al の酸化と GeO<sub>2</sub>の還元が同時に起きる。Al ゲート MOS キャパシ タは、Al/GeO<sub>2</sub> 界面の反応による変性物生成の影響を受け、リーク電流増加および欠陥 準位の生成といった深刻な電気特性劣化が引き起こされる。しかし本研究において、 Al/GeO<sub>2</sub> 界面の反応は、GeO<sub>2</sub> 膜の窒化や極薄 Al<sub>2</sub>O<sub>3</sub> 膜の挿入により低減できることを確 認した。
- ・ Al/GeO<sub>2</sub>界面で起きる反応により、Ge-Al 合金が形成され、この成分が Al 中を拡散する 特異な挙動が認められた。Al/GeO<sub>2</sub>界面反応の挙動は詳細な実験結果に基づきモデル化 して提案した。

第4章では、HfO<sub>2</sub>膜を GeO<sub>2</sub>膜上に積層しアニールを施した際の HfO<sub>2</sub>/GeO<sub>2</sub>界面の反応お よび原子拡散を詳細に調べた。極薄 AlO<sub>x</sub>膜挿入による HfO<sub>2</sub>/GeO<sub>2</sub>界面反応の制御を検証し、 電気特性との相関関係を明らかにした。

 HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造では 200~400℃ の比較的低温アニールでも、Ge、酸素とも に HfO<sub>2</sub>/GeO<sub>2</sub> 界面から HfO<sub>2</sub> 膜中に拡散する。ただし、両者は独立した拡散挙動を示す。 第5章 総括

- ・ Ge は HfO<sub>2</sub> 膜を突き抜け HfO<sub>2</sub> 膜表層で偏析する特異な挙動を示し、電気特性劣化(リ ーク電流増加、EOT 増膜)を引き起こす。
- ・酸素はHfO<sub>2</sub>/GeO<sub>2</sub>界面で相互拡散しており、HfO<sub>2</sub>膜中を低い活性化エネルギー(約0.5 eV)で拡散する。ただし、酸素拡散は電気特性に顕著な影響を与えない。
- ・ アニール温度が 500℃ を超えると、GeO 熱脱離を伴った Ge の顕著な拡散が引き起こさ れ、リーク電流特性の著しい劣化を引き起こす。
- ・ HfO<sub>2</sub>/GeO<sub>2</sub>界面への極薄 AlO<sub>x</sub> 膜挿入は HfO<sub>2</sub>/GeO<sub>2</sub>界面反応の抑制に効果的である。極薄 AlO<sub>x</sub> 膜挿入に加え、厚い Pt 電極でキャップすることで、500℃ アニール処理後も良好 な状態を維持できることをスタック構造解析と電気特性の両面から明らかにした。

本研究により、GeO<sub>2</sub> 膜および MOS 界面の性質を理解することの重要性と得られた結果 に基づいた研究開発へのフィードバックの必要性が示せたと考えている。一方で、Ge-MOS デバイスは極めて繊細な制御が必要であることも示されたため、MOS 構造の性質のみなら ず個々の原子の性質を理解し制御することが、高性能 Ge-MOS デバイスの実現のために必 要であると結論付けられる。解決すべき課題はまだ多く残されているが、本研究で得られ た知見に基づいて高い精度で制御された革新的な Ge-MOS デバイスが実現することを期待 する。

# 5.2 本研究で導入した分析技術および将来展望

Ge-MOS デバイスの性能を向上させるために、作製した MOS 構造の性質を理解し現状の 品質を把握した上で改善の指針を構築するプロセスが必要不可欠である。しかしながら、 大気下で不安定な GeO<sub>2</sub>膜を適切に評価すること、および MOS 界面を評価すること自体の 難易度が高いため、これまでは GeO<sub>2</sub>膜および MOS 界面の性質を詳細に調べた事例が乏し かった。そこで本研究において、GeO<sub>2</sub>膜および MOS 界面の性質を物理分析で明らかにし て、プロセス改善の指針を示すことに取り組んだ。様々な評価を進める中で、通常の分析 では評価できない現象を明らかにするため、必要に応じて特殊な分析技術の導入を進めた。 以下、本研究で構築した独自性が高い評価手法について述べる。

同位体トレーサー法による原子拡散評価

 GeO<sub>2</sub> 膜中の水分由来の水素の拡散挙動を詳細に調べるため、水分由来の水素とそれ以外の水素を切り分ける目的で水(H<sub>2</sub>O)の同位体である重水(D<sub>2</sub>O)を用いた。高純度 D<sub>2</sub>O 雰囲気に試料を曝露し、Dynamic-SIMS により D の分布をモニターし、それ以外の水素と切り分けて評価することを可能にして、水分由来の水素が GeO<sub>2</sub> 膜中において極めて特異的な拡散挙動を示すことを明らかにした。 酸素(<sup>16</sup>O<sub>2</sub>)の同位体である重酸素(<sup>18</sup>O<sub>2</sub>)を用いて酸化膜を形成することで、GeO<sub>2</sub>膜からHfO<sub>2</sub>膜に拡散する酸素の挙動を調べた。高純度<sup>18</sup>O<sub>2</sub>でGe<sup>18</sup>O<sub>2</sub>膜を形成し、その後、Ge<sup>18</sup>O<sub>2</sub>膜上に通常の酸素(<sup>16</sup>O<sub>2</sub>)でHf<sup>16</sup>O<sub>2</sub>膜を成膜した。作製したHf<sup>16</sup>O<sub>2</sub>/Ge<sup>18</sup>O<sub>2</sub>/Geスタック構造に対して、真空アニール処理を施しGeO<sub>2</sub>膜からHfO<sub>2</sub>膜中に拡散する酸素の挙動をGeの拡散と対比させてDynamic-SIMSで評価した。その結果、酸素とGeはどちらもHfO<sub>2</sub>膜中に拡散するが、両者の拡散挙動は全く異なり、電気特性を劣化させる要因がGeの拡散にあることを証明した。

HAXPES によるゲート電極/GeO2 界面の非破壊分析

ゲート電極を約15 nm 形成した後のゲート電極/GeO2 界面の化学状態を調べるため、放射光の硬 X 線を活用した硬 X 線光電子分光法(HAXPES)を導入した。ゲート電極形成後にゲート電極/GeO2 界面を通常の軟 X 線を用いる光電子分光法(XPS)で評価しようとしても、XPS の検出深さが数 nm 程度と浅いため、そのままではゲート電極越しに界面の情報を得ることはできない。本研究でも実施したように XPS 測定時にイオンエッチングを施して界面の情報を得る方法があるが、試料の破壊を伴うことに加えて試料によってはイオンエッチングによる変性(酸化物の還元など)が起きる場合があるため注意が必要である。そこで本研究では通常の XPS より検出深さが深い(約30 nm)HAXPES を適用し、非破壊で界面の状態を調べることを実行した。その結果、電極形成後の Al/GeO2 界面の反応生成物(Ge-Al 合金)を電極越しに非破壊で検出することに成功し、Ge-Al 合金生成量の比較から、界面反応制御プロセスの有効性を実証した。

本研究で構築した分析技術により得られた結果および考察に基づく特性改善への提言が、 Ge-MOS デバイスの研究開発をより一層推進したと考えている。また、これらの分析技術は 今後の MOS デバイスの研究開発においても有益な情報を得るためのツールになると考えら れる。しかしながら、例えば本研究で評価した原子拡散現象における詳細なメカニズムの 解明(どのような反応式に基づき、どのような形態で拡散するのか)など、さらなるデバ イスの高性能化のために解決すべき課題が残されている。分析技術が MOS デバイスの研究 開発を推進する原動力、ひいては先導役であり続けるために、高まり続ける評価への要求 に応える分析技術を構築し続ける必要がある。多くの分析方法が物理的または化学的な性 能の限界に直面しているため、新たな技術の開発または導入は容易ではないが、現状を打 破する技術の確立およびあらゆる要求に応える分析技術の構築に今後も挑戦し続けること を宣言して、本論文の結びとする。

# 謝辞

本研究を進めるにあたり、終始一貫して懇切なるご指導、ご鞭撻を賜りました大阪大学 大学院工学研究科 生命先端工学専攻 渡部 平司教授に深甚なる謝意を表します。渡部教授 の考察の深さ、研究の推進力および総括する力を直に学べたことが私の研究生活の大きな モチベーションとなり代え難い財産となりました。また、本論文をまとめるにあたり有益 なご指摘、ご助言を賜りました大阪大学大学院工学研究科 生命先端工学専攻 高井 義造教 授、兼松 泰男教授に心より深く御礼申し上げます。

本研究を推進するにあたり、多くの有益なご助言をいただきました大阪大学大学院工学 研究科 生命先端工学専攻 志村 考功准教授に厚く御礼申し上げます。また、具体的な実験 内容、結果の考察に関して直接的に丁寧にご指導いただきました大阪大学大学院工学研究 科 生命先端工学専攻 細井 卓治助教に深く御礼申し上げます。さらに、事務的な面で丁寧 なご対応とご支援をいただきました須賀 真理子様、辻本 有香様に深謝致します。

本研究における実際の実験を遂行するにあたり、多大なるサポートおよび貴重なご討論 を賜りました渡部研究室の皆様、特に多くの実験を共に進めていただきました朽木 克博 博士、秀島 伊織様、箕浦 佑也様、淺原 亮平様、岡 博史様、小山 真広様に心より御礼申 し上げます。

本研究において分析評価を行う上で、筆者の所属する株式会社東レリサーチセンターの 関係者の皆様に多くのご協力を賜りました。この場を借りて御礼申し上げます。本研究の 機会を与えていただきました前代表取締役社長 佐藤 卓治様、現代表取締役社長 川村 邦昭様、前常務取締役 研究部門長 片桐 元博士、現常務取締役 研究部門長 吉川 正信博士、形態科学研究部長 大塚 祐二博士、表面科学研究部長 中川 善嗣様、表面 科学研究部次長 森田 直威様、技術開発企画部 先端分析推進室長 萬 尚樹様、表面科学研 究部 表面科学第2研究室長 辻 淳一博士に厚く御礼申し上げます。また、有益な分析結果 を提供していただきました材料物性研究部 材料物性第1研究室 柳澤 知佳様、材料物性第 2 研究室 村司 雄一様、構造化学研究部 構造化学第 1 研究室長 関 洋文様、表面科学研究 部 表面科学第 1 研究室 伊達 友嗣様、須田 泰市様、山田 一子様、宮本 隆志様、 児島 幸子様、形態科学研究部 形態科学第 1 研究室 川崎 直彦様、木村 耕輔博士、 迫 秀樹様、現株式会社東芝 伊藤 俊彦様に深く御礼申し上げます。また、実験結果の考察 を深めるにあたり有意義なご助言をいただきました常務取締役 総合企画室長 石切山 一彦博士、理事 名古屋営業部長 大石 学博士に感謝致します。さらに筆者が所属 する職場において、日々の業務および実験を細部に渡りサポートしていただきました表面 科学研究部 表面科学第 2 研究室 宮田 洋明様、吉川 和宏様、高橋 久美子様、

長谷川 博子様、織田 志保様、安居 麻美様にこの上ない謝意を表します。加えて、研究開 始の初期から一貫してご指導を賜り、研究活動の道筋を示していただきました技術開発企 画部 連携推進室長 山元 隆志博士にひとかたならぬ感謝の意を表します。

最後に、研究生活を続けるにあたり献身的に支えていただきました妻 照美および最高の 笑顔で常に支えてくれた息子 圭翔、桃李、莉汰および両親、兄弟に心からの感謝の意を捧 げます。

> 平成29年1月 大阪大学大学院工学研究科 生命先端工学専攻 小川 慎吾

# 研究業績

## ◆本研究に関する主たる原著論文

[1] <u>S. Ogawa</u>, T. Suda, T. Yamamoto, K. Kutsuki, I. Hideshima, T. Hosoi, T. Shimura, and
H. Watanabe, "Insight into unusual impurity absorbability of GeO<sub>2</sub> in GeO<sub>2</sub>/Ge stacks", Appl. Phys.
Lett. **99**, 142101 (2010).

[2] <u>S. Ogawa</u>, I. Hideshima, Y. Minoura, T. Yamamoto, A. Yasui, H. Miyata, K. Kimura, T. Ito,
 T. Hosoi, T. Shimura, and H. Watanabe, "Interface engineering between metal electrode and GeO<sub>2</sub> dielectric for future Ge-based metal-oxide-semiconductor technologies", Appl. Phys. Lett. **101**, 201601 (2012).

[3] <u>S. Ogawa</u>, R. Asahara, Y. Minoura, H. Sako, N. Kawasaki, I. Yamada, T. Miyamoto, T. Hosoi,
 T. Shimura, and H. Watanabe, "Insights into thermal diffusion of germanium and oxygen atoms in HfO<sub>2</sub>/GeO<sub>2</sub>/Ge gate stacks and their suppressed reaction with atomically thin AlO<sub>x</sub> interlayers", J. Appl. Phys. **118**, 235704 (2015).

本博士論文は上記の原著論文に掲載された研究成果を主たる構成要素としてまとめたものである。第2章は原著論文[1]、第3章は原著論文[2]、第4章は原著論文[3]の内容に基づき構成されている。本博士論文を執筆するにあたり、原著論文3報の出版元である AIP Publishing LLC よりデータ再使用許可を得ていることを付記しておく。

## ◆その他の研究論文

R. Asahara, I. Hideshima, H. Oka, Y. Minoura, <u>S. Ogawa</u>, A. Yoshigoe, Y. Teraoka, T. Hosoi,
 T. Shimura, and H. Watanabe, "Comprehensive study and design of scaled metal/high-*k*/Ge gate
 stacks with ultrathin aluminum oxide interlayers", Appl. Phys. Lett. **106**, 233503 (2015).

### ◆国際会議における発表

### ◆口頭発表

[1] <u>S. Ogawa</u>, T. Yamamoto, G. Okamoto, K. Kutsuki, T. Hosoi, T. Shimura, and H. Watanabe, "Investigation of the physical origin of the improved electrical properties of GeO<sub>2</sub> dielectric by vacuum annealing", Extended Abstracts of Material Research Society 2010 Spring Meeting, I4.1.

## ◆ポスター発表

[1] <u>S. Ogawa</u>, T. Suda, T. Yamamoto, K. Kutsuki, I. Hideshima, T. Hosoi, T. Shimura, and H. Watanabe, "Unusual impurity absorbability of GeO<sub>2</sub> in GeO<sub>2</sub>/Ge stacks", Extended Abstracts of Fourth International Symposium on Atomically Controlled Fabrication Technology, 2011, pp. 260.

[2] <u>S. Ogawa</u>, I. Hideshima, Y. Minoura, T. Yamamoto, A. Yasui, H. Miyata, T. Hosoi, T. Shimura, and H. Watanabe, "Interface engineering between metal electrode and GeO<sub>2</sub> dielectric for future Ge-based metal-oxide-semiconductor technologies", Extended Abstracts of Fifth International Symposium on Atomically Controlled Fabrication Technology, 2012, pp. 224.

### ◆国内学会における発表

### ◆口頭発表

[1] 小川 慎吾, 児島 幸子, 村司 雄一, 関 洋文, 伊達 友嗣, 山元 隆志, 岡本 学, 朽木 克博, 細井 卓治, 志村 考功, 渡部 平司, "電極形成前の真空アニールによる GeO<sub>2</sub> 絶 縁膜の特性改善機構の解明", 2009 年秋季 第 70 回応用物理学会学術講演会 予稿集, 11p-TD-2.

 [2] 小川 慎吾, 須田 泰市,山元 隆志,朽木 克博,秀島 伊織,細井 卓治,志村 考功, 渡部 平司,"プラズマ窒化による GeO<sub>2</sub> 膜中への大気中不純物拡散の抑制",2010 年秋季 第 71 回応用物理学会学術講演会 予稿集,15p-ZA-8.

 [3] 小川 慎吾,須田 泰市,山元 隆志,秀島 伊織,朽木 克博,細井 卓治,志村 考功, 渡部 平司,"硬X線光電子分光法による金属電極/GeO<sub>2</sub>絶縁膜界面反応の解析",2011 年春季
 第 58 回応用物理学関係連合講演会 予稿集,26p-KW-16.

[4] 小川 慎吾, 秀島 伊織, 箕浦 佑也, 木村 耕輔, 川崎 直彦, 安居 麻美, 宮田 洋明, 山元 隆志, 細井 卓治, 志村 考功, 渡部 平司, "球面収差補正 (Cs-corrected) STEM-EELS による金属電極/GeO<sub>2</sub> 絶縁膜界面反応の解析", 第 60 回応用物理学会春季学術講演会 予稿 集, 2013, 28p-G2-3.

◆ポスター発表

[1] 小川 慎吾, 秀島 伊織, 箕浦 佑也, 山元 隆志, 安居 麻美, 宮田 洋明, 木村 耕輔, 細井 卓治, 志村 考功, 渡部 平司, "Interface Engineering between Metal Electrode and GeO<sub>2</sub> Dielectric for Future Ge-based Metal-Oxide-Semiconductor Technologies", ゲートスタック研究 会一材料・プロセス・評価の物理—(第 18 回研究会) 予稿集, 2013, pp. 225.
[2] 小川 慎吾, 川崎 直彦, 木村 耕輔, 田中 亮平, 箕浦 佑也, 細井 卓治, 志村 考功, 渡部 平司, "極薄 AlO<sub>x</sub> 層挿入による High-k/Ge 界面反応制御機構の解析", 第 61 回応用物理 学会春季学術講演会 予稿集, 2014, 19p-PG2-7.

[3] 小川 慎吾, 淺原 亮平, 箕浦 佑也, 迫 秀樹, 川崎 直彦, 山田 一子, 宮本 隆志,
 細井 卓治, 志村 考功, 渡部 平司, "HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造におけるゲルマニウムと酸素の熱拡散に関する研究", 第63回応用物理学会春季学術講演会 予稿集, 2016, 19p-P3-1.

## ♦受賞

[1] 小川 慎吾, 川崎 直彦, 木村 耕輔, 田中 亮平, 箕浦 佑也, 細井 卓治, 志村 考功, 渡部 平司, "極薄 AlO<sub>x</sub> 層挿入による High-*k*/Ge 界面反応制御機構の解析", 第 61 回応用物理 学会春季学術講演会, 2014, ポスターアワード.

[2] 小川 慎吾, 淺原 亮平, 箕浦 佑也, 迫 秀樹, 川崎 直彦, 山田 一子, 宮本 隆志, 細井 卓治, 志村 考功, 渡部 平司, "HfO<sub>2</sub>/GeO<sub>2</sub>/Ge スタック構造におけるゲルマニウムと酸素の熱拡散に関する研究", 第63回応用物理学会春季学術講演会, 2016, ポスターアワード.